Você está na página 1de 3

Caractersticas de la lgica CMOS:

Disipacin de baja potencia: La disipacin de potencia depende de la potencia de la fuente de poder, su


frecuencia, carga en la salida y el tiempo de arranque. A 1 MHz y a 50pF de carga, la disipacin de
potencia es tpicamente 10nW por compuerta.

Retrasos de propagacin corta: Depende de la fuente de poder, los retrasos de propagacin son
usualmente de 25 ns a 50 ns.

Tiempos de subida y bajada controlados: Los flancos de subida y de bajada son usualmente
denominados como rampas en lugar de funciones de escaln, y tardan entre 20% 40% ms que los
retrasos de propagacin.

La inmunidad al ruido ronda el 50% o 45% de la oscilacin lgica.

Niveles lgicos sern esencialmente iguales a la fuente de poder, esto debido a la alta impedancia de
entrada.

Nivel de tensin desde 0 a VDD donde VDD es la fuente de tensin. Un nivel bajo es cualquier valor
entre 0 y 1/3 de VDD mientras que un nivel alto se representa como cualquier valor entre 2/3 VDD y VDD.

Caractersticas de la lgica TTL:

10 mW de disipacin de potencia por compuerta.

Retrasos de propagacin son de 10ns al tratar con 15 pF/400 de carga.

El rango de tensin est entre 0 y Vcc donde Vcc es usualmente 4.75V 5.25V. Un nivel bajo es
representado por niveles de tensin entre 0V 0.8V, mientras que un nivel alto se representa por niveles
de tensin entre 2V Vcc.

CMOS comparado con TTL:

Los componentes CMOS son usualmente ms caros que los equivalentes en TTL. Sin embargo, la
tecnologa CMOS es ms barata a nivel de sistema, esto debido a los chips que poseen un menor tamao
adems que requieren menos regulacin.

Los circuitos CMOS no drenan tanta potencia como los TTL en los perodos de inactividad. Sin embargo,
el consumo de potencia de los CMOS se incrementa ms rpidamente que los TTL al aumentar la
velocidad del reloj. Un menor consumo de corriente requiere menor distribucin de la fuente de
alimentacin, teniendo como producto un diseo ms sencillo y barato.

Debido a que los tiempos de subida y bajada son mayores, la transmisin de las seales digitales resulta
ms sencilla y barata con los chips CMOS.

Los componentes CMOS son ms susceptibles a daos por descargas electrostticas con respecto a los
componentes TTL.
CANTIDAD DESCRIPCION
2 PULSADOR NA
1 RESISTENCIA 3.9K
1 RESISTENCIA 150
1 RESISTENCIA 56K
1 RESISTENCIA 560K
3 RESISTENCIA 820K
4 RESISTENCIA 2.2K
1 RESISTENCIA 1K
1 RESISTENCIA 8.2K
2 CAPACITOR 10uF
1 CAPACITOR 47 Uf
2 CAPACITOR 100uF
5 4093B NAND
2 4071B OR
JK FLIP
4027B
FLOP
4 BC548B
3 TIP31C
3 LED
5 DIODO
3 RELE MAS DE 6V
3 74LS08 AND
CMOS

- Tecnologa de transistor a transistor


- El 0 (cero) lgico es de 0 V a 1.5 V
- El margen de seguridad es de 1.5 V a 3.5 V
- El 1 (uno) lgico es de 3.5 V a 5 V
-

TTL

- tecnologa metal xido semiconductor


- El 0 (cero) lgico es de 0 V a 0.8 V
- El margen de seguridad es de 0.8 V a 2 V
- El 1 (uno) lgico es de 2 V a 5 V

Principalmente la diferencia entrelas tecnologias es quela distribucion de pines(patas) es


diferente una de otra
Cmos trabajacon un voltaje q no puede superar los 18 v pero conmuta(empieza a funcionar) a
partir de 5v y Ttl nopuede superar una tension de trabajo de 5 v y comienza a trabajar con muy
poco voltaje tambien la respuesta en frecuencia depende de cada tecnologia lo recomendable
es trabajar con una sola tecnologia en el circuito sino se debe hacer un circuito adaptador de
tecnologia que algo complicado
espero haberte ayudado

Você também pode gostar