Você está na página 1de 28

Circuitos digitales

Mabel Gonzales Urmachea


ndice

1. Circuitos integrados digitales........................................................ 4


2. Familias lgicas ............................................................................ 5
3. Caractersticas importantes........................................................ 16
4. Funciones y tablas de verdad..................................................... 18
Circuitos bsicos ......................................................................... 20
Circuito OR ............................................................................... 21
Circuito AND............................................................................. 21
Circuito NOT............................................................................. 22
Circuitos NAND y NOR............................................................. 22
5. Circuitos internos en los chips ................................................... 24
NOT ............................................................................................. 24
AND ............................................................................................. 25
OR ............................................................................................... 26
6. Bibliografa.................................................................................. 28

3
Circuitos Digitales
1. Circuitos integrados digitales
Los circuitos integrados son la base fundamental del desarrollo de la electrnica en la
actualidad, debido a la tendencia a facilitar y economizar las tareas del hombre.
Por esto es fundamental el manejo del concepto de circuito integrado, no slo por aquellos que
estn en contacto habitual con este, sino tambin por las personas en general, debido a que
este concepto debe de quedar inmerso dentro de los conocimientos mnimos de una persona.
Un circuito integrado es una pieza o cpsula que generalmente es de silicio o de algn otro
material semiconductor, que utilizando las propiedades de los semiconductores, es capaz de
hacer las funciones realizadas por la unin en un circuito, de varios elementos electrnicos,
como: resistencias, condensadores,transistores, etc.

x Clasificacin De Los Circuitos Integrados

Existen dos clasificaciones fundamentales de circuitos integrados(CI): los anlogos y los


digitales; los de operacin fija y los programables; en este caso nos encargaremos de los
circuitos integrados digitales de operacin fija. Estos circuitos integrales funcionan con base en
la lgica digital o lgebra de Boole, donde cada operacin de esta lgica, es representada en
electrnica digital por una compuerta.

La complejidad de un CI puede medirse por el nmero de puertas lgicas que contiene. Los
mtodos de fabricacin actuales de fabricacin permiten construir Cis cuya complejidad est
en el rango de una a 105 o ms puertas por pastilla.

Segn esto los Cis se clasifican en los siguientes niveles o escalas deintegracin :

SSI ( pequea escala ) : menor de 10 puertas.

MSI ( media escala ) : entre 10 y 100 puertas.

LSI ( alta escala ) : entre 100 y 10.000 puertas.

VLSI ( muy alta escala ) : a partir de 10.000 puertas.

La capacidad de integracin depende fundamentalmente de dos factores :

x El REA ocupada por cada puerta, que depende a su vez del tipo y del nmero de
transistores utilizados para realizarla. Cuanto menor sea esta rea mayor ser la
capacidad de integracin a gran escala.
x El CONSUMO de potencia. En un circuito integrado se realizan muchas puertas en un
espacio reducido. El consumo total del chip es igual al consumo de cada puerta por el
nmero de puertas. Si el consumo de cada puerta es elevado se generar mucho calor
en el chip debido al efecto Joule, de forma que si este calor no es disipado
convenientemente se producir un aumento de temperatura que puede provocar un
funcionamiento anmalo de los circuitos.

4
2. Familias Lgicas
Los circuitos digitales emplean componentes encapsulados, los cuales pueden albergar
puertas lgicas o circuitos lgicos ms complejos.

Estos componentes estn estandarizados, para que haya una compatibilidad entre fabricantes,
de forma que las caractersticas ms importantes sean comunes. De forma global los
componentes lgicos se engloban dentro de una del as dos familias siguientes:

TTL: diseada para una alta velocidad.

CMOS: diseada para un bajo consumo.

Actualmente dentro de estas dos familias se han creado otras, que intentan conseguir lo mejor
de ambas: un bajo consumo y una alta velocidad.

La familia lgica ECL se encuentra a caballo entre la TTL y la CMOS. Estaf amilia naci como
un intento de conseguir la rapidez de TTL y el bajo consumo de CMOS, pero en raras
ocasiones se emplea.

Cuadro Comparativo De Las Familias

PARAMETRO TTL TTL TTL Schottky Fairchild Fairchild 4000B


estndar 74L de baja 4000B CMOS CMOS (con
potencia (LS) (con Vcc=5V) Vcc=10V)
Tiempo de 10 ns 33 ns 5 ns 40 ns 20 ns
propagacin de
puerta
Frecuencia mxima 35 MHz 3 45 MHz 8 MHz 16 MHz
de funcionamiento MHz
Potencia disipada por 10 mW 1 mW 2 mW 10 nW 10 nW
puerta
Margen de ruido 1 V 1V 0'8 V 2V 4V
admisible
Fan out 10 10 20 50 (*) 50 (*)

(*) O lo que permita el tiempo de propagacin admisible

Dentro de la familia TTL encontramos las siguiente sub-familias:

1. L: Low power = dsipacin de potencia muy baja


2. LS: Low power Schottky = disipacin y tiempo de propagacin pequeo.
3. S: Schottky = disipacin normal y tiempo de propagacin pequeo.
4. AS: Advanced Schottky = disipacin normal y tiempo de propagacin extremadamente
pequeo.

5
T: Tensin De Alimentacin

CMOS: 5 a 15 V (dependiendo de la tensin tendremos un tiempo de propagacin).


TTL : 5 V.

Parmetros de puerta

Las puertas lgicas no son dispositivos ideales, por lo que vamos a tener una serie de
limitaciones impuestas por el propio diseo interno de los dispositivos lgicos. Internamente la
familia TTL emplea transistores bipolares(de aqu su alto consumo), mientras que la familia
CMOS emplea transistores MOS(a lo que debe su bajo consumo).

1. Margen Del Cero

Es el rango de tensiones de entrada en que se considera un cero lgico:

VIL mx: tensin mxima que se admite como cero lgico.


VIL mn: tensin mnima que se admite como cero lgico.

2. Margen Del Uno

Es el rango de tensiones de entrada en que se considera un uno lgico:

VIH mx: tensin mxima que se admite como uno lgico.


VIH mn: tensin mnima que se admite como uno lgico.

3. Margen De Transicion

Se corresponde con el rango de tensiones en que la entrada es indeterminada y puede


ser tomada como un uno o un cero. Esta zona no debe ser empleada nunca, ya que la
puerta se comporta de forma incorrecta.

MT = VIH mn - VIL mx

4. Amplitud Logica

Debido a que dos puertas de la misma familia no suelen tener las mismas
caractersticas debemos emplear los valores extremos que tengamos, utilizando el
valor de VIL mx ms bajo y el valor de VIH mn ms alto.

AL mx: VH mx - VL mn
AL mn : VH mn - VL mx

5. Ruido

El ruido es el elemento ms comn que puede hacer que nuestro circuito no funcione
habiendo sido diseado perfectamente. El ruido puede ser inherente al propio circuito
(como consecuencia de proximidad entre pistas o capacidades internas) o tambin
como consecuencia de ruido exterior (el propio de un ambiente industrial).

Si trabajamos muy cerca de los lmites impuestos por VIH y VIL puede que el ruido
impida el correcto funcionamiento del circuito. Por ello debemos trabajar teniendo en
cuenta un margen de ruido:

6
VMH (margen de ruido a nivel alto) = VOH mn - VIH mn
VML (margen de ruido a nivel bajo) = VIL mx - VOL mx

VOH y VOL son los niveles de tensin del uno y el cero respectivamente para la salida
de la puerta lgica.

Supongamos que trabajamos a un nivel bajo de VOL = 0'4 V con VIL mx = 0'8 V. En
estas condiciones tendremos un margen de ruido para nivel bajo de: VML = 0'8 - 0'4 =
0'4 V

6. Fan Out

Es el mximo nmero de puertas que podemos excitar sin salirnos de los mrgenes
garantizados por el fabricante. Nos asegura que en la entrada de las puertas excitadas:

VOH es mayor que VOH mn


VOL es menor que VOL mn

Para el caso en que el FAN OUT sea diferente a nivel bajo y a nivel alto, escogeremos
el FAN OUT ms bajo para nuestros diseos.

Si adems nos encontramos con que el fabricante no nos proporciona el FAN OUT
podemos calcularlo como:

FAN OUT = IOL mx / IIL mx

Donde IOL e IIL son las corrientes de salida y entrada mnimas de puerta.

7. Potencia Disipada

Es la media de potencia disipada a nivel alto y bajo. Se traduce en la potencia media


que la puerta va a consumir.

8. Tiempos De Propagacion

Definimos como tiempo de propagacin el tiempo transcurrido desde que la seal de


entrada pasa por un determinado valor hasta que la salida reacciona a dicho valor.

vamos a tener dos tiempos de propagacin:

Tphl = tiempo de paso de nivel alto a bajo.


Tplh = tiempo de paso de nivel bajo a alto.

Como norma se suele emplear el tiempo medio de propagacin, que se calcula como:

Tpd = (Tphl Tplh)/2

9. Frecuencia Maxima De Funcionamiento

Se define como:

Fmx = 1 / (4 * Tpd)
Familias Lgicas Del Ti

7
x ABT
Advanced BiCMOS Technology (Tecnologa Avanzada De BiCMOS) smo impulsor de
alta velocidad, alto, 5 V VCC

La familia del megabus-interfaz de ABT es manufacturada con un proceso de 0,8micrones


BiCMOS y proporciona al alto mecanismo impulsor hasta 64 mA y retardos e la propagacin
debajo del rango de 5 ns, mientras que mantiene el consumo de energa muy bajo. Los
productos de ABT se satisfacen bien para las aplicaciones e la vivir-insercin con un I de la
especificacin de 0,1 mA. Para reducir efectos de la transmisin-lnea, la familia de ABT tiene
opcioneserie-series-damping del resistor. Adems, hay las piezas especiales de ABT
queproporcionan al mecanismo impulsor extremadamente de gran intensidad (180 mA) ara
transmitir abajo a las lneas de la transmisin de 25 ohmios. Las unciones avanzadas del
megabus, tales como transmisores-receptores universales del megabus (UBT) emulan una
variedad amplia de funciones del megabus-interfaz.Las opciones de la multiplexacin para la
interpolacin y el megabus de la memoria upsizing o downsizing tambin se proporcionan.
Adems, los ispositivos de Widebus tienen megabus-sostienen el trazado de circuito en las
ntradas de informacin para eliminar la necesidad de los resistores externosdel pullup para
flotar entradas de informacin.

x ABTE/ETL
Advanced BiCMOS Technology / Enhanced Transceiver Logic (La Tecnologa
Avanzada De BiCMOS / Realz Lgica Del Transmisor-receptor )mecanismo impulsor
de alta velocidad, alto, 5 V VCC ABTE tiene mrgenes ms anchos del ruido y es al
revs compatible con lgica existente de la TTL. Los dispositivos de ABTE utilizan la
especificacin de VME64-ETL con tolerancias apretadas el tiempos de la posicin
oblicua y de la transicin. ABTE es manufacturado con un proceso de 0,8 micrones
BiCMOS proporcionando al alto mecanismo impulsor hasta 90 mA. Otras
caractersticas incluyen un contacto diagonal y los resistores internos del pullup en los
contactos del control para el mximo viven proteccin de la insercin. Megabus-
sostenga el trazado de circuito elimina los resistores externos del pullup en las
entradas de informacin y los resistores serie-series-damping en las salidas para
humedecer reflexiones.
x AC/ACT
Advanced CMOS Logic (Lgica Avanzada Del Cmos) velocidad media, mecanismo
impulsor medio, 5 V VCC

La familia del ACL de dispositivos se fabrica en 1 m Cmos y tiene ms de70 funciones


incluyendo las puertas, los flip-flop, los programas pilotos, los contadores, y los transmisores-
receptores. La familia del ACL es una familia confiable, de baja potencia de la lgica con 24
mecanismos impulsores de lasalida de mA. Se incluyen en la familia los productos estndares
del extremo-contacto y el centro-contacto VCC y los productos de la configuracin de la tierra
con el salida-borde controlan el trazado de circuito (OEC). Eltrazado de circuito de OEC,
disponible solamente con los productos del centro-contacto, ayuda a reducir el ruido simultneo
de la conmutacin asociado a alta lgica de la velocidad. Se incluyen en los productos
delcentro-contacto 16 -, 18 -, y las funciones del megabus-interfaz 20-bit. Los dispositivos de la
CA ofrecen entradas de informacin de MCOcS-compatible y los dispositivos del ACTO ofrecen
entradas de informacin de TTL-compatible.

x AHC/AHCT
Advanced High-Speed CMOS Logic (Lgica De alta velocidad Avanzada Del Cmos)
velocidad media, mecanismo impulsor bajo, 5 V VCC

La familia de la lgica de AHC/AHCT proporciona a una migracin natural para los utilizadores
de HCMOS que necesitan ms velocidad para de baja potencia, de poco ruido, y bajo-
conducen aplicaciones. La familia de la lgica de AHC consiste en las puertas bsicas, los
circuitos integrados a escala media, y las funciones octales fabricadas usando el proceso de
EPIC1-S que produce alto rendimiento en el bajo costo. Las caractersticas de funcionamiento
de la familia de AHC son:

8
1.Velocidad: Con retardos tpicos de la propagacin de 5,2 ns (octals), que es cerca de tres
veces ms rpidamente que los dispositivos de HC, los dispositivos de AHC son la solucin
rpida y reservada para la operacin de la alto-velocidad.
2.Ruido bajo:La familia de AHC permite que los diseadores combinen las caractersticas de
poco ruido de los dispositivos de HCMOS con los niveles de funcionamiento de hoy sin los
problemas de overshoot/undershoot tpicos dealto-conduce los dispositivos requeridos
generalmente para conseguir velocidades de AHC.
3.Potencia baja:La familia de AHC, usando tecnologa del Cmos, exhibe el consumo de energa
bajo (corriente esttica mxima, mitad de 40 A el deHCMOS).
4.Mecanismo impulsor:Salida-conduzca la corriente es 8 mA en 5 V VCC y 4 mAen 3,3 V
VCC.

x ALB
Advanced Low-Voltage BiCMOS (Low-Voltage Avanzado BiCMOS) mecanismo
impulsor de alta velocidad, alto, 3,3 V VCC

La familia especial-diseada de la ALB de 3,3 V utiliza las 0,6 tecnologas del m BiCMOS para
las funciones del megabus-interfaz. Adems, la ALB proporciona al mecanismo impulsor de 25
mA en 3,3 V de retardos mximos de la propagacin de 2,2 ns. Las entradas de informacin
tienen afianzar diodos con abrazadera para eliminar llegan ms all y aterrizaje corto.

x ALS
Advanced Low-Power Schottky Logic (Lgica Avanzada De Low-Power Schottky)
velocidad baja, alto mecanismo impulsor, 5 V VCC

La familia de ALS proporciona a un espectro completo concluido de 130funciones bipolares de


la lgica. Esta familia, combinada con la familia AS,puede ser utilizada para optimizar sistemas
con el presupuesto delfuncionamiento. Usando AS en caminos speed-critical y ALS donde est
menos crticala velocidad, los diseadores pueden optimizar funcionamiento de la velocidad
yde la potencia. La familia de ALS incluye las puertas, los flip-flop, los contadores, los
programas pilotos, los transmisores-receptores, los transmisores-receptores registrados, los
cierres del repaso, los programas pilotos del reloj, los ficheros del registro, y los multiplexores.

x AS
Advanced Schottky Logic (Lgica Avanzada De Schottky) velocidad media, alto
mecanismo impulsor, 5 V VCC

Mientras que la familia de la lgica bipolar de alto rendimiento incluye concluido 90 funciones
que ofrezcan altas capacidades de mecanismo impulsor. Esta familia, combinada con la familia
de ALS, puede ser utilizada para optimizar velocidad y potencia del sistema con el presupuesto
del funcionamiento. Usando AS en caminos velocidad-crticos y ALS donde est menos crtica
la velocidad, los diseadores pueden optimizar funcionamiento de la velocidad y de la potencia.
AS la familia incluye las puertas, los flip-flop,los contadores, los programas pilotos, los
transmisores-receptores, los transmisores-receptores registrados, los cierres del repaso, los
programaspilotos del reloj, los ficheros del registro, y los multiplexores.

x ALVC
Advanced Low-Voltage CMOS Technology (Tecnologa Avanzada De Low-Voltage
Cmos ) velocidad, mecanismo impulsor medio, 3,3 V VCC

ALVC es una familia del megabus-interfaz del alto rendimiento 3.3-V. Estos productos
especialmente diseados 3-V se procesan en 0,6 tecnologas del m Cmos, dando los retardos
tpicos menos de 3 ns de la propagacin junto con mecanismo impulsor actual de 24 mA y del
consumo de energa esttico de 40 Apara las funciones del megabus-interfaz. Los dispositivos
de ALVC tienen megabus-sostienen las clulas en entradas de informacin para eliminar la
necesidad de los resistores externos del pullup para flotar entradas de informacin. La familia
tambin incluye las funciones innovadoras para la interpolacin de la memoria, multiplexando,
e interconectando a DRAMs sncrono.

9
x ALVT
Advanced Low-Voltage BiCMOS Technology (Tecnologa Avanzada De Low-Voltage
BiCMOS ) mecanismo impulsor de alta velocidad, alto, 3,3 V VCC

ALVT es una familia del megabus-interfaz del alto rendimiento 3.3-V. stos disearon
especialmente 5-V tolerante, productos 3.3-V utilizan las 0,6 m tecnologas del BiCMOS para
las funciones del megabus-interfaz. ALVT proporciona al funcionamiento superior, entregando
2,4 retardos de la propagacin del ns, el mecanismo impulsor actual de 64 mA, y el consumo
de energa esttico de 90 A. Los dispositivos de ALVT tienen megabus-sostienen las clulas
en entradas de informacin para eliminar la necesidad de los resistores externos del pullup
para flotar entradas de informacin. La familia de ALVT tambin proporciona a caractersticas
innovadoras, tales como resistores serie-series-damping para reducir efectos de la transmisin-
lnea, y a 3-statede ciclo inicial para eliminar el cargamento megabus-actual. Los productos de
ALVT tambin se satisfacen bien para las aplicaciones de la vivir-insercin con un I apagado de
0,1 mA. Mirando al futuro, especifican a la familia de ALVTya para la operacin 2.5-V.

x BCT
BiCMOS Bus-Interface Technology (Tecnologa De BiCMOS Bus-Interface) mecanismo
impulsor de alta velocidad, alto, 5 V VCC

BCT es una familia de 8 -, 9 -, y los programas pilotos 10-bit, los cierres,los transmisores-
receptores, y los transmisores-receptores registrados. Diseado especficamente para las
aplicaciones del megabus-interfaz, BCT ofrece la entrada-salida de la TTL con el alto
mecanismo impulsor de las velocidades, de la salida 64-mA, y potencia muy baja en el modo
lisiado. Una familia de rpido,alto-conduce funciones del megabus-interfaz que proporcione a
incidente-agite la conmutacin requerida por aplicaciones grandes de la placa madre se ha
incorporado en el ofrecimiento de BCT. Diseado especficamente asegurarse incidente-agite
cambiar abajo a 25 ohmios, los dispositivos en la familia del programa piloto de la bajo-
impedancia de BiCMOS pueden maximizar la velocidad y la confiabilidad de sistemas
pesadamente cargados. Cada dispositivo en esta serie entrega 188 mA de la corriente de
mecanismo impulsor de I OL. Tambin ennuestra familia de BCT incluyen a una serie de
programas pilotos de la memoria. Estos dispositivos incorporan un resistor serie-series-
damping para reducirllegan ms all y el aterrizaje corto que puede ocurrir en aplicaciones
memoria-memory-driving.

x 64BCT
64-Series BiCMOS Technology (tecnologa de 64-Series BiCMOS) mecanismo
impulsor de alta velocidad, alto, 5 V VCC

La familia 64BCT ofrece todas las caractersticas encontradas en familia estndarde Ts BCT.
Adems, especifican de -40C a 85C e incorpora a la familia el trazado de circuito para
proteger el dispositivo en aplicaciones de la live-insertion.

x BTA
Bus-Termination Arrays (Matrices De Bus-Termination)

La familia de BTA del TI ofrece un space-saving, eficiente, y la solucin eficaz a los requisitos
del bus-termination. En sistemas digitales de la alta velocidad con las lneas largas de la
transmisin, las ondas de reflejo en la lnea pueden causar los aterrizajes cortos del voltaje y
llegan ms all que conducen al mal funcionamiento de la entrada manejada. Un BTA es una
serie dediodos que las alertas un signo en un Bus o cualquier otro rastro sealado que usa
lgica de alta frecuencia elimina, rebasa problemas del undershoot.

x CBT
Crossbar Technology aces de bus de velocidad altas

En el mercado de la informtica de hoy, el poder y velocidad son dos de las preocupaciones

10
principales. CBT puede dirigirse los dos de estos problemas en aplicaciones de la bus-
interface. CBT permite a un dispositivo de labus-interface funcione como un mismo interruptor
del bus rpido y aisla bus es eficazmente cuando el interruptor est cerrado y ofreciendo
retraso de la propagacin muy pequeo cuando el interruptor est abierto. Estos dispositivos
pueden funcionar como bus de gran velocidad une entre los componentes del computadora-
sistema como la unidad del proceso central (CPU) y memoria. Tambin pueden usarse
dispositivos de CBT como 5-V a 3.3-V traductores y pueden permitirse diseadores para
mezclar 5-V o 3.3-V componentes en el mismo sistema.

x CDC

Clock-Distribution Circuits (Circuitos reloj-distribucin)

Los CDCs de TI proporcionan principio de circuitera de reloj-generacin exacto a cada sistema


digital y producen cronometrando signos que se usan para sincronizar actividad del sistema.
Encontrarse el reloj-signo severo que cronometra requisitos de los sistemas de hoy, TI ofrece a
una serie de retraso de la propagacin bajo y sesga, alto-entusiasta-fuera chferes del reloj
manejar sistemas del clocking alto rendimiento eficazmente disearon. Las funciones del reloj-
driver especiales estn disponibles en el ACL, ABT, y COMO tecnologas, as como 3 V y 5 V.
Los drivers del reloj entran buffered (4341funcin), flip-flop (4304 funcin), y phase-locked con
llave loop-based (PLL4586 funcin) los elementos.

x 74F

Fast Logic (Lgica rpida) velocidad elemento, paseo alto, 5 V VCC,


74F lgica es una familia del general-propsito de lgica bipolar avanzada de gran velocidad.
TI proporciona ms de 60 funciones incluso las verjas,buffer/drivers, transrecibidores del
autobs, flip-flop, latches, contadores,multiplexores, y demultiplexers en la 74F familia de la
lgica.

x FB /BTL

Backplane Transceiver Logic

velocidad alta, paseo alto, 5 V VCC,

Los FB serie dispositivos se usan para las aplicaciones del autobs de gran velocidad y son
totalmente compatible con el IEEE 1194.1-1991 (BTL) y IEEE896-1991 (Futurebus ) las
normas. Estos transrecibidores estn disponibles en 7-, 8 -, 9 -, y 18-bit versiones con TTL y
traduccin de BTL en baje que 5-nsactuacin. Otros rasgos incluyen paseo a a 100 MA y
alfileres del prejuicio para las aplicaciones de la vivir-insercin.

x FIFO

First-In, First-Out Memories

TI ha extendido su producto de FIFO que ofrece de CMOS Avanzado (ACTO) yBiCMOS


Avanzado (ABT) FIFOs. La FIFO producto familia incluye clocked que FIFOsunidireccional y
bidireccional ofreci en 64 a 8K profundidades de memoria y1-bit a 36-bit anchuras. Strobed
que se ofrecen FIFOs unidireccionales y bidireccionales en 16 a 4K profundidades de memoria
y 4-bit a 18-bit anchuras.Los FIFOs aplicacin-especficos de TI se disean especialmente para
el usoen telecomunicaciones, DSP, sistemas del internetworking, y alto-bandwidthcomputando.
Estos dispositivos incluyen rasgos como paridad genere y verifique, retransmit, autobs
emparejando, el byte cambalacheando, modo de desviacin, y microprocesador-como la
interface del mando. FIFOs aplicacin-especfico, adems del Widebus de TI los productos de
FIFO, oferta superficie-montaa espacio-salvadora que empaqueta y clases de la mltiple-
velocidad para la facilidad de plan.

11
x GTL

Gunning-Transceiver-Logic Technology

La tecnologa de GTL es un nuevo reduced-voltage que cambia norma que proporciona de


gran velocidad, comunicaciones del punto-a-punto con dispersinde poder baja. TI les ofrece a
GTL / TTL traductores unir con los subsistemas TTL-basado. Esto les permite a diseadores
usar las normas GTL-switching paralos subsistemas velocidad-sensibles y usar a los
traductores para unir con elresto del sistema. Los dispositivos de GTL tienen circuitera
innovadora, como sostenimiento del bus en las entradas eliminar la necesidad por las
resistencias externas para entradas flotantes que reducen poder costo, y tiempo del board-
layout. Mando de edge-rate de rendimiento (OEC) se ofrece en los rendimientos para reducir
interferencia electromagntica (EMI) causado por las frecuencias altas de GTL.

x HC/ HCT

High-Speed CMOS Logic (Lgica de CMOS de gran velocidad) velocidad baja, paseo bajo, 5 V
VCC,

Para los requisitos de lgica de bajo-poder, TI ofrece a una familia llena de lgica de HC/HCT.
Ms de 100 tipos del dispositivo estn disponibles, incluso las verjas, pestillos, flip-flops,
buffer/drivers, contadores,multiplexores, transrecibidores, y los transrecibidores registrado. El
HCfamiliar ofrece entradas CMOS-compatibles y los HCT familiar ofrece entradas TTL-
compatibles.

x IEEE 1149.1 (JTAG)

Boundary-Scan Logic Devices

El IEEE 1149.1 (JTAG) boundary-scan la familia de la lgica de octal, Widebus, y examinar-


apoyo funciones corporaciones circuitera que permiten estos dispositivos y los sistemas
electrnicos en los que ellos se usan para ser probados sin confianza en tcnicas sondeando
tradicionales. Los dispositivos de lgica de Bus-interface estn disponibles en BCT, ABT, y
tecnologas de LVT, en 8 -, 18 -, y 20-bit opciones de los pulidores normales, pestillos, y
transrecibidores. Las funciones de examinar-apoyo incluyen dispositivos por controlar el
autobs de la prueba, realizando a-velocidad la comprobacin funcional, y dividir el examine
camino en los segmentos ms pequeos,ms manejables. Ms de 40 dispositivos, compuestos
de una seleccin ancha deBCT y octals de ABT, ABT y LVT Widebus, y cada uno de las
funciones de examinar-apoyo, est disponible. El autobs-sostenimiento de LVTH y los rasgos
de la resistencia serie-humedeciendo tambin estn disponibles.

x LS

Low-Power Schottky Logic velocidad baja, paseo bajo, 5 V VCC,

x LV

Low-Voltage CMOS Technology velocidad baja, paseo bajo, 3.3 V VCC,


Los LV de TI que se disean CMOS tecnologa productos especialmente a las partes para 3 V
impulsan uso del suministro. La familia de LV entera tambin ha sido recaracterizada para
operar a 5 V.. La familia de LV es 2 m en un proceso CMOS que proporciona a 8 MA de
paseo y propagacin tarda de 18 mximo del ns, mientras teniendo un consumo de poder
esttico de slo 20 A para los dos labus-interface y funciones de la verja.

x LVC

Low-Voltage CMOS Technology velocidad elemento, los meduim manejan, 3.3 V VCC

12
Los LVC lgica productos de TI se disean especialmente para 3 V impulse suministros. La
familia de LVC es una versin alto rendimiento con 0.8 m CMOSprocese tecnologa, 24 MA el
paseo actual, y 6.5 propagacin de mximo de nstarda para los funcionamientos del driver.
Todos los dispositivos de LVC estn disponibles con 5 V las entradas tolerantes y
rendimientos.

x LVT

Low-Voltage BiCMOS Technology velocidad alta, paseo alto, 3.3 V VCC,

Los especialmente disearon 3 V LVT los usos familiares la 0.8 mBiCMOS-proceso tecnologa
para las funciones de la bus-interface. Como sus 5 Vel colega de ABT, LVT puede proporcionar
a a 64 MA de paseo, 4-ns propagacintarda, y adems, consume menos de 100 A de poder
de reserva. Las entradas tienen el rasgo del bus-hold para eliminar las resistencias del pullup
externas y I/Os que pueden manejar a a 7 V que les permiten actuar como 5-V/3-Vtraductores.

x LVTZ

Low-Voltage BiCMOS Technology velocidad alta, paseo alto, 3.3 V VCC,

El LVTZ familiar ofrece todos los rasgos encontrados en la familia de LVTnormal de TI.
Adems, LVTZ incorpora circuitera para proteger los dispositivos en aplicaciones de la live-
insertion. El dispositivo sube al estado de powered-up durante poder y impulsa abajo que se
llama impulsar-a 3 estado(PU3S).

x S

Schottky Logic (Lgica de Schottky) velocidad baja, paseo bajo, 5 V VCC,

x SSTL

Series-Stub Terminated Lgica


Lgica De Resistor-Transistor (RTL)

El circuito mostrado aqu es una puerta de NOR/OR. Es decir, la puerta bsica es la compuerta
NOR.

La disipacin de potencia de la compuerta RTL es alrededor de 12 mW y el retardo de


propagacin promedia 25ns.

Lgica Diodo-Transistor (DTL)

El problema bsico con compuertas DL es que ellos deterioran el signo lgico rpidamente. Sin
embargo, ellos trabajan para una fase en un momento, si el signo sere-amplifica entre las
compuertas. Lgica del diodo-transistor (DTL) logra esa meta.
VENTAJA de este circuito encima de su RTL equivalente es que la lgica de ORhabida
realizada por los diodos, no son resistencias. No hay ninguna interaccin por consiguiente
entre las entradas diferentes, y cualquier nmero de diodos puede usarse. Una desventaja de
este circuito es la resistencia de la entrada a transistor. Su presencia tiende a reducir la
velocidad el circuito y limita la velocidad en la que el transistor est cambiar estados as.

El circuito bsico de la familia lgica digital DTL es la compuerta AND.


Compuerta DTL bsica NAND

13
La disipacin de potencia de una compuerta DTL es aproximadamente 12 mW y el retardo de
propagacin promedia 30 ns. El margen de ruido es de alrededor de 1V y es posible un
abanico de salida tan alto como 8. El abanico de salida de la compuerta DTL esta limitado con
la corriente mxima que puede fluir en el colector del transistor saturado.

Lgica Del Cmos

La lgica del Cmos es una nueva tecnologa, basada en el uso de los transistores
complementarios del MOS de realizar funciones de la lgica con casi ningn actual requerido.
Esto hace estas puertas muy tiles en aplicaciones con pilas. El hecho de que trabajarn con
los voltajes de fuente de hasta slo 3 voltios y tan arriba como 15 voltios son tambin muy
provechosos.

Las puertas todas del Cmos se basan en el circuito fundamental del inversormostrado. Observe
que ambos transistores son el realce-modo MOSFETs; un N-canalcon su fuente puesto a tierra,
y un P-canal con su fuente conectada con V. suspuertas estn conectados juntos para formar
la entrada de informacin, y sus drenes estn conectados juntos para formar la salida.

Los dos MOSFETs se disean para tener caractersticas que son complementarios el uno al
otro. Cuando esta apagado, su resistencia es coneficacia infinita; cuando encendido, su
resistencia del canal est sobre 200 ohms. Puesto que la puerta es esencialmente un circuito
abierto que no traza ninguna corriente, y el voltaje de la salida ser igual o a molido o al voltaje
de la fuente de alimentacin, dependiendo de el cual el transistor est conduciendo.
Este concepto se puede ampliar en las estructuras NI y del NAND combinando los inversores
en parcialmente una serie, estructura parcialmente paralela. El circuito mostrado abajo es un
ejemplo prctico de un Cmos 2-input NI puerta.

Familias Lgicas Del Ldv

1. LVDS

El diferencial de la baja tensin que seala (LVDS) es una nueva tecnologa que trata las
necesidades de las aplicaciones de hoy de la transmisin de datos del alto rendimiento.
Tambin se disea para resolver las necesidades de las aplicaciones futuras puesto que la
fuente de alimentacin puede ser tan baja como 2v. Esta tecnologa se basa en el estndar de
interfaz de ANSI/TIA/EIA-644 LVDS.
La tecnologa de LVDS ofrece una seal diferenciada de la baja tensin de330mV (mximo del
abd 450mV de 250mV minuto) y de los tiempos rpidos de la transicin. Esto permite que los
productos traten las altas tarifas de datos que se extienden a partir de Mbps del 100 a mayor
de 1 Gbps. Adems, eloscilacin de la baja tensin reduce al mnimo la disipacin de la
potencia mientras que proporciona a las ventajas de la transmisin diferenciada.
La tecnologa de LVDS se utiliza en dispositivos del programa piloto de lnea simple y de la
capa fsica del receptor as como chipsets ms complejos de la comunicacin del interfaz. Los
chipsets de la conexin del canal multiplexan ydemultiplex lneas de seales lentas de la TTL
para proporcionar a un estrecho, velocidad, interfaz bajo de la potencia LVDS. Estos chipsets
proporcionan a ahorros dramticos de los sistemas en costes del cable y del conector, tan bien
como una reduccin en la cantidad de espacio fsico requerida para la huella del conector.

Las soluciones de LVDS proveen de diseadores un nuevo alternativa a solucionar problemas


de alta velocidad del interfaz de la entrada-salida. LVDSentrega los milivatios de los Megabites
para las aplicaciones hambrientas de la transmisin de datos de la anchura de banda de hoy y
de maana.

14
Evolucin De Las Familias Lgicas

15
3. Caractersticas importantes
TTL

La familia TTL usa transistores del tipo bipolar por lo que est dentro de las familias lgicas
bipolares.
Las familias TTL estndar.-

Texas Instruments (1964) introdujo la primera lnea estndar de productos circuitales TTL. La
serie 5400/7400 ha sido una de las familias lgicas de Circuitos Integrados ms usadas.
La diferencia entre las versiones 5400 y 7400 es que la primera es de uso militar, operable
sobre rangos mayores de temperatura (de 55 a 125C) y suministro de alimentacin (cuya
variacin en el suministro de voltaje va de4,5 a 5,5 V). La serie 7400 opera sobre el rango de
temperatura 0 70C ycon una tensin de alimentacin de 4,75 a 5,75 V. Ambas tienen un fan-
out tpico de 10, por lo que pueden manejar otras 10 entradas.

TTL de baja potencia, serie 74L00:

Tienen menor consumo de energa, al costo de mayores retardos en propagacin, esta serie es
ideal para aplicaciones en las cuales la disipacin de potencia es ms crtica que la velocidad.
Circuitos de baja frecuencia operados por batera tales como calculadoras son apropiados para
la serie TTL.

TTL de alta velocidad, serie 74H00:

Poseen una velocidad de conmutacin mucho ms rpida con un retardo promedio de


propagacin de 6ns. Pero la velocidad aumentada se logra a expensas de una disipacin
mayor de potencia.

TTL Schotty, serie 74S00:Tiene la mayor velocidad disponible en la lnea TTL.


Otras propiedades de los TTL son:

-En cualquier Circuito Integrado TTL, todas las entradas son 1 a menos que estn conectadas
con alguna seal lgica.
-No todas las entradas en un Circuito Integrado TTL se usan en una aplicacin particular.
-Se presentan situaciones en que una entrada TTL debe mantenerse normalmente BAJA y
luego hecha pasar a ALTA por la actuacin de un suiche mecnico.
-Las seales de entrada que manejan circuitos TTL deben tener transiciones relativamente
rpidas para una operacin confiable. Si los tiempos de subida ode cada son mayores que 1
s, hay posibilidad de ocurrencia de oscilaciones en la
salida.
CMOS
Acrnimo de Complementary Metal Oxide Semiconductor (SemiconductorComplementario de
xido Metlico).
Utilizados por lo general para fabricar memoria RAM y aplicaciones de conmutacin, estos
dispositivos se caracterizan por una alta velocidad de acceso y un bajo consumo de
electricidad. Pueden resultar daados fcilmente por la electricidad esttica.
La lgica CMOS ha emprendido un crecimiento constante en el rea MSI,mayormente a
expensas de TTL, con la cual es de directa competencia.
El proceso de fabricacin del CMOS es ms simple que TTL y tiene una densidad de empaque
mayor, permitiendo por consiguiente ms circuitera en un rea dada y reduciendo el costo por
funcin.
CMOS usa slo una fraccin de la potencia que se necesita para la serie TTL de baja potencia
(74L00) y es as apropiada idealmente para aplicaciones que usan potencia de batera o
potencia con batera de respaldo. La velocidad de operacin de CMOS no es comparable an
con las series TTL ms rpidas, pero se espera mejorar en este respecto.
La serie 4000A es la lnea ms usada de Circuitos Integrados digitales CMOS.Contiene

16
algunas funciones disponibles en la serie TTL 7400 y est en expansin constante. Algunas
caractersticas ms importantes de esta familia lgica son:
-La disipacin de potencia de estado esttico de los circuitos lgicos CMOSes muy baja.
-Los niveles lgicos de voltaje CMOS son 0 V para 0 lgico y VDD para1 lgico. El suministro
VDD puede estar en el rango 3 V a 15 V para la serie 4000A, por lo que la regulacin de la
fuente no es una consideracin seria para CMOS. Cuando se usa CMOS con TTL, el voltaje de
la fuente se hace 5 V, siendo los niveles de voltaje de las dos familias los mismos.
-La velocidad de conmutacin de la familia CMOS 4000A vara con el voltaje dela fuente.
-Todas las entradas CMOS deben estar conectadas a algn nivel de voltaje,preferiblemente
tierra o VDD. Entradas no usadas no pueden dejarse flotado (desconectadas), porque estas
entradas seran susceptibles al ruido.Estas entradas no usadas pueden tambin ser
conectadas a una de las entradas usadas, siempre y cuando no se exceda el fan-out de la
fuente de seal. Esto es altamente improbable debido al alto fan-out del CMOS.

Diferencias ms importantes:

x Los voltajes de alimentacin son de 5V para los circuitos TTL y de 3 V a 15 V para los
circuitos CMOS.
x En la fabricacin de los circuitos integrados se usan transistores bipolares par el TTL y
transistores MOSFET para La tecnologa CMOS.
x El circuito integrado CMOS es de menor consumo de energa pero de menor velocidad
que los TTL.

17
4. Funciones y tablas de verdad
Una funcin de un lgebra de Boole es una variable binaria cuyo valor es igual al de una
expresin algebraica en la que se relacionan entre s las variables binarias por medio de las
operaciones bsicas, producto lgico, sumalgica e inversin.

Se representa una funcin lgica por la expresin f = f (a, b, c,...)


El valor lgico de f, depende del de las variables a, b, c,...
Se llama termino cannico de una funcin lgica a todo producto o suma en la cual aparecen
todas las variables en su forma directa o inversa. Al primero de ellos se le llama producto
cannico y al segundo suma cannica. Por ejemplo sea una funcin de tres variables f (a, b, c).
El trmino abc es un producto cannico mientras que el trmino a b c es una suma cannica.

El nmero mximo de productos cannicos o sumas cannicas viene dado por las variaciones
con repeticin de dos elementos tomados de n en n. El nmero de productos o sumas
cannicas de n variables es por lo tanto 2n.

Para mayor facilidad de representacin, cada termino cannico se expresa mediante un


nmero decimal equivalente al binario obtenido al sustituir las variables ordenadas con un
criterio determinado por un 1 o un 0 segn aparezcan en su forma directa o complementada
respectivamente.
Los circuitos digitales operan en el sistema numrico binario, que implica que todas las
variables de circuito deben ser 1 o 0. El lgebra utilizada para resolver problemas y procesar la
informacin en los sistemas digitales se denomina lgebra de Boole, basada sobre la lgica
ms que sobre el clculo de valores numricos reales. El lgebra booleana considera que las
proposiciones lgicas son verdaderas o falsas, segn el tipo de operacin que describen y si
las variables son verdaderas o falsas. Verdadero corresponde al valor digital 1, mientras que
falso corresponde a 0. Las tablas de verdad,llamadas tablas booleanas, presentan todas las
posibles combinaciones de entrada frente a las salidas resultantes.

Los teoremas del lgebra de Boole son demostrables a diferencia de los del lgebra
convencional, por el mtodo de induccin completa. Para poder realizar esto se emplean las
llamadas tablas de verdad que no son otra cosa que representaciones grficas de todos los
casos que pueden darse en una relacin y de sus respectivos resultados.

La tabla de verdad de una funcin lgica es una forma de representacin de la misma en la que
se indica el valor 1 o 0 que toma la funcin para cada una de las combinaciones posibles de las
variables de las cuales depende. En las siguiente tabla se representa la tabla de verdad de una
funcin de tres variables. La deduccin de la forma cannica de la funcin por medio de la tabla
de verdad resulta sencilla.

Si, para una determinada combinacin de las entradas, la fusin toma el valor lgico 1, el
producto cannico de todos los posibles 2n, que vale 1 para dicha combinacin, ha de formar
parte de la funcin. La deduccin del producto cannico correspondiente es inmediata
asignando al estado 0 la variable inversa y al estado 1 la variable directa.

18
c b a f
0 0 0 0
0 0 1 1
0 1 0 0
0 1 1 1
1 0 0 1
1 0 1 0
1 1 0 1
1 1 1 1

No existe actualmente un criterio nico de minimizacin de la expresin de una funcin lgica y


adems se prev una gran evolucin de este concepto debido a la cada da mayor
disponibilidad de sistemas funcionales complejos en circuitos integrados que permite realizar
cualquier funcin lgica.

19
Circuitos Bsicos
Los siguientes son pequeos circuitos digitales integrados cuyo funcionamiento se adapta a la
operaciones y postulados del lgebra de Boole .Los operadores o puertas lgicas mas
importantes aparecen en la siguiente tabla, junto a su nombre , smbolo mas extendido y
ecuacin.

Simbolo Funcin Ecuacin Lgica Tipos comerciales


Sumadora O S=ab Se fabrican en dos
entradas
(Or)
Multiplicadora Y (AND) S = a.b Se fabrican en dos,
tres o cuatro
entradas

Inversora No S= Se fabrican en una


entrada
(NOT)

Sumadora Negadora No S = a b Se fabrican en dos,


O (NOR) tres, cuatro o cinco
entradas

Multiplicadora Negadora S = ab Se fabrican en dos,


No Y(NAND) tres o cuatro, ocho,
doce o trece
entradas

Ahora pasaremos a especificar cada uno de los circuitos bsicos que hemos resumido
anteriormente en la tabla.

20
Circuito OR

Es un dispositivo digital que entrega una salida baja cuando todas sus entradas son bajas, y
una salida alta cuando existe por lo menos un alto en cualquiera desus entradas o en las dos al
mismo tiempo.
El signo ( ) denota la funcin propia de una compuerta OR y no se puede omitir,tampoco debe
confundirse con el signo ms de la suma aritmtica, a esta operacin se le denomina tambin
suma lgica.

Es un circuito que tiene dos o ms entradas y su salida es igual a la sumaOR de las entradas.
La figura siguiente muestra el smbolo correspondiente a una compuerta OR de dos entradas.
Las entradas A y B son niveles de voltaje lgico y la salida S es un nivel de voltaje lgico cuyo
valor es el resultado de la operacin OR de A y B; esto es S = A B, que debe leerse como "S es
igual aA o B"o "A o B es igual a S" y no como "S es igual a A msB" En otras palabras, la
compuerta OR opera en tal forma que su salida es alta (nivel lgico 1)si la entrada A, B o
ambas estn en el nivel lgico 1.La salida de la compuerta OR ser baja (nivel lgico 0)si todas
sus entradas estn en el nivel lgico 0 .

Esta misma idea puede ampliarse a ms de dos entradas Por ejemplo si tuviramos tres
entradas la tabla lgica que se muestra a continuacin nos demuestra una vez ms que la
salida 1 se dar en el caso de que una o ms entradas sean1.Este es el principio general es el
mismo que rige para compuertas OR con cualquier nmero de entradas .

Mediante el uso del lenguaje del lgebra booleana , la salida x puede expresarse como X = A B
C, donde una vez debe hacerse hincapi en que el signo representa la operacin OR. Por
consiguiente la salida de cualquier compuerta OR se puede expresar como la suma OR de
todas sus entradas.

A B C X=A B C
0 0 0 0
0 0 1 1
0 1 0 1
0 1 1 1
1 0 0 1
1 0 1 1
1 1 0 1
1 1 1 1

Circuito AND

Una compuerta AND de dos entradas es un dispositivo lgico que entrega una salida alta
cuando todas sus entradas son altas y una salida baja cuando hay un alto en cualquiera de sus
entradas .

El signo (.) denota la funcin propia de una compuerta AND y se puede omitir, de modo que da
lo mismo si se coloca o no. A la funcin AND se le llama tambin producto lgico.

21
Es un circuito con dos o mas entradas, la salida de estas es igual al producto AND de las
entradas lgicas es decir S = A.B Es un circuito que opera en tal forma que su salida es alta
solamente cuando todas sus entradas son altas. En todos los otros casos la salida de la
compuerta AND es baja es decir 0,. Al igual que en el caso del circuito OR tambin se cumple
que esta operacin tambin se cumpla para ms de dos entradas . En la figura que se muestra
a continuacin se encuentra una tabla con tres entradas. Cabe resaltar que la salida de la
compuerta es 1 solamente en el caso que A = B = C = 1. La expresin para la salida sera la
siguiente X =ABC.

Se debe tener cuidado a la hora de observar los smbolos para operar dado que como son un
poco parecidos podra haber una equivocacin y obviamente esto sera realmente fatal si lo
que se busca es reducir o resolver el circuito.

A B C X=ABC
0 0 0 0
0 0 1 0
0 1 0 0
0 1 1 0
1 0 0 0
1 0 1 0
1 1 0 0
1 1 1 1

Circuito NOT
Esta operacin se puede efectuar con una sola variable de entrada. En el caso de que la
variable fuera B si la sometemos a la operacin NOT el resultado sera X = .Existen varias
formas de expresar esta operacin una de ellas es: X es igual a la inversa de A o X es igual a
no A. Lo que indica la negacin vendra a ser el simbolito que se encuentra encima de la
variable de entrada.

A este circuito tambin se le conoce con el nombre de inversor o complementador puesto que
tambin pudimos haber dicho es el complemento de A.

En este circuito solo observamos dos casos cuando 1 se ha negado o complementado se


convierte en 0 y cuando 0 se ha negado o complementado se convierte en 1. A continuacin se
muestra esto simblicamente .Si lo quisiramos representar en una tabla de
verdad sera de la forma siguiente:

A X=
0 1
1 0

Circuitos NAND y NOR


Una vez que se ha obtenida la expresin mnima de una funcin es necesario realizarla en la
practica mediante elementos fsicos. El diseo de puertas lgicas con transistores en un
principio y la posterior aparicin de los circuitos ha hecho que las puertas NAND y NOR sean

22
las mas utilizadas en la realizacin de las funciones lgicas Se ha demostrado que las
funciones NAND y NOR pueden realizar cualquiera de las tres funciones elementales suma,
producto e inversin.

Par realiza con puertas NAND ( NOR) la expresin mnima de la funcin obtenida por el
mtodo tabular o el mtodo numrico, se aplicaran las siguientes reglas cuya validez se
deduce de los postulados y teoremas existentes.

a. Se aplican a la expresin global de la funcin dos inversores con lo cual la misma


queda invariable.
b. Si la operacin ms externa es una suma (producto)lgica, se opera una de las
inversiones aplicando el Teorema de Morgan y si es producto (suma) no se operan
ninguna de las dos.
c. Si en el interior de la expresin existen sumas (producto) lgicas, se aplican a cada una
de ellas dos inversiones y se opera una de ellas par convertirla en el inverso del
producto (suma).
d. Se contina realizando esta operacin hasta que todas las sumas (producto)hayan
llegado convertidas en inversos de productos (sumas).

Las reglas par realizar cualquier expresin con puertas NAND no son igual esa las de la puerta
NOR sustituyendo la palabra suma por producto, lo cual se ha indicado incluyendo la palabra
suma entre parntesis en las reglas que acabamos de indicar.

23
5. Circuitos internos en los chips
Los circuitos internos utilizan los chips, por ser ms fiables y econmicos. Una de sus
finalidades corresponde al funcionamiento del encendido totalmente electrnico; en
donde por medio de la UCE (Unidad Central Electrnica) va a calcular el momento de
encendido correcto para todos los estados de servicio; entre los cuales tenemos:

x Rgimen r.p.m. motor y posicin PMS que le envan los sensores.


x Presin en Colector Admisin medido por el Transmisor Resistencia PTC.
x Temperatura motor enviada por el Transmisor Resistencia inversa NTC.
x Posicin mariposa segn la posicin del restato en eje mariposa.

Componentes Digitales

Muchas veces, en la etapa de diseo de un circuito digital, se requiere utilizar una


compuerta. Utilizar un circuito integrado y slo disponer de una compuerta de ste es
muy ineficaz. Para evitar este problema realizaremos algunos dispositivos digitales con
componentes discretos y/o con otros dispositivos, con el fin de optimizar algunos
circuitos.
La primera compuerta lgica que fabricaremos con componentes discretos ser la NOT.
Algunos esquemas posibles son los siguientes:

NOT

24
El primer circuito es el ms simple y el ms usado. El transistor es cualquier . VCC:,
mientras que R2 adopta un valor de 1k:transistor pequeo. R1 es de 10k es la tensin
de alimentacin del circuito. Esta compuerta es til en sistemas tanto TTL como CMOS.

El segundo circuito, que es del tipo CMOS, es un poco ms complicado, pero su


respuesta es casi igual al de una compuerta del tipo CD4XXX. Con lo cual debe ser
utilizado en circuitos con grandes exigencias a nivel de lgica.

AND
La compuerta AND se realiza de la siguiente manera:

Nuevamente, el primer circuito es el ms utilizado y el ms verstil. . Sin embargo,:Los


diodos son cualquier diodo pequeo y la resistencia es de 10k el segundo ofrece
caractersticas mucho ms similares a las de un circuito integrado. Para agregar ms
entradas a la compuerta, basta slo colocar tantos diodos en paralelo con D1 y D2
como entradas adicionales se requiera. Aqu se observa una nueva ventaja de la
"fabricacin" de compuertas: es perfectamente factible realizar una AND una OR con
30 40entradas, algo muy difcil de conseguir en un circuito integrado convencional.

25
OR
De forma similar a las AND las compuertas OR se crean de la siguiente manera:

De nuevo aparece el compromiso entre la versatilidad y facilidad o la similitud de


respuesta entre ambos diseos.

Las compuertas NAND, NOR, X-OR, X-NOR surgen de la combinacin de los tres
diseos anteriores.

Si bien, como se explic arriba, realizar una compuerta con componentes discretos es
til en algunas circunstancias, en otras es necesario crear un componente digital a partir
de otros. Por ejemplo: si se dispone de un circuito integrado con 4 compuertas NAND,
del que se utilizan 3 y se requiere una compuerta "NOT", no hace falta colocar otro CI
con una compuerta NOT es posible utilizar la compuerta NAND como una NOT.

Se pueden fabricar unos componentes con otros, por ejemplo:

Compuerta NOT con NAND:

26
Compuerta NOT con NOR:

Compuerta AND con NOR:

Compuerta NAND con NOR:

Compuerta OR con NAND:

Compuerta NOR con NAND:

27
6. Bibliografa
x http://comunidad.ciudad.com.ar/internacional/aruba/megat/nuevo3b.htm
x http://personal.telefonica.terra.es/web/autoxugamovil/Encendido/Encendido2.htm
x http://ohm.ingsala.unal.edu.co/gmun/electronica/unetronica/6.htm
x http://www.geocities.com/delicadob/tema0/tema0.htm#TOP
x http://www.depeca.alcala.es/wwwnueva/docencia/12ciclo/informat/tc/Documentos/trasp
as-baja-tens.PDF.
x http://www.romalo.250x.com/contenido/famlog/fomlog1.htm
x http://eupt.unizar.es/asignaturas/ittse/sistemas_electronicos_digitales/Cuatrimestre1/02t
ema/02teoria.pdf.
x http://usuarios.iponet.es/agusbo/uned/propios/apuntes/flog1.PDF.
x http://eca.redeya.com/cursos/edigital/tutord2.htm

Autor:

Mabel Gonzales Urmachea


mabelgonzalesu@hotmail.com

Publicacin enviada por Mabel Gonzales Urmachea

28

Você também pode gostar