Você está na página 1de 59

PUC ENGENHARIA

Pontifcia Universidade Catlica de So Paulo - PUCSP

Prof. Dr. Marcello Bellodi


4a verso - 2007
NDICE

1a Experincia: "Amplificador Push-Pull Classe B"..........................................................01


2a Experincia: "Curvas Caractersticas do JFET".............................................................06
3a Experincia: "Curvas Caractersticas do MOSFET"......................................................10
4a Experincia: "Circuito Oscilador"..................................................................................13
5a Experincia: "Amplificador com Transistor de Efeito de Campo de Juno"...............17
6a Experincia: "Fonte de Corrente"..................................................................................23
7a Experincia: "Amplificador Diferencial".......................................................................28
8a Experincia: "Amplificador Inversor e Ajuste de Offset".............................................35
9a Experincia: "Amplificador No Inversor"....................................................................41
10a Experincia: "Integrador".............................................................................................44
11a Experincia: "Diferenciador".......................................................................................47
12a Experincia: "Somador"...............................................................................................50
13a Experincia: "Resposta em Frequncia"......................................................................54
P
U
C LABORATRIO DE ELETRNICA 2

E
N
G
E
N EXPERINCIA 1:

H AMPLIFICADOR PUSH-PULL CLASSE B

A
R
I
A
Identificao dos alunos: Data:

1. Turma:
2.
3. Professor:
4.
5. Conceito:
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

1. Lista de material

- 01 osciloscpio de dois canais com cabos


- 01 gerador de funes
- 01 fonte de alimentao varivel
- 01 multmetro digital
- 01 protoboard
- 02 diodos 1N4148
- 01 transistor 2N3904 e 2N3906
- resistores: 01 de 100, 02 de 680 e 02 de 4,7k
- capacitores: 02 de 1F e 01 de 100F

2. Procedimento Experimental

1. Montar o circuito mostrado na figura 1, observando cuidadosamente a polaridade dos componentes.

2N3906

Figura 1 - Circuito amplificador push-pull.

2. Insira o gerador de funes na entrada vi, com um sinal senoidal com frequncia de 1kHz e o nvel com
2Vpp.

3. Desenhar o sinal de entrada vi sincronizado com o sinal de sada vo, indicando os seus pontos notveis,
no grfico mostrado na figura 2.

________________________________________________________________________________________________ 2
a
1 Experincia: Amplificador Push-Pull Classe B ELETRNICA 2
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

Figura 2 - Sinais vi e vo obtidos experimentalmente

4. Utilizando as expresses vistas na aula terica do assunto, calcule a potncia de entrada Pi(cc), a
potncia de sada Po(ca), a corrente de pico na carga IL(p), a potncia dissipada em cada transistor PQ e a
eficincia %.

Pi(cc) = ___________W Po(ca) = ____________W PQ = ____________W

IL(p) = ____________A = __________%


%

5. Varie o valor da amplitude do sinal de entrada vi e a sua respectiva freqncia. O que houve com o
sinal de sada vo? Discuta os resultados obtidos.
R:___________________________________________________________________________________
_____________________________________________________________________________________
_____________________________________________________________________________________
_____________________________________________________________________________________
_____________________________________________________________________________________
_____________________________________________________________________________________

________________________________________________________________________________________________ 3
a
1 Experincia: Amplificador Push-Pull Classe B ELETRNICA 2
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

6. Repita o item 1, porm agora substitua os resistores de 680 por diodos, conforme mostra a figura 3.

2N3906

Figura 3 - Circuito amplificador push-pull modificado.

7. Repetir os itens 2 e 3, anotando adequadamente os detalhes da forma de onda no grfico da figura 4.

Figura 4 - Dados experimentais relativos ao sinais vi e vo.

________________________________________________________________________________________________ 4
a
1 Experincia: Amplificador Push-Pull Classe B ELETRNICA 2
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

8. O que ocorreu com o sinal na sada vo, quando comparado montagem anterior? Descreva
detalhadamente os resultados observados, bem como as justificativas.

R:___________________________________________________________________________________
_____________________________________________________________________________________
_____________________________________________________________________________________
_____________________________________________________________________________________
_____________________________________________________________________________________
_____________________________________________________________________________________
_____________________________________________________________________________________
_____________________________________________________________________________________

Concluses

_____________________________________________________________________________________
_____________________________________________________________________________________
_____________________________________________________________________________________
_____________________________________________________________________________________
_____________________________________________________________________________________
_____________________________________________________________________________________
_____________________________________________________________________________________

Pinagem dos transistores

E B C

2N3906

E B C

________________________________________________________________________________________________ 5
a
1 Experincia: Amplificador Push-Pull Classe B ELETRNICA 2
P
U
C LABORATRIO DE ELETRNICA 2

E
N
G
E
N EXPERINCIA 2:

H CURVAS CARACTERSTICAS DO JFET

A
R
I
A
Identificao dos alunos: Data:

1. Turma:
2.
3. Professor:
4.
5. Conceito:
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

1. Lista de material

- 01 osciloscpio de dois canais com cabos


- 02 multmetros digitais com pontas de prova
- 01 mdulo MCM-4/EV com base e fonte
- 01 chave de fenda fina para ajuste dos trimpots da placa
- 04 cabos banana-jacar

2. Procedimento Experimental

1. Montar o circuito mostrado na figura abaixo, observando cuidadosamente ligaes das pontes J18, J30
e J37 conectando-se o ampermetro entre os pontos 23 e 24, o voltmetro entre os pontos 32 e o
osciloscpio entre a fonte e o dreno do transistor, conforme mostrado abaixo.

680

1k8

10k

J37

1k8

Figura 1- Circuito com FET.

2. Ajuste inicialmente Vgs = 0V atravs do trimpot RV8 ( com o auxlio da chave de fenda ),
monitorando Vgs atravs do voltmetro. Varie o valor de Vds atravs da fonte de tenso Vcc, de acordo
com o mostrado na tabela I, monitorando Vds atravs do osciloscpio. Anote os valores obtidos na tabela
I. Repita o procedimento para os novos valores de Vgs, conforme mostrado na tabela I

Tabela I - Levantamento da caracterstica do dreno.

Ids (mA)
Vgs (V) Vds = 0 V Vds = 1 V Vds = 2 V Vds = 3 V Vds = 4 V Vds = 5 V Vds = 8 V Vds = 10 V
0.0
-0.5
-1.0
-1.5
-3.0
-4.0
________________________________________________________________________________________________ 7
a
2 Experincia: Curvas Caractersticas do JFET ELETRNICA 2
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

3. Plote os valores obtidos ( da tabela I ) para obter a curva caracterstica Ids x Vds do FET. Para tanto,
utilizar uma folha de papel milimetrado.

Observao: Devido ao mtodo utilizado para a extrao dos dados experimentais, eventuais desvios nos
dados podero ser observados. Diante disto, solicita-se que os grficos sejam feitos utilizando o mtodo
da "reta mdia", isto , no fazer simplesmente um "liga-liga" dos pontos experimentais.

4. O prximo passo da experincia consiste no levantamento e anlise da caractersticas de transferncia


Ids x Vgs. Para tanto, a partir dos dados descritos na tabela I, levantar a caracterstica de transferncia na
mesma folha utilizada na obteno do grfico anterior.

Sugesto: Admitir que este seja obtido para Vds em torno de 5,0V, sendo este aproximadamente um
ponto intermedirio da curva caracterstica, quando o dispositivo estiver operando dentro da regio de
saturao.

5. Comente sobre o comportamento destas curvas quando comparado com aquelas fornecidas pelo
fabricante. Os resultados obtidos esto de acordo com o esperado teoricamente? Discuta amplamente a
sua justificativa.

R:___________________________________________________________________________________
_____________________________________________________________________________________
_____________________________________________________________________________________
_____________________________________________________________________________________
_____________________________________________________________________________________
_____________________________________________________________________________________
_____________________________________________________________________________________
_____________________________________________________________________________________

6. Dos dados obtidos anteriormente, obtenha experimentalmente os valores de Idss e Vp.

Idss =________________ mA

Vp = ________________ V

________________________________________________________________________________________________ 8
a
2 Experincia: Curvas Caractersticas do JFET ELETRNICA 2
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

Concluses

_____________________________________________________________________________________
_____________________________________________________________________________________
_____________________________________________________________________________________
_____________________________________________________________________________________
_____________________________________________________________________________________
_____________________________________________________________________________________
_____________________________________________________________________________________

________________________________________________________________________________________________ 9
a
2 Experincia: Curvas Caractersticas do JFET ELETRNICA 2
P
U
C LABORATRIO DE ELETRNICA 2

E
N
G
E
N EXPERINCIA 3:

H CURVAS CARACTERSTICAS DO MOSFET

A
R
I
A
Identificao dos alunos: Data:

1. Turma:
2.
3. Professor:
4.
5. Conceito:
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

1. Lista de material

- 01 fonte varivel dupla


- 02 multmetros digitais com pontas de prova
- 01 protoboard
- 01transistor 2N7000
- 01 resistor de 100 x 5W
- 04 cabos banana-jacar
- fios e cabos para ligaes

2. Procedimento Experimental

1. Montar o circuito mostrado na figura abaixo, observando cuidadosamente as polarizaes dos


instrumentos e do transistor.
IDS

VDS

Figura 1 - Circuito com o MOSFET.

2. Levantamento da curva caracterstica do dreno IDS x VDS do MOSFET

2.1. Preencher a tabela I, anotando os valores obtidos para cada condio de VGS. Para tanto, inicialmente
ajuste o valor de VGS para +1,50V, mantendo o valor de VDS nulo. Aps o ajuste de VGS, varie lentamente
o valor da fonte VCC acompanhando a evoluo do valor de VDS ( com o voltmetro ) anotando os
respectivos valores IDS de acordo com a tabela I. Repita o procedimento para os diversos valores
indicados na tabela para VGS.

________________________________________________________________________________________________ 11
a
3 Experincia: Curvas Caractersticas do MOSFET ELETRNICA 2
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

Tabela I - Levantamento da caracterstica do dreno do MOSFET.

IDS ( mA )
VDS ( V ) VGS = +1,5V VGS = +2,0V VGS = +2,5V VGS = +3,0V
0
0,5
1,0
1,5
2,0
2,5
3,0
3,5
4,0

2.2. De posse dos resultados da tabela I, levantar o grfico da corrente de dreno IDS em funo da tenso
de dreno VDS. Para tanto, utilizar papel milimetrado, indicando adequadamente cada condio de
polarizao.

3. Levantamento da curva de transferncia do MOSFET em estudo.

3.1.De posse dos resultados obtidos na tabela I, levantar o grfico da transferncia IDS x VGS do
MOSFET. Para tanto, faa o grfico na mesma folha da curva caracterstica do dreno.

Concluses
_____________________________________________________________________________________
_____________________________________________________________________________________
_____________________________________________________________________________________
_____________________________________________________________________________________
_____________________________________________________________________________________
_____________________________________________________________________________________

Pinagem do transistor MOSFET 2N7000

________________________________________________________________________________________________ 12
a
3 Experincia: Curvas Caractersticas do MOSFET ELETRNICA 2
P
U
C LABORATRIO DE ELETRNICA 2

E
N
G
E
N EXPERINCIA 4:

H CIRCUITO OSCILADOR

A
R
I
A
Identificao dos alunos: Data:

1. Turma:
2.
3. Professor:
4.
5. Conceito:
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

1. Lista de material

- 01 osciloscpio de dois canais com cabos


- 01 multmetro digital com pontas de prova
- 01 mdulo MCM-7 com base e fonte
- 01 chave de fenda fina para ajuste dos trimpots da placa
- fios para ligaes

2. Procedimento Experimental

1. Montar o circuito oscilador Ponte de Wien indicado na figura 1, conectando adequadamente cada um
dos jumpers, conforme indicado na figura.

100k
J49

RV7

J50

R3
J44 P1
S
P2
J43 J54 J55

J56 R1
R4 C1
C2
R2

Figura 1- Circuito oscilador Ponte de Wien.

2. Girar completamente para a direita o cursor do trimpot RV7, com o auxlio da chave de fenda presente
no kit didtico.

3. Conectar a ponta de prova do canal 1 CH1 com o ponto P2 do circuito e o canal 2 CH2, na sada
S do circuito Ponte de Wien.

________________________________________________________________________________________________ 14
a
4 Experincia: Circuito Oscilador ELETRNICA 2
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

4. Ajustar cuidadosamente o valor de RV7 at que se obtenha um sinal de sada senoidal. Quando estiver
OK a forma de onda na tela do osciloscpio, desenhar no campo abaixo as duas formas de onda
devidamente cotadas, isto , indicando os seus respectivos pontos notveis.

Figura 2 - Formas de ondas medidas no circuito oscilador.

5. Qual foi o valor da freqncia fo experimental? Compare o valor obtido experimentalmente com o
valor calculado teoricamente. Utilize para tanto, os conceitos abordados na aula terica.

fo ( experimental ) = ___________________Hz fo ( terico ) = ___________________Hz

________________________________________________________________________________________________ 15
a
4 Experincia: Circuito Oscilador ELETRNICA 2
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

6. Justifique as possveis diferenas obtidas entre os valores terico e experimental, baseando-se nos
conceitos vistos em sala de aula.
R:___________________________________________________________________________________
_____________________________________________________________________________________
_____________________________________________________________________________________
_____________________________________________________________________________________
_____________________________________________________________________________________
_____________________________________________________________________________________

Concluses
_____________________________________________________________________________________
_____________________________________________________________________________________
_____________________________________________________________________________________
_____________________________________________________________________________________
_____________________________________________________________________________________
_____________________________________________________________________________________
_____________________________________________________________________________________

________________________________________________________________________________________________ 16
a
4 Experincia: Circuito Oscilador ELETRNICA 2
P
U
C LABORATRIO DE ELETRNICA 2

E
N
G
E
N EXPERINCIA 5:

H Amplificador com Transistor de Efeito de


Campo de Juno - JFET

A
R
I
A
Identificao dos alunos: Data:

1. Turma:
2.
3. Professor:
4.
5. Conceito:
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

1. Lista de material

01 Osciloscpio com 02 pontas de prova


01 Fonte cc varivel com seus respectivos cabos
01 protoboard
01 gerador de funes com seus respectivos cabos
01 Multmetro Digital com pontas de prova
01 caixa de resistncias dcada
06 cabos banana-banana
01 transistor BF 245B
01 capacitor eletroltico de 0,47F x 25V
01 capacitor eletroltico de 10F x 25V
01 capacitor eletroltico de 470F x 25V
01 resistor de 1k , 2,7k , 4,7k , 10k , 100k e 10M

2. Procedimento Experimental

OBS: Utilizar o osciloscpio sempre com os dois canais direcionados para leituras em cc.

1. Polarizao cc:

1. 1. Montar o circuito da figura 1, respeitando as polaridades dos componentes eletrnicos.

10F
C

0,47F D
G

S Vsada

Figura 1 Circuito Amplificador com o JFET.

________________________________________________________________________________________________ 18
a
5 Experincia: Amplificador com JFET ELETRNICA 2
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

1.2. Com o auxlio do voltmetro digital, mea as tenses de polarizao VRD , VDSq , VRS sem a aplicao
do sinal Ventrada . Preencha a tabela I com os resultados obtidos.

Tabela I.

VRD VRS VDSq VRD [ mA ]


ID =
[V] [V] [V] RD
Valor
Experimental

2. O amplificador JFET

2.1. Aplicar na entrada ( Ventrada ) um gerador de sinais e ajuste o seu nvel de tenso de forma que em
nenhuma frequncia ocorra deformao do sinal de sada ( Vsada ) . Posteriormente, ajustar f= 3kHz e
Vsada sem deformao para determinar o ganho de tenso AV.
V pp ( saida )
A = : Ganho de tenso AV = _______________ V/V
V
V pp ( entrada )

2.2. Varie a frequncia desde 20 Hz at 2MHz ( mantendo a tenso de entrada constante ) e mea os
valores de Vpp (saida) para cada frequncia. Com os valores obtidos, determine o ganho de tenso e o ganho
normalizado atravs das seguintes equaes, preenchendo adequadamente a tabela II.

Tabela II - Dados experimentais.

Vpp (entrada) = ____________ [ Vpp ]

Frequncias Vpp (saida) [ V ] AV (V / V )


( Hz )
10
20
50
100

200

500

1k

2k

________________________________________________________________________________________________ 19
a
5 Experincia: Amplificador com JFET ELETRNICA 2
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

5k

10k

20k

100k

200k

500k

1M
1,5M

2M

2.3. De posse dos resultados obtidos na tabela II, levantar o grfico indicado abaixo ( escala monolog ).
V/ V
AvV [[ V/V
A ] ]

frequncia ( Hz )

________________________________________________________________________________________________ 20
a
5 Experincia: Amplificador com JFET ELETRNICA 2
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

2.4. Utilizando o grfico de AV = f (freq) construdo acima, trace uma reta paralela ao eixo das
frequncias passando pelo valor 0,707 do ganho mximo. Nas interseces esta reta com o grfico, baixe
perpendiculares ao eixo das frequncias e determine a frequncia de corte f2, preenchendo a tabela III.

Tabela III - Valor experimental para a frequncia de corte f2.

f 2 [ Hz ]

Valor Experimental

2.5. Determinar a impedncia de entrada do amplificador com o incluso da resistncia auxiliar


R= 100K, conforme mostra a figura 2.

0,47F
R = 100K

V1 V2

Figura 2 Medida da impedncia de entrada do amplificador.

Com o auxlio do Ohmmetro medir o valor hmico ( real ) de R. R = __________ [ ]

Uma vez introduzida a resistncia auxiliar R= 100k, aplicar na entrada ( Ventrada ) um nvel de tenso
de tal forma que no ocorra deformao do sinal de sada ( Vsada ), na faixa de frequncias mdias.
Em seguida medir V1 e V2 ( tenso de pico a pico ) com o auxlio do osciloscpio.

V1 = ___________ [ Vpp ] V2 = ___________ [ Vpp ]

Logo, a impedncia de entrada poder ser calculada por:

R.V2
zentrada = Zentrada = _____________ [ ]
(V1 V2 ) Portanto:

________________________________________________________________________________________________ 21
a
5 Experincia: Amplificador com JFET ELETRNICA 2
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

2.6. Determine a impedncia de sada, medindo a tenso de sada sem carga RL e depois ligando uma
caixa de resistncias na sada e ajustando o um valor de resistncia para o qual a tenso caia para metade
do valor obtido sem carga, mantendo as mesmas condies de Ventrada anterior. Nestas condies Rcaixa =
Zsaida.

Zsada = _____________ [ ]

Concluses
________________________________________________________________________
________________________________________________________________________
________________________________________________________________________
________________________________________________________________________
________________________________________________________________________
________________________________________________________________________
________________________________________________________________________

PINAGEM DO TRANSISTOR DE EFEITO DE CAMPO - BF 245B

________________________________________________________________________________________________ 22
a
5 Experincia: Amplificador com JFET ELETRNICA 2
P
U
C LABORATRIO DE ELETRNICA 2

E
N
G
E
N EXPERINCIA 6:

H Fonte de Corrente

A
R
I
A
Identificao dos alunos: Data:

1. Turma:
2.
3. Professor:
4.
5. Conceito:
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

I. Lista de Material

01 fonte de alimentao
02 multmetros digitais com ponta de prova
01 protoboard
01 transistor BD140
01 diodo zener 4735AP - 6,2V x 1 W
02 resistores de 100 x 5 W
01 caixa de resistncias (dcada)
06 cabos banana-banana
fios para ligao

II. Parte Prtica

1. Montar o circuito apresentado na figura 1 e medir a polarizao. Utilizando a dcada como sendo a
carga RL, ajustar o seu valor para 50 . Preencher os valores solicitados na tabela I.

RE

VE VL
RS

Figura 1 - Circuito da fonte de corrente.

Tabela I - Dados experimentais.

Ve (V) VRE (V) VL (V) VZ (V) VEC (V) VEB (V) VRS (V)
Prtico 10V

2. Determinao do coeficiente de regulao de entrada. Variar a tenso de entrada Ve de 7 a 17V,


preenchendo adequadamente a tabela II.( medir VL com voltmetro e calcular IL )

________________________________________________________________________________________________ 24
a
6 Experincia: Fonte de Corrente ELETRNICA 2
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

Tabela II - Valores experimentais para VL e IL.

VE (V) 7 8 9 10 11 12 13 14 15 16 17
VL (V)
IL (mA)

3. A partir dos dados obtidos na tabela, levantar a curva de IL x Ve para a determinao experimental do
coeficiente de regulao de entrada da fonte em estudo.

IL (mA)

VE (V)

I L
A= : coeficiente de regulao de entrada.
VE

A=
a
___________
________________________________________________________________________________________________ 25
6 Experincia: Fonte de Corrente ELETRNICA 2
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

4. Determinao do coeficiente de regulao de sada. Ajustar a tenso de entrada Ve do circuito para


10 V e variar o valor de RL ( na dcada ), preenchendo a tabela III adequadamente com os valores
obtidos experimentalmente.( medir VL com voltmetro e calcular IL ).

, medir VRE e IL IE = VRE / RE


OBS.: com RL = 0

Tabela III - Valores experimentais para VL e IL.

)
RL( 0 10 20 30 40 50 60 70 80 90 100
VL(V)
IL(mA)

5. A partir dos dados experimentais da tabela, levantar a curva de IL x VL para a determinao


experimental do coeficiente de regulao de sada da fonte em estudo.

IL (mA)

VL (V)

I L
B= : coeficiente de regulao de sada.
VL

B=
___________
________________________________________________________________________________________________ 26
a
6 Experincia: Fonte de Corrente ELETRNICA 2
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

Questo: O que voc pode concluir dos resultados obtidos? Justifique as suas concluses,
discutindo amplamente cada resultado.

R.____________________________________________________________________
______________________________________________________________________
______________________________________________________________________
______________________________________________________________________
______________________________________________________________________
______________________________________________________________________

PINAGEM DO TRANSISTOR BIPOLAR DE JUNO BD140

Simbologia Pinagem

________________________________________________________________________________________________ 27
a
6 Experincia: Fonte de Corrente ELETRNICA 2
P
U
C LABORATRIO DE ELETRNICA 2

E
N
G
E
N EXPERINCIA 7:

H Amplificador Diferencial

A
R
I
A
Identificao dos alunos: Data:

1. Turma:
2.
3. Professor:
4.
5. Conceito:
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

I. Lista de Material

01 mdulo MCM5/EV com fonte de alimentao


01 gerador de funes com cabos
01 osciloscpio com 02 pontas de prova
01 multmetro digital
01 chave de fenda pequena
fios para ligao

II. Parte Prtica

1. Polarizao CC

1.1 Montar o circuito de acordo com o apresentado na figura 1. Cuidado ao montar, especialmente
verificando a conexo de cada um dos "jumpers".

J26
Vcc=+12V

J15 J43

J18
10k R17

10k R10 J45


03 V 09
J4
Q1 Q2
J34
1k R1 R14
RV4 50%J38
1k
1k
J23 R12
-12V
6k5

Figura 1 - Montagem cc para o amplificador diferencial

1.2 Ajustar Vcc para 12V. Em seguida, com o auxlio do voltmetro medir a tenso entre os coletores
V3,9 dos transistores Q1 e Q2.

V3,9 = _____________ V

________________________________________________________________________________________________ 29
a
7 Experincia: Amplificador Diferencial ELETRNICA 2
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

1.3 Qual seria o valor terico esperado para esta medida? Justifique a sua resposta, comparando com o
valor obtido experimentalmente.
R.:__________________________________________________________________________________
____________________________________________________________________________________
____________________________________________________________________________________
____________________________________________________________________________________
____________________________________________________________________________________

1.4 Em seguida, ajuste o potencimetro RV4 com o auxlio da chave de fenda, at anular o valor de V3,9.
Explique atravs da teoria o significado deste procedimento.
R.:__________________________________________________________________________________
____________________________________________________________________________________
____________________________________________________________________________________
____________________________________________________________________________________
____________________________________________________________________________________

2 Ganho Diferencial
2.1 Montar o circuito mostrado na figura 2.

J26
Vcc=+12V
J15 J43

J18
R17 R13
10k
R10
J45

03 V1 09
J4 08 J30
Q1 Q2
J34 4k7
50%
R1 R14
RV4 50%J38 V2 RV5

J23 R12
-12V J27

Figura 2 - Montagem do amplificador diferencial na configurao terminao simples

________________________________________________________________________________________________ 30
a
7 Experincia: Amplificador Diferencial ELETRNICA 2
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

2.2 Ajustar Vcc = 12V e regular o potencimetro RV5 at obter uma tenso de 0V entre a base e o terra
do transistor Q2 ( V2 ). Em seguida, ajuste o potencimetro RV4 at anular o valor de V1.

2.3 Uma vez zerada as tenses V1 e V2 , ajuste o valor da tenso aplicada na base de Q2 V2 de acordo
com o mostrado na tabela I. Preencher a tabela mostrada abaixo para os diversos para V2, calculando o
ganho diferencial de tenso Ad obtido para cada caso.

Tabela I - Determinao do ganho experimental de tenso Ad.

V2 ( mV ) V1 ( V ) Ad ( V/V )
100
200
400

3 Ganho em Modo Comum

3.1 No circuito anterior conectar o jumper J32, com o intuito de montar a configurao modo comum,
conforme ilustra a figura 3.

J26
Vcc=+12V
J15 J43

J18
R17 R13

R10
J32 J45

03 V1 09
J4 08 J30
Q1 Q2
J34 50%
R1 R14
RV4 50%J38 V2 RV5

J23 R12
-12V J27

Figura 3 - Montagem do amplificador diferencial na configurao terminao modo comum.

________________________________________________________________________________________________ 31
a
7 Experincia: Amplificador Diferencial ELETRNICA 2
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

3.2 Ajustar o potencimetro RV5 at obter uma tenso de entrada V2 para os transistores Q1 e Q2 sendo
igual a zero 0V.

3.3 Ajustar agora o RV4 para garantir o equilbrio de Q1 e Q2, isto , V1 = 0V.

3.4 Uma vez zerada as tenses V1 e V2 , ajuste o valor das tenses aplicadas nas bases de Q1 e Q2 V2 de
acordo com o mostrado na tabela II. Preencher a tabela mostrada abaixo para os diversos para V2,
calculando o ganho modo comum Ac obtido para cada caso.

Tabela II - Determinao do ganho modo comum Ac.

V2 ( mV ) V1 ( mV ) Ac ( V/V )
100
200
400

3.5 O ganho Ac igual ao Ad? Justifique a sua resposta de acordo com a teoria desenvolvida em sala de
aula.
R.:__________________________________________________________________________________
____________________________________________________________________________________
____________________________________________________________________________________
____________________________________________________________________________________
____________________________________________________________________________________
____________________________________________________________________________________
____________________________________________________________________________________

3.6 De posse dos valores obtidos at aqui, calcule o valor da rejeio em modo comum CMRR = Ad / Ac,
com V2 = 200mV. O resultado est dentro do esperado? Justifique a sua resposta de acordo com o
discutida na aula terica.

CMRR = Ad / Ac = _____________

R.:__________________________________________________________________________________
____________________________________________________________________________________
____________________________________________________________________________________
____________________________________________________________________________________
____________________________________________________________________________________
____________________________________________________________________________________
________________________________________________________________________________________________ 32
a
7 Experincia: Amplificador Diferencial ELETRNICA 2
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

4 Amplificador de pequenos sinais

4.1 Montar o circuito indicado na figura 4, alimentando o circuito com Vcc = 12V.

J26
Vcc=+12V
J15 J43

J18
R17

R10

J45
J1 J2 J4
gerador Q1
Q2
C1 J34
R1 R14
RV4 50% J38

J23 R12
-12V

Figura 4 - Montagem de um amplificador para pequenos sinais.

4.2 Desconectar o gerador e ajustar o potencimetro RV4 para equilibrar o circuito com V1 = 0V.

4.3 Em seguida, reconectar o gerador de funes com uma tenso senoidal de 1Vpp com uma freqncia
de 1kHz.

4.4 Conectar o osciloscpio sendo o canal 1 destinado medida do sinal de entrada ( senoidal ) e o canal
2, conectado ao coletor do transistor Q1. Desenhar os sinais sincronizados no tempo, indicando os seus
pontos notveis ( vide grfico na pgina seguinte ). Em seguida, mea os mesmos sinais s que agora
para o Q2.

________________________________________________________________________________________________ 33
a
7 Experincia: Amplificador Diferencial ELETRNICA 2
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

Q1:

Q2:

Concluses:
____________________________________________________________________________________
____________________________________________________________________________________
____________________________________________________________________________________
____________________________________________________________________________________
____________________________________________________________________________________

________________________________________________________________________________________________ 34
a
7 Experincia: Amplificador Diferencial ELETRNICA 2
P
U
C LABORATRIO DE ELETRNICA 2

E
N
G
E
N EXPERINCIA 8:

H Amplificador Inversor e Ajuste de Offset

A
R
I
A
Identificao dos alunos: Data:

1. Turma:
2.
3. Professor:
4.
5. Conceito:
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

I. Lista de Material

01 osciloscpio digital 02 pontas de prova.


01 fonte com seus respectivos cabos.
01 Placa Didtica Amplificadores Operacionais contendo o LM 741.
01 gerador de funes com seus respectivos cabos.
01 Multmetro Digital com pontas de prova.
02 resistores de 10k.
01 resistor 100k.
fios e cabos para as ligaes.

II. Parte Prtica

OBS: Utilizar o osciloscpio sempre com os dois canais direcionados para leituras em cc.

1. Verificao e ajuste do off-set

1.1. Montar o circuito da figura 1, alimentando o circuito com a fonte com tenso de alimentao igual a
20V. Adotar R1 = R2 = 10k. Lembre-se que apesar de estarmos alimentando o circuito com uma
fonte simples, na placa h um recurso que torna esta alimentao equivalente de uma fonte
simtrica, isto , +V=+10V e -V=-10V, para esta condio de alimentao. Daqui para frente
sempre estaremos alimentando externamente o circuito desta forma porm o 741 estar sempre
sendo alimentado por uma tenso positiva +V e outra negativa -V, sendo estas 50% do valor da
tenso imposta pela fonte externa.

+V

-V Vo

Figura 1 Circuito para a verificao do offset.

1.2. Medir Vo com voltmetro cc em funo da posio do potencimetro de ajuste. Preencher a


tabela I com os resultados obtidos.

________________________________________________________________________________________________ 36
a
8 Experincia: Amplificador Inversor e Ajuste de Offsetl ELETRNICA 2
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

Tabela I - Verificao do offset

Vo [ V ]
Posio do Potencimetro
esquerda
centro
direita

Questo 1: Os valores de Vo foram os esperados? Justifique a sua resposta.

R:_______________________________________________________________________
________________________________________________________________________
________________________________________________________________________
________________________________________________________________________
________________________________________________________________________

1.3. Em seguida, ajustar o potencimetro para a sada ser nula ( Vo = 0V ), medida com o voltmetro cc.
Uma vez ajustado o off-set, no tocar mais no potencimetro!!!!

2. Estudo da entrada inversora

2.1. Montar o circuito mostrado na figura 2. Lembre-se que por simplicidade daqui para frente no
indicaremos mais a fonte de alimentao do circuito, porm ela dever estar sempre presente!!!

Vo

Figura 2 Estudo da entrada inversora.

________________________________________________________________________________________________ 37
a
8 Experincia: Amplificador Inversor e Ajuste de Offsetl ELETRNICA 2
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

2.2. Aplicar um sinal senoidal de frequncia f = 1 kHz ( no se esquecendo de ajustar o offset do


gerador!! ), na entrada inversora e medir Vo ( sem deformao ) e Ve simultaneamente, com o auxlio
do osciloscpio, para duas condies de alimentao: VCC= 10V e VCC= 24V. Para cada caso pede-se:
a. Calcular o ganho Vo/Ve
b. Observar a defasagem entre os sinais
c. Observar Vo de saturao: Vo,sat

Obs.: Para cada caso, verificar a simetria nos dois semiciclos de Ve ( ajustar o off-set do gerador se
necessrio!!! ). Na tabela VDC = VCC / 2 !!

Tabela II - Estudo da configurao inversora.

abaixo da saturao no limiar da saturao


Ve [Vpp] Vo [Vpp] Av = Vo / Ve Av ( teor. ) Vomax [ Vp ] %sat = Vomax / VDC
VCC= 10V
VCC= 24V

Questo 2: Os valores de ganho e Vomax sem deformao foram os esperados? Discutir e justificar a
sua resposta, comparando com valores tericos.

R:_______________________________________________________________________
_________________________________________________________________________
_________________________________________________________________________
_________________________________________________________________________
_________________________________________________________________________

3. O circuito de Ganho Unitrio

3.1. Montar o circuito da figura 3, com VCC = 20V.

Vi Vo

Figura 3 Amplificador de ganho unitrio.

________________________________________________________________________________________________ 38
a
8 Experincia: Amplificador Inversor e Ajuste de Offsetl ELETRNICA 2
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

3.2. Medir com o osciloscpio as formas de onda de entrada e sada sincronizadas no tempo,
desenhando as formas de onda no campo abaixo. Usar para o sinal de entrada um sina senoidal de
5Vpp e com frequncia igual a 1kHz.

Grficos:

3.3 Calcular teoricamente o ganho da configurao mostrada na figura 3. Em seguida, compare com o
valor obtido experimentalmente.

Av (terico) = ______________ V/V Av (experimental) = ______________ V/V

________________________________________________________________________________________________ 39
a
8 Experincia: Amplificador Inversor e Ajuste de Offsetl ELETRNICA 2
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

Concluses:

____________________________________________________________________________________________________
____________________________________________________________________________________________________
____________________________________________________________________________________________________
____________________________________________________________________________________________________
____________________________________________________________________________________________________
____________________________________________________________________________________________________
____________________________________________________________________________________________________
____________________________________________________________________________________________________
____________________________________________________________________________________________________
____________________________________________________________________________________________________

________________________________________________________________________________________________ 40
a
8 Experincia: Amplificador Inversor e Ajuste de Offsetl ELETRNICA 2
P
U
C LABORATRIO DE ELETRNICA 2

E
N
G
E
N EXPERINCIA 9:

H Amplificador No Inversor

A
R
I
A
Identificao dos alunos: Data:

1. Turma:
2.
3. Professor:
4.
5. Conceito:
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

I. Lista de Material

01 osciloscpio digital 02 pontas de prova.


01 fonte com seus respectivos cabos.
01 Placa Didtica Amplificadores Operacionais contendo o LM 741.
01 gerador de funes com seus respectivos cabos.
01 Multmetro Digital com pontas de prova.
02 resistores de 10k.
01 resistor 100k.
fios e cabos para as ligaes.

II. Parte Prtica

OBS: Utilizar o osciloscpio sempre com os dois canais direcionados para leituras em cc.

1. Estudo da entrada no-inversora

1.1. Montar o circuito mostrado na figura 1. Lembre-se que por simplicidade daqui para frente no
indicaremos mais a fonte de alimentao do circuito, porm ela dever estar sempre presente!!!.
Alm disto, no se esquea de ajuste o offset do circuito conforme descrito na experincia anterior.
Este procedimento dever ser repetido para cada novo circuito com o operacional.

Vo

Figura 1 Estudo da entrada no-inversora.

1.2. Aplicar um sinal senoidal de frequncia f = 1 kHz ( no se esquecendo de ajustar o offset do


gerador!! ), na entrada inversora e medir Vo ( sem deformao ) e Ve simultaneamente, com o auxlio
do osciloscpio, para duas condies de alimentao: VCC= 10V e VCC= 24V. Para cada caso pede-se:
a. Calcular o ganho Vo/Ve
b. Observar a defasagem entre os sinais
c. Observar Vo de saturao: Vo,sat

Obs.: Para cada caso, verificar a simetria nos dois semiciclos de Ve ( ajustar o off-set do gerador se
necessrio!!! ). Na tabela VDC = VCC / 2 !!

________________________________________________________________________________________________ 42
a
9 Experincia: Amplificador No Inversor ELETRNICA 2
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

Tabela I - Estudo da configurao no-inversora.

abaixo da saturao no limiar da saturao


Ve [Vpp] Vo [Vpp] Av = Vo / Ve Av ( teor. ) Vomax [ Vp ] %sat = Vomax / VDC
VCC= 10V
VCC= 24V

Questo 1: Os valores de ganho e Vomax sem deformao foram os esperados? Discutir e justificar a
sua resposta, comparando com valores tericos.

R:______________________________________________________________________
_______________________________________________________________________
_______________________________________________________________________
_______________________________________________________________________
_______________________________________________________________________
_______________________________________________________________________
_______________________________________________________________________

Concluses:
____________________________________________________________________________________________________
____________________________________________________________________________________________________
____________________________________________________________________________________________________
____________________________________________________________________________________________________
____________________________________________________________________________________________________
____________________________________________________________________________________________________
____________________________________________________________________________________________________

________________________________________________________________________________________________ 43
a
9 Experincia: Amplificador No Inversor ELETRNICA 2
P
U
C LABORATRIO DE ELETRNICA 2

E
N
G
E
N EXPERINCIA 10:

H Integrador

A
R
I
A
Identificao dos alunos: Data:

1. Turma:
2.
3. Professor:
4.
5. Conceito:
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

I. Lista de Material

01 osciloscpio digital 02 pontas de prova.


01 fonte com seus respectivos cabos.
01 Placa Didtica Amplificadores Operacionais contendo o LM 741.
01 gerador de funes com seus respectivos cabos.
01 multmetro digital com pontas de prova.
02 resistores de 10k.
01 resistor 1k e 1M.
01 capacitor de 0,01F.
fios e cabos para as ligaes.

II. Parte Prtica:

OBS: 1. Utilizar o osciloscpio sempre com os dois canais na escala cc.


2. Ajustar os offsets do amplificador operacional para cada uma das montagens bem como
do gerador de funes para cada forma de onda desejada.
3. Utilizar em todo o experimento VCC =+20V

1. Circuito Amplificador Integrador Inversor

1.1. Montar o circuito da figura 1. Medir os sinais de entrada e sada sincronizados no tempo ( cc ),
desenhando-os sincronizados no tempo com seus respectivos pontos notveis e valores mdios.

Obs.: a. Os sinais de entrada devero ser senoidal e quadrado ( um por vez ), com f = 1kHz e 0,5Vpp
de amplitude.
b. A resistncia de 1M serve para by-pass de corrente contnua.

Vo

Figura 1 Amplificador integrador inversor.


________________________________________________________________________________________________ 45
a
10 Experincia: Integrador ELETRNICA 2
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

Grficos para a configurao do integrador

Ve: Onda Senoidal Ve: Onda Quadrada

Questo 1: Para ambos sinais de entrada o sinal de sada Vo foi o esperado? Justificar adequadamente
as suas respostas.

R:_________________________________________________________________________________
_________________________________________________________________________
_________________________________________________________________________
_________________________________________________________________________
_________________________________________________________________________

Concluses

____________________________________________________________________________________________________
____________________________________________________________________________________________________
____________________________________________________________________________________________________
____________________________________________________________________________________________________
____________________________________________________________________________________________________
____________________________________________________________________________________________________
____________________________________________________________________________________________________

________________________________________________________________________________________________ 46
a
10 Experincia: Integrador ELETRNICA 2
P
U
C LABORATRIO DE ELETRNICA 2

E
N
G
E
N EXPERINCIA 11:

H Diferenciador

A
R
I
A
Identificao dos alunos: Data:

1. Turma:
2.
3. Professor:
4.
5. Conceito:
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

I. Lista de Material

01 osciloscpio digital 02 pontas de prova.


01 fonte com seus respectivos cabos.
01 Placa Didtica Amplificadores Operacionais contendo o LM 741.
01 gerador de funes com seus respectivos cabos.
01 multmetro digital com pontas de prova.
02 resistores de 10k.
01 resistor 1k e 1M.
01 capacitor de 0,01F.
fios e cabos para as ligaes.

II. Parte Prtica:

OBS: 1. Utilizar o osciloscpio sempre com os dois canais na escala cc.


2. Ajustar os offsets do amplificador operacional para cada uma das montagens bem como
do gerador de funes para cada forma de onda desejada.
3. Utilizar em todo o experimento VCC =+20V

1. Circuito Amplificador Diferenciador Inversor

1.1. Montar o circuito da figura 1. Medir os sinais de entrada e sada sincronizados no tempo ( cc ),
desenhando-os sincronizados no tempo com seus respectivos pontos notveis e valores mdios.

Obs.: Os sinais de entrada devero ser senoidal e quadrado, com f = 1kHz e 0,5Vpp de amplitude.

1k

Vo
Ve

Figura 1 Amplificador diferenciador inversor.

________________________________________________________________________________________________ 48
a
1 Experincia: Diferenciador ELETRNICA 2
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

Grficos referentes ao circuito diferenciador inversor

Ve: Onda Senoidal Ve: Onda Quadrada

Questo 1: Para ambos sinais de entrada o sinal de sada Vo foi o esperado? Justificar adequadamente
as suas respostas.

R:______________________________________________________________________
________________________________________________________________________
________________________________________________________________________
________________________________________________________________________
________________________________________________________________________
________________________________________________________________________

Concluses

____________________________________________________________________________________________________
____________________________________________________________________________________________________
____________________________________________________________________________________________________
____________________________________________________________________________________________________
____________________________________________________________________________________________________
____________________________________________________________________________________________________

________________________________________________________________________________________________ 49
a
1 Experincia: Diferenciador ELETRNICA 2
P
U
C LABORATRIO DE ELETRNICA 2

E
N
G
E
N EXPERINCIA 12:

H Somador

A
R
I
A
Identificao dos alunos: Data:

1. Turma:
2.
3. Professor:
4.
5. Conceito:
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

I. Lista de Material

01 osciloscpio digital 02 pontas de prova.


01 fonte simtrica
01 Placa Didtica Amplificadores Operacionais contendo o LM 741.
01 gerador de funes com seus respectivos cabos.
01 multmetro digital com pontas de prova.
03 resistores de 10k.
01 resistor 100k.
fios e cabos para as ligaes.

II. Parte Prtica

OBS: 1. Utilizar o osciloscpio sempre com os dois canais na escala cc.


2. Ajustar os offsets do amplificador operacional para cada uma das montagens bem como
do gerador de funes para cada forma de onda desejada.

1. Montar o circuito da figura 1, onde V1 dever ser um sinal senoidal cujo f = 1kHz e amplitude igual
a 0,5Vpp. A tenso V2 dever assumir o valor de 0,5V cc. Alimentar o circuito com Vcc= +24V.

Vo

Figura 1 Amplificador Somador Inversor.

________________________________________________________________________________________________ 51
a
1 Experincia: Diferenciador ELETRNICA 2
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

2. Medir os sinais de entrada V1, V2 e sada Vo com o auxlio do osciloscpio ( cc ), desenhando-as


sincronizadas no tempo e com seus respectivos pontos notveis e valores mdios.

3. Calcule teoricamente a expresso gerada pelo circuito montado em laboratrio.

Vo= ____________________________

Questo 1: O sinal Vo o esperado? Discutir os resultados obtidos comparando com o ganho terico.

R:____________________________________________________________________
______________________________________________________________________
______________________________________________________________________
______________________________________________________________________
______________________________________________________________________
________________________________________________________________________________________________ 52
a
1 Experincia: Diferenciador ELETRNICA 2
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

4. Em seguida, varie progressivamente o valor da fonte V2 entre 0 e 2 V, mantendo V1 constante.


Descreva o observado, justificando os resultados obtidos. Dica: observe atentamente o sinal de sada
com o auxlio do osciloscpio.

R:____________________________________________________________________
______________________________________________________________________
______________________________________________________________________
______________________________________________________________________
______________________________________________________________________
______________________________________________________________________
______________________________________________________________________

Concluses

____________________________________________________________________________________________________
____________________________________________________________________________________________________
____________________________________________________________________________________________________
____________________________________________________________________________________________________
____________________________________________________________________________________________________
____________________________________________________________________________________________________
____________________________________________________________________________________________________

________________________________________________________________________________________________ 53
a
1 Experincia: Diferenciador ELETRNICA 2
P
U
C LABORATRIO DE ELETRNICA 2

E
N
G
E
N EXPERINCIA 13:

H Resposta em Freqncia

A
R
I
A
Identificao dos alunos: Data:

1. Turma:
2.
3. Professor:
4.
5. Conceito:
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

I. Lista de Material

01 osciloscpio digital 02 pontas de prova.


01 fonte varivel com seus respectivos cabos.
01 Placa Didtica Amplificadores Operacionais contendo o LM 741.
01 gerador de funes com seus respectivos cabos.
01 multmetro digital com pontas de prova.
02 resistores de 10k.
01 resistor 47k e 100k.
fios e cabos para as ligaes.

II. Parte Prtica

OBS: 1. Utilizar o osciloscpio sempre com os dois canais na escala cc.


2. Ajustar os offsets do amplificador operacional para cada uma das montagens bem como
do gerador de funes para cada forma de onda desejada.

1. Resposta em frequncia

1.1. Montar o circuito da figura 1, com VCC = 20V.

Vo

Figura 1 Estudo da resposta em frequncia do Amplificador Operacional.

1.2. Medir a frequncia de corte fc ( superior ) do amplificador operacional para dois valores de ganho:
RF= 47k e 100k.

Procedimento:
a. Inicialmente ajustar o off-set para cada montagem.
b. Aplicar Ve de tal forma que Vo esteja longe da saturao ( frequncias mdias: por exemplo
f = 1KHz ). Sugesto: Vo= 10%.Vo,max!!!
c. Variar a frequncia f at que o valor da tenso de sada Vo atinja 70% do valor em frequncias
mdias ( f = fb ).
________________________________________________________________________________________________ 55
a
13 Experincia: Resposta em Freqncia ELETRNICA 2
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

Tabela I - Dados experimentais.

RF [ ] A = Vo / Ve ( f=1kHz) fb [ Hz ]
47k
100k

2. Slew-rate

2.1. Montar o circuito da figura 2, com VCC = 20V.

Vo

Figura 2 Estudo do slew-rate do operacional.

2.2. Ajustar o nvel de Ve ( f =1 kHz ) para se ter Vo Vosat e medir Vo ( desenhar as formas de onda
indicando os seus pontos notveis ) para as seguintes frequncias: 5kHz e 40kHz.

Grficos:

f = 5kHz f = 40kHz

________________________________________________________________________________________________ 56
a
13 Experincia: Resposta em Freqncia ELETRNICA 2
Pontifcia Universidade Catlica de So Paulo - PUC/SP Engenharia Eltrica

Questo 2: Se slew-rate SR = 2.fmax.Vomax [ V/s ] ( para o 741 0,5 V/s ), que concluso
voc tira da observao das formas de onda? Discutir.

R:____________________________________________________________________
______________________________________________________________________
______________________________________________________________________
______________________________________________________________________
______________________________________________________________________
______________________________________________________________________

Concluses

____________________________________________________________________________________________________
____________________________________________________________________________________________________
____________________________________________________________________________________________________
____________________________________________________________________________________________________
____________________________________________________________________________________________________
____________________________________________________________________________________________________
____________________________________________________________________________________________________

________________________________________________________________________________________________ 57
a
13 Experincia: Resposta em Freqncia ELETRNICA 2