Você está na página 1de 11

Escuela Politcnica Nacional

Laboratorio de Circuitos Electrnicos


Prctica # 8
Tema: Amplificadores Operacionales (segunda parte).
Objetivo: Disear e implementar amplificadores restadores, derivadores e integradores utilizando
al amplificador operacional LM741.

Preparatorio.
1. Esquematice las diferentes configuraciones utilizando el circuito LM741 (restadores,
derivadores e integradores), deducir el voltaje de salida analticamente, en el caso del
restador utilizar dos configuraciones distintas.


= 1 1
1

2

= [1 + 2 ] 2
1 2

1 2

= [ ]


3
= 1
1 + 3

3
= 1
2(1 + 2)

3(2 + 4)
01 = 1
2(1 + 3)

4
1 2 02 = 2
2

( + )
=
( + )
() = 2() 1


1() = 2 ; 2() = 1() 3


() =

1
() = 1() 1


() = 2 ; () = 1() 3


() = ()

2. Disear un circuito que permita derivar una seal TTL.

El circuito se lo realizara mediante el derivador prctico siendo la entrada una seal TTL.

El circuito disenado para obtener la seal TTL

El integrado se polarizara con un voltaje de +-12


V.
Para realizar los clculos se debe prever la
respuesta en frecuencia.
3. Disear un circuito que permita integrar una seal TTL.
El circuito se lo realizara mediante el integrador prctico siendo la entrada una seal TTL.
El circuito diseado para obtener la seal TTL
4. Disear un circuito que permita la integracin de una seal senoidal de 1Vp.
Para la polarizacin del circuito integrado se emplea un voltaje de +-20V con el fin de que la seal no se
recorte.
Se realiz el circuito integrador prctico con el fin de poder mejorar la seal, adems que se tuvo en
cuenta entre que intervalo el amplificador se comporta como tal.
Se tuvo en cuenta que el R2 debe ser mayor en comparacin de R1.

5. Disear un circuito el cual permita la resta de dos seales, la primera seal es una senoidal
de 1KHz de frecuencia y amplitud de 4Vp, la segunda seal de reloj.
Aqu se muestra la simulacin de la resta de 2 seales.
6. Simular cada uno de los circuitos, incluyendo el circuito de reloj.
Ejercicio 2
Simulacin del circuito que permite derivar una seal TTL.
Ejercicio 3
Simulacin del circuito que permite integrar una seal TTL.
Ejercicio 4
Simulacin del circuito que permite integrar una seal senoidal de 1Vp.

Ejercicio 5
Simulacin del circuito que permite restar dos seales.