Você está na página 1de 33

UNIVERSIDAD NACIONAL

MAYOR DE SAN MARCOS

Universidad del Per, Decana


De Amrica

INTEGRANTES :

Alumno Cdigo
Guerrero Cueva ,ngel 15190113
Muoz Galindo Arnold Kevin 15190121
Palpa Sanabria Milagros 15190020

CURSO : Circuitos Digitales I

PROFESOR : Ing. Oscar Casimiro Pariasca

TEMA : Niveles de voltaje en TTL. Circuitos Lgicos

Bsicos: Habilitacin/Inhabilitacin
Universidad Nacional Mayor de San Marcos

LABORATORIO N1

I. TEMA: Niveles de voltaje en TTL. Circuitos Lgicos Bsicos:


Habilitacin/Inhabilitacin

II. OBJETIVOS:

Verificar y medir los niveles de voltaje en TTL.

Verificar la tabla de verdad de diversos circuitos lgicos bsicos TTL.

Verificar la habilitacin/inhabilitacin de puertas lgicas.

III. MATERIALES:

CI. TTL: 7400, 7402, 7404, 7408, 7432, 7486

LEDs x 4

R x 4 =120 ohm

Equipos: Fuente de voltaje +5 Vcc

Multmetro

Osciloscopio

Generador de pulsos.

Circuitos Elctricos I - Lab N1: caractersticas lgicas en TTL Pgina 2


Universidad Nacional Mayor de San Marcos

IV. MARCO TEORICO:

V. PROCEDIMIENTO EXPERIMENTAL:

NIVELES LOGICOS EN TTL:

1. Implementar, utilizando el 74LS04, el circuito mostrado en la figura. Aplique un nivel de


voltaje ALTO (5v) a la entrada del primer inversor, mida y anote los voltajes de entrada y
de salida de cada inversor. Compare con los niveles lgicos de la familia TTL. Repita el
procedimiento alimentando el primer inversor con un nivel lgico BAJO (0v). Qu se
observa en el LED?

Vi1 (voltios) Vi2 (voltios) Vi3 (voltios) Vo3 (voltios)


5.95 0.146 4.556 0.079
4.1 0.144 4.559 0.079
3.03 0.146 4.555 0.079
2.37 0.146 4.563 0.079
1.004 3 0.498 2.797
0 4.558 0.497 2.794

Circuitos Elctricos I - Lab N1: caractersticas lgicas en TTL Pgina 3


Universidad Nacional Mayor de San Marcos

Vi1 (voltios) Vi2 (voltios) Vi3 (voltios) Vo3 (voltios)


0 4.560 0.497 2.799
1.01 2.79 0.498 2.794
2.21 0.144 4.563 0.079
3.05 0.145 4.56 0.079
4.18 0.146 4.56 0.079
5 0.146 4.559 0.079

Qu se observa en el LED?

Lo que se observamos en el LED, es que se prende en el nivel lgico 1 y que est comprendido
2.4 5 voltios, y en el nivel lgico 0 se encuentra apagado, se encuentra entre 0 -1.005 voltios.

5 5

ALTO ALTO

2.4
2.3
INTERMEDIO INTERMEDIO
1 1.005
BAJO BAJO
0 0
ENTRADA SALIDA

2. Implementar, con el 74LS04, el circuito mostrado Aplicar un voltaje de entrada Vin = 0v.
Medir el voltaje de salida Vout. Incrementar gradualmente el voltaje de entrada Vin y
observe el voltaje de salida Vout. En el instante que Vout supera el umbral de nivel alto,
mida el voltaje de entrada.

Continuar aumentando Vin hasta que Vout llega hasta el nivel de umbral bajo. Medir el
voltaje Vin correspondiente.

Circuitos Elctricos I - Lab N1: caractersticas lgicas en TTL Pgina 4


Universidad Nacional Mayor de San Marcos

Vin (voltios) Vout


(voltios)
0 4.558
0 1
1
1.004 3
5 0.146
1 4.1 0.144 0
3.03 0.146
2.37 0.146
0 1.004 3
1
0 4.558

TABLA DE VERDAD.

Obtener experimentalmente la tabla de verdad de cada CI bsico: NOT, OR, AND, NOR, NAND, XOR.
Utilizar diodos Led en serie con una resistencia limitadora de 120 ohm en las entradas y salidas para
verificar el estado lgico de cada seal digital. Comparar con los resultados tericos.

Circuitos Elctricos I - Lab N1: caractersticas lgicas en TTL Pgina 5


Universidad Nacional Mayor de San Marcos

NOT (7404):

A F
Expresin Algebraica: F=
0 1
Tabla de verdad. 1 0

Circuitos Elctricos I - Lab N1: caractersticas lgicas en TTL Pgina 6


Universidad Nacional Mayor de San Marcos

A B F
OR (7432):
0 0 0
Expresin Algebraica: A+B = F
0 1 1

Tabla de verdad 1 0 1

1 1 1

Circuitos Elctricos I - Lab N1: caractersticas lgicas en TTL Pgina 7


Universidad Nacional Mayor de San Marcos

AND (7408): A B F

0 0 0
Expresin Algebraica: A.B = F
0 1 0
Tabla de verdad
1 0 0

1 1 1

Circuitos Elctricos I - Lab N1: caractersticas lgicas en TTL Pgina 8


Universidad Nacional Mayor de San Marcos

NOR (7402): A B F

Expresin Algebraica: 0 0 1

0 1 0
A+B = F
1 0 0
Tabla de verdad
1 1 0

Circuitos Elctricos I - Lab N1: caractersticas lgicas en TTL Pgina 9


Universidad Nacional Mayor de San Marcos

NAND (7400): A B F
0 0 1
Expresin Algebraica:
0 1 1
A.B = F 1 0 1
Tabla de verdad 1 1 0

Circuitos Elctricos I - Lab N1: caractersticas lgicas en TTL Pgina 10


Universidad Nacional Mayor de San Marcos

XOR (7486): A B F
Expresin Algebraica: 0 0 0
0 1 1
AB = F
1 0 1
Tabla de verdad 1 1 0

Circuitos Elctricos I - Lab N1: caractersticas lgicas en TTL Pgina 11


Universidad Nacional Mayor de San Marcos

HABILITACION/INHABILITACION. FORMAS DE ONDA.

Para cada compuerta OR, AND, NOR, NAND, XOR verifique la operacin de
habilitacin/inhabilitacin. Conecte a una de las entradas de datos de la compuerta una seal de
pulsos de 1 Hz. En la otra entrada (entrada de control) ponga un 1 un 0 para habilitar o
inhabilitar la compuerta. Observe con un instrumento de medida (Multmetro osciloscopio) la
relacin entre la entrada y la salida.

HABILITAR

a) AND

A B X
0 1 0
1 1 1

Circuitos Elctricos I - Lab N1: caractersticas lgicas en TTL Pgina 12


Universidad Nacional Mayor de San Marcos

b) NAND

A B X
0 1 1
1 1 0

c) OR

A B X
0 0 0
1 0 1

d) NOR

A B X
0 0 1
1 0 0

DESHABLITAR

a) AND

A B X
0 0 0
1 0 0

b) NAND

A B X
0 0 1
1 0 1

c) OR

Circuitos Elctricos I - Lab N1: caractersticas lgicas en TTL Pgina 13


Universidad Nacional Mayor de San Marcos

A B X
0 1 1
1 1 1

d) NOR

A B X
0 1 0
1 1 0

VI. CUESTIONARIO FINAL

1. Cules son las tecnologas utilizadas en la fabricacin de componentes


digitales? Explique las caractersticas de los TTL y CMOS indicando sus
ventajas y desventajas.

La tecnologa digital se define en oposicin a lo que denominaramos tecnologas analgicas.


Cuando hablamos de analgico o digital nos referimos a la forma de representar la informacin
entendiendo informacin en sentido amplio.

Tradicionalmente, la informacin, las seales de todo tipo, se medan y procesaban con


tecnologa analgica. En tecnologa analgica, una informacin o una seal, se representa por
otra anloga (de ah el nombre) que vara de forma continua conforme vara la seal original. El
carcter fundamental de la tecnologa analgica es esta de seales continuas.

Circuitos Elctricos I - Lab N1: caractersticas lgicas en TTL Pgina 14


Universidad Nacional Mayor de San Marcos

Frente a la alternativa analgica, surge la alternativa digital. En el caso de seales digitales, no


nos movemos en rangos continuos de seal, sino que se utilizan valores discretos es decir,
discontinuos (discretos, dicho para andar por casa, es a saltos). Aunque, a primera vista, parece
una opcin de ms calidad la analgica, la opcin digital presenta muy fuertes ventajasy de
hecho la tecnologa actual opta, en muchos casos, por lo digital.

TTL y CMOS indicando sus ventajas y desventajas

Ventajas y desventajas CMOS

La familia lgica tiene una serie de ventajas que la hacen superior a otras en la fabricacin de
circuitos integrados digitales:

VENTAJAS

o El bajo consumo de potencia esttica, gracias a la alta impedancia de entrada de los


transistores de tipo MOSFET y a que, en estado de reposo, un circuito CMOS slo
experimentar corrientes parsitas.

Esto es debido a que en ninguno de los dos estados lgicos existe un camino directo entre la
fuente de alimentacin y el terminal de tierra, o lo que es lo mismo, uno de los dos transistores
que forman el inversor CMOS bsico se encuentra en la regin de corte en estado estacionario.

o Gracias a su carcter regenerativo, los circuitos CMOS son robustos frente a ruido o
degradacin de seal debido a la impedancia del metal de interconexin.

o Los circuitos CMOS son sencillos de disear.

o La tecnologa de fabricacin est muy desarrollada, y es posible conseguir densidades


de integracin muy altas a un precio mucho menor que otras tecnologas.

DESVENTAJAS

Circuitos Elctricos I - Lab N1: caractersticas lgicas en TTL Pgina 15


Universidad Nacional Mayor de San Marcos

o Debido al carcter capacitivo de los transistores MOSFET, y al hecho de que estos son
empleados por duplicado en parejas nMOS-pMOS, la velocidad de los circuitos CMOS
es comparativamente menor que la de otras familias lgicas.

o Son vulnerables a latch-up: Consiste en la existencia de un tiristor parsito en la


estructura CMOS que entra en conduccin cuando la salida supera la alimentacin. Esto
se produce con relativa facilidad debido a la componente inductiva de la red de
alimentacin de los circuitos integrados.

o El latch-up produce un camino de baja resistencia a la corriente de alimentacin que


acarrea la destruccin del dispositivo. Generalmente es suficiente con espaciar
contactos de sustrato y pozos de difusin con suficiente regularidad, para asegurarse
de que est slidamente conectado a masa o alimentacin.

o Segn se va reduciendo el tamao de los transistores, las corrientes parsitas empiezan


a ser comparables a las corrientes dinmicas (debidas a la conmutacin de los
dispositivos).

Ventajas y desventajas TTL

o Alimentacin de 5V con un voltaje mnimo de 4.75 y un voltaje mximo de 5.25, por


debajo del voltaje mnimo el componente puede no funcionar correctamente y por
encima del voltaje mximo se puede daar.

o Los niveles lgicos vienen definidos por el rango de tensin comprendida entre 0,2V y
0,8V para el estado L (bajo) y los 2,4V y Vcc para el estado H (alto).

o La velocidad de transmisin entre los estados lgicos es su mejor base, si bien esta
caracterstica le hace aumentar su consumo siendo su mayor enemigo. Motivo por el
cual han aparecido diferentes versiones de TTL como FAST, LS, S, etc y ltimamente
los CMOS: HC, HCT y HCTLS. En algunos casos puede alcanzar poco ms de los 250 MHz

o Las seales de salida TTL se degradan rpidamente si no se transmiten a travs de


circuitos adicionales de transmisin (no pueden viajar ms de 2 m por cable sin graves
prdidas).

Circuitos Elctricos I - Lab N1: caractersticas lgicas en TTL Pgina 16


Universidad Nacional Mayor de San Marcos

2. Muestre y defina en la curva caracterstica de transferencia de voltaje para


una compuerta inversora: VIH, VOL, VIL, VOH.

VOH: Ser la tensin de salida para la que consideramos que cuando se supera, el
estado del dispositivo esta en V(1).

VOL: Cuando la tensin es inferior a ste valor el dispositivo estar en V(0)

VIL: Es la tensin de entrada por debajo de la cual considero que la entrada est en
estado 0.

VIH: Es la tensin de entrada por encima de la cual considero que la entrada est en
estado. Los valores comprendidos entre VIH y VIL y entre VOH y VOL determinan
zonas inciertas de tensin.

Circuitos Elctricos I - Lab N1: caractersticas lgicas en TTL Pgina 17


Universidad Nacional Mayor de San Marcos

3. Definir : velocidad tiempo de propagacin, disipacin de potencia,


inmunidad al ruido, carga del circuito (fan in, fan out)

El tiempo de propagacin en redes de ordenadores, es el tiempo transcurrido desde que la


informacin es transmitida hasta que la informacin llega al receptor. El tiempo de propagacin
depende de la densidad del material del que est hecho el medio de transmisin. Esta densidad
puede cambiar dependiendo de otros factores, incluyendo la temperatura del material.

Disipacin de potencia Debido al tamao relativamente reducido de los transistores y otros


semiconductores de potencia, en general no son capaces de disipar toda la potencia que
producen sin calentarse excesivamente, con el consiguiente riesgo de destruccin. Por este
motivo es necesario acompaarlos de algn elemento que facilite la eliminacin de esa
potencia. Tal es la funcin del disipador (heat sink).

Inmunidad al ruido Tericamente, el ruido de modo comn se acopla por igual a cada conductor
de un par trenzado perfectamente simtrico. Los transceptores de modo diferencial detectan la
diferencia entre las magnitudes pico a pico de ambas seales de un par trenzado mediante una
operacin de sustraccin. En un sistema de cableado perfectamente simtrico, la seal de modo
comn inducida aparecera como dos tensiones iguales que el transceptor simplemente anula
en el proceso de sustraccin, dando como resultado, por lo tanto, una inmunidad perfecta al
ruido.

Carga del circuito (fan in, fan out) el primero hace referencia a la capacidad de una compuerta
de permitir o absorber corriente de otras compuertas y el segundo a su capacidad de entregar
corriente de la compuerta.

4. Dibujar smbolos lgicos alternativos (Norma Standard y Norma IEC) para


cada una de las compuertas lgicas bsicas.

Circuitos Elctricos I - Lab N1: caractersticas lgicas en TTL Pgina 18


Universidad Nacional Mayor de San Marcos

Circuitos Elctricos I - Lab N1: caractersticas lgicas en TTL Pgina 19


Universidad Nacional Mayor de San Marcos

5. Utilizando un CI 7400 implementar tericamente un circuito que produzca:

un inversor
una compuerta OR de dos entradas
una compuerta XOR de dos entradas
una compuerta AND de dos entradas
una compuerta NOR de dos entradas
una compuerta NAND de tres entradas

Un inversor.
Para el inversor usando NAND simple.

A X
0 1
1 0

Circuitos Elctricos I - Lab N1: caractersticas lgicas en TTL Pgina 20


Universidad Nacional Mayor de San Marcos

Una compuerta AND de dos entradas


Un NAND con 2 entradas independientes conectado a la salida a otro NAND.

X Y A F
0 0 1 0
0 1 1 0
1 0 1 0
1 1 0 1

Circuitos Elctricos I - Lab N1: caractersticas lgicas en TTL Pgina 21


Universidad Nacional Mayor de San Marcos

Una compuerta OR de dos entradas


Dos entradas en dos NAND diferentes, conectando las salidas de estos a otro NAND.

X Y A B F
0 0 1 1 0
0 1 1 0 1
1 0 0 1 1
1 1 0 0 1

Circuitos Elctricos I - Lab N1: caractersticas lgicas en TTL Pgina 22


Universidad Nacional Mayor de San Marcos

Una compuerta NOR de dos entradas


El circuito es similar al anterior, slo se conecta un NAND ms seguido al de la salida.

X Y A B C F
0 0 1 1 0 1
0 1 1 0 1 0
1 0 0 1 1 0
1 1 0 0 1 0

Circuitos Elctricos I - Lab N1: caractersticas lgicas en TTL Pgina 23


Universidad Nacional Mayor de San Marcos

Una compuerta XOR de dos entradas


Cada entrada debe alimentar a dos terminales de entrada de dos NAND diferentes, siendo
el central el comn alimentado por las dos entradas el que alimente con su salida a los 2
terminales faltantes de los NAND que han sido alimentados en un terminal con las seales
de entrada. Finalmente estos 2 ltimos alimentan con su salida los 2 terminales de un ltimo
NAND.

X Y A B C F
0 0 1 1 1 0
0 1 1 1 0 1
1 0 1 0 1 1
1 1 0 1 1 0

Circuitos Elctricos I - Lab N1: caractersticas lgicas en TTL Pgina 24


Universidad Nacional Mayor de San Marcos

Una compuerta NAND de tres entradas

Las entradas X y Z se unen a la en el primer NAND para generar una secuencia que facilite
el circuito, luego se invierte esta usando el circuito inversor hecho anteriormente.
Finalmente se conecta la salida del inversor y la entrada Y al ltimo NAND para generar la
salida deseada.

X Y Z A B F
0 0 0 1 0 1
0 0 1 1 0 1
0 1 0 1 0 1
0 1 1 1 0 1
1 0 0 1 0 1
1 0 1 0 1 1
1 1 0 1 0 1
1 1 1 0 1 0

Circuitos Elctricos I - Lab N1: caractersticas lgicas en TTL Pgina 25


Universidad Nacional Mayor de San Marcos

6. Uno de los usos ms comunes de las compuertas est en el control de flujo


de datos de la entrada a la salida. En este modo de operacin se emplea una
entrada como control, mientras que la otra lleva los datos que sern
transferidos a la salida. Si se permite el paso de estos, se dice entonces que
la compuerta est habilitada. Si no se permite el paso de los datos, entonces
la compuerta est inhabilitada.

OR (7432):

Expresin Algebraica: A+B = F


Tabla de verdad

CONTROL DATO

A B F
0 0 0
Habilitada
0 1 1
1 0 1
1 1 1 Inhabilitada

AND (7408)

Expresin Algebraica: A.B = F

Tabla de verdad

CONTROL DATO

A B F
0 0 0
Inhabilitada
0 1 0
1 0 0
Habilitada
1 1 1

Circuitos Elctricos I - Lab N1: caractersticas lgicas en TTL Pgina 26


Universidad Nacional Mayor de San Marcos

NOR:

Expresin Algebraica:

A+B = F

Tabla de verdad

CONTROL DATO

A B F
0 0 1
Inhabilitada
0 1 0
1 0 0 Habilitada
1 1 0

NAND (7400):

Expresin Algebraica:

A.B = F

Tabla de verdad

CONTROL DATO

A B F
0 0 1
0 1 1 Habilitada
1 0 1
1 1 0 Inhabilitada

Circuitos Elctricos I - Lab N1: caractersticas lgicas en TTL Pgina 27


Universidad Nacional Mayor de San Marcos

XOR (7486):

Expresin Algebraica:

AB = F

Tabla de verdad

CONTROL DATO

A B F
0 0 0
Habilitada
0 1 1
1 0 1
1 1 0 Inhabilitada

ENTRADA DE CONDICIN DE LA
COMPUERTA SALIDA
CONTROL COMPUERTA

0 Inhabilitada 0
AND
1 Habilitada datos

0 Inhabilitada 1
NAND
1 Habilitada datos invertidos

0 Habilitada Datos
OR
1 Inhabilitada 1

0 Habilitada Datos invertidos


NOR
1 Inhabilitada 0

Circuitos Elctricos I - Lab N1: caractersticas lgicas en TTL Pgina 28


Universidad Nacional Mayor de San Marcos

7. Cmo se representa un nmero decimal en el sistema de numeracin


binario? Y en el sistema hexadecimal?.

Decimal Binario Hexadecimal Octal BCD Exceso 3 Gray o Reflejado

0 0000 0 0 0000 0011 0000

1 0001 1 1 0001 0100 0001

2 0010 2 2 0010 0101 0011

3 0011 3 3 0011 0110 0010

4 0100 4 4 0100 0111 0110

5 0101 5 5 0101 1000 0111

6 0110 6 6 0110 1001 0101

7 0111 7 7 0111 1010 0100

8 1000 8 10 1000 1011 1100

9 1001 9 11 1001 1100 1101

10 1010 A 12 0001 0000 1111

11 1011 B 13 0001 0001 1110

12 1100 C 14 0001 0010 1010

13 1101 D 15 0001 0011 1011

14 1110 E 16 0001 0100 1001

15 1111 F 17 0001 0101 1000

Circuitos Elctricos I - Lab N1: caractersticas lgicas en TTL Pgina 29


Universidad Nacional Mayor de San Marcos

8. Cmo se representan los nmeros decimales utilizando cdigos binarios?

Se divide el nmero del sistema decimal entre 2, cuyo resultado entero se vuelve a dividir entre 2,
y as sucesivamente hasta que el dividendo sea menor que el divisor, 2. Es decir, cuando el nmero
a dividir sea 1 finaliza la divisin.

A continuacin se ordenan los restos empezando desde el ltimo al primero, simplemente se


colocan en orden inverso a como aparecen en la divisin, se les da la vuelta. ste ser el nmero
binario que buscamos.

Ejemplo

Transformar el nmero decimal 131 en binario

131 dividido entre 2 da 65 y el residuo es igual a 1


65 dividido entre 2 da 32 y el residuo es igual a 1
32 dividido entre 2 da 16 y el residuo es igual a 0
16 dividido entre 2 da 8 y el residuo es igual a 0
8 dividido entre 2 da 4 y el residuo es igual a 0
4 dividido entre 2 da 2 y el residuo es igual a 0
2 dividido entre 2 da 1 y el residuo es igual a 0
1 dividido entre 2 da 0 y el residuo es igual a 1
Ordenamos los residuos, del ltimo al primero: 10000011

Decimal (con decimales) a binario

Para transformar un nmero del sistema decimal al sistema binario:

Se transforma la parte entera a binario. (Si la parte entera es 0 en binario ser 0, si la parte entera
es 1 en binario ser 1, si la parte entera es 5 en binario ser 101 y as sucesivamente).

Se sigue con la parte fraccionaria, multiplicando cada nmero por 2. Si el resultado obtenido es
mayor o igual a 1 se anota como un uno (1) binario. Si es menor que 1 se anota como un 0 binario.
(Por ejemplo, al multiplicar 0.6 por 2 obtenemos como resultado 1.2 lo cual indica que nuestro
resultado es un uno (1) en binario, solo se toma la parte decimal del resultado).

Despus de realizar cada multiplicacin, se colocan los nmeros obtenidos en el orden de su


obtencin.

Circuitos Elctricos I - Lab N1: caractersticas lgicas en TTL Pgina 30


Universidad Nacional Mayor de San Marcos

Algunos nmeros se transforman en dgitos peridicos, por ejemplo: el 0.1.

Ejemplo

0,3125 (decimal) => 0,0101 (binario)

Proceso:

0,3125 2 = 0,625 => 0


0,625 2 = 1,25 => 1
0,25 2 = 0,5 => 0
0,5 2 = 1 => 1
En orden: 0101 -> 0,0101 (binario)

Ejemplo

0,1 (decimal) => 0,0 0011 0011 (binario).

Proceso:

0,1 2 = 0,2 ==> 0


0,2 2 = 0,4 ==> 0
0,4 2 = 0,8 ==> 0
0,8 2 = 1,6 ==> 1
0,6 2 = 1,2 ==> 1
0,2 2 = 0,4 ==> 0 <--se repiten las cuatro cifras, peridicamente
0,4 2 = 0,8 ==> 0 <-
0,8 2 = 1,6 ==> 1 <-
0,6 2 = 1,2 ==> 1 <- ...
En orden: 0 0011 0011 ... => 0,0 0011 0011 ... (binario peridico)

Ejemplo

5,5 (decimal) => 101,1 (binario)

Proceso:

5 => 101
0,5 2 = 1 => 1
En orden: 1 (un slo dgito fraccionario) -> 101,1 (binario)
Ejemplo

Circuitos Elctricos I - Lab N1: caractersticas lgicas en TTL Pgina 31


Universidad Nacional Mayor de San Marcos

6,83 (decimal) => 110,110101000111 (binario).


Proceso:
6 => 110
0,83 2 = 1,66 => 1
0,66 2 = 1,32 => 1
0,32 2 = 0,64 => 0
0,64 2 = 1,28 => 1
0,28 2 = 0,56 => 0
0,56 2 = 1,12 => 1
0,12 2 = 0,24 => 0
0,24 2 = 0,48 => 0
0,48 2 = 0,96 => 0
0,96 2 = 1,92 => 1
0,92 2 = 1,84 => 1
0,84 2 = 1,68 => 1

En orden: 110101000111 (binario)


Parte entera: 110 (binario)
Encadenando parte entera y fraccionaria: 110,110101000111 (binario)

9. Explique la forma de representacin binaria utilizando el complemento a uno


y el complemento a dos. Indique aplicamos de estas formas de
representaciones.

COMPLEMENTO A UNO
El complemento a uno de un nmero binario es una operacin matemtica muy importante en el
campo de la computacin, ya que nos permite obtener la representacin binaria de nmeros
negativos. Se obtiene al cambiar cada uno de los dgitos del nmero binario N por
su complementario, esto es, cambiar los unos por ceros y los ceros por unos.
Por ejemplo:

Nmero binario = (001010110)2 = (86)10

Complemento a uno = (110101001)2 = (86)10


Podemos referirnos al complemento a uno como la funcin complemento a uno 1 , que tambin
se puede definir como el complemento a dos menos una unidad, es decir 1 = 2 1 .

Circuitos Elctricos I - Lab N1: caractersticas lgicas en TTL Pgina 32


Universidad Nacional Mayor de San Marcos

Es trivial a partir de la definicin anterior, que el complemento a dos se puede definir como 1 +
1 = 2 .
Por ejemplo, vamos a calcular el complemento a 1 del nmero (45)10 que, expresado en binario
(101101)2 tiene 6 dgitos:
= 45; = 6; 26 = 64

COMPLEMENTO A DOS

El clculo del complemento a dos es muy sencillo y muy fcil de realizar mediante puertas lgicas,
donde reside su utilidad.

Para comenzar los nmeros positivos se quedarn igual en su representacin binaria. Los nmeros
negativos deberemos invertir el valor de cada una de sus cifras, es decir realizar el complemento a
uno, y sumarle 1 al nmero obtenido. Podemos observar esto en la tabla de ejemplo.

Cabe recordar que debido a la utilizacin de un bit para representar el signo, el rango de valores
ser diferente al de una representacin binaria habitual; el rango de valores decimales para n bits
ser:

VII. CONCLUSIONES Y OBSERVACIONES:

Todo esto se hizo previamente en clase de teora y durante el laboratorio pudimos


comprobar que lo obtenido en prctica concordaba con lo hecho en teora.

Tambin pudimos comprobar que no necesariamente un circuito lgico cumple su funcin


especfica sino que podemos usarlo para armar otros resultados lgicos u otras
compuertas lgicas bsicas como es el caso de que hicimos compuertas OR, NOR, AND,
etc. Hechas de compuertas NAND.

Tambin aprendimos el uso correcto de un CI TTL.

Tambin pudimos aprender que no todos los CI TTL tienen la misma distribucin de pines
en salidas, entradas, fuente y tierra de los CI.

Circuitos Elctricos I - Lab N1: caractersticas lgicas en TTL Pgina 33

Você também pode gostar