Escolar Documentos
Profissional Documentos
Cultura Documentos
INTEGRANTES :
Alumno Cdigo
Guerrero Cueva ,ngel 15190113
Muoz Galindo Arnold Kevin 15190121
Palpa Sanabria Milagros 15190020
Bsicos: Habilitacin/Inhabilitacin
Universidad Nacional Mayor de San Marcos
LABORATORIO N1
II. OBJETIVOS:
III. MATERIALES:
LEDs x 4
R x 4 =120 ohm
Multmetro
Osciloscopio
Generador de pulsos.
V. PROCEDIMIENTO EXPERIMENTAL:
Qu se observa en el LED?
Lo que se observamos en el LED, es que se prende en el nivel lgico 1 y que est comprendido
2.4 5 voltios, y en el nivel lgico 0 se encuentra apagado, se encuentra entre 0 -1.005 voltios.
5 5
ALTO ALTO
2.4
2.3
INTERMEDIO INTERMEDIO
1 1.005
BAJO BAJO
0 0
ENTRADA SALIDA
2. Implementar, con el 74LS04, el circuito mostrado Aplicar un voltaje de entrada Vin = 0v.
Medir el voltaje de salida Vout. Incrementar gradualmente el voltaje de entrada Vin y
observe el voltaje de salida Vout. En el instante que Vout supera el umbral de nivel alto,
mida el voltaje de entrada.
Continuar aumentando Vin hasta que Vout llega hasta el nivel de umbral bajo. Medir el
voltaje Vin correspondiente.
TABLA DE VERDAD.
Obtener experimentalmente la tabla de verdad de cada CI bsico: NOT, OR, AND, NOR, NAND, XOR.
Utilizar diodos Led en serie con una resistencia limitadora de 120 ohm en las entradas y salidas para
verificar el estado lgico de cada seal digital. Comparar con los resultados tericos.
NOT (7404):
A F
Expresin Algebraica: F=
0 1
Tabla de verdad. 1 0
A B F
OR (7432):
0 0 0
Expresin Algebraica: A+B = F
0 1 1
Tabla de verdad 1 0 1
1 1 1
AND (7408): A B F
0 0 0
Expresin Algebraica: A.B = F
0 1 0
Tabla de verdad
1 0 0
1 1 1
NOR (7402): A B F
Expresin Algebraica: 0 0 1
0 1 0
A+B = F
1 0 0
Tabla de verdad
1 1 0
NAND (7400): A B F
0 0 1
Expresin Algebraica:
0 1 1
A.B = F 1 0 1
Tabla de verdad 1 1 0
XOR (7486): A B F
Expresin Algebraica: 0 0 0
0 1 1
AB = F
1 0 1
Tabla de verdad 1 1 0
Para cada compuerta OR, AND, NOR, NAND, XOR verifique la operacin de
habilitacin/inhabilitacin. Conecte a una de las entradas de datos de la compuerta una seal de
pulsos de 1 Hz. En la otra entrada (entrada de control) ponga un 1 un 0 para habilitar o
inhabilitar la compuerta. Observe con un instrumento de medida (Multmetro osciloscopio) la
relacin entre la entrada y la salida.
HABILITAR
a) AND
A B X
0 1 0
1 1 1
b) NAND
A B X
0 1 1
1 1 0
c) OR
A B X
0 0 0
1 0 1
d) NOR
A B X
0 0 1
1 0 0
DESHABLITAR
a) AND
A B X
0 0 0
1 0 0
b) NAND
A B X
0 0 1
1 0 1
c) OR
A B X
0 1 1
1 1 1
d) NOR
A B X
0 1 0
1 1 0
La familia lgica tiene una serie de ventajas que la hacen superior a otras en la fabricacin de
circuitos integrados digitales:
VENTAJAS
Esto es debido a que en ninguno de los dos estados lgicos existe un camino directo entre la
fuente de alimentacin y el terminal de tierra, o lo que es lo mismo, uno de los dos transistores
que forman el inversor CMOS bsico se encuentra en la regin de corte en estado estacionario.
o Gracias a su carcter regenerativo, los circuitos CMOS son robustos frente a ruido o
degradacin de seal debido a la impedancia del metal de interconexin.
DESVENTAJAS
o Debido al carcter capacitivo de los transistores MOSFET, y al hecho de que estos son
empleados por duplicado en parejas nMOS-pMOS, la velocidad de los circuitos CMOS
es comparativamente menor que la de otras familias lgicas.
o Los niveles lgicos vienen definidos por el rango de tensin comprendida entre 0,2V y
0,8V para el estado L (bajo) y los 2,4V y Vcc para el estado H (alto).
o La velocidad de transmisin entre los estados lgicos es su mejor base, si bien esta
caracterstica le hace aumentar su consumo siendo su mayor enemigo. Motivo por el
cual han aparecido diferentes versiones de TTL como FAST, LS, S, etc y ltimamente
los CMOS: HC, HCT y HCTLS. En algunos casos puede alcanzar poco ms de los 250 MHz
VOH: Ser la tensin de salida para la que consideramos que cuando se supera, el
estado del dispositivo esta en V(1).
VIL: Es la tensin de entrada por debajo de la cual considero que la entrada est en
estado 0.
VIH: Es la tensin de entrada por encima de la cual considero que la entrada est en
estado. Los valores comprendidos entre VIH y VIL y entre VOH y VOL determinan
zonas inciertas de tensin.
Inmunidad al ruido Tericamente, el ruido de modo comn se acopla por igual a cada conductor
de un par trenzado perfectamente simtrico. Los transceptores de modo diferencial detectan la
diferencia entre las magnitudes pico a pico de ambas seales de un par trenzado mediante una
operacin de sustraccin. En un sistema de cableado perfectamente simtrico, la seal de modo
comn inducida aparecera como dos tensiones iguales que el transceptor simplemente anula
en el proceso de sustraccin, dando como resultado, por lo tanto, una inmunidad perfecta al
ruido.
Carga del circuito (fan in, fan out) el primero hace referencia a la capacidad de una compuerta
de permitir o absorber corriente de otras compuertas y el segundo a su capacidad de entregar
corriente de la compuerta.
un inversor
una compuerta OR de dos entradas
una compuerta XOR de dos entradas
una compuerta AND de dos entradas
una compuerta NOR de dos entradas
una compuerta NAND de tres entradas
Un inversor.
Para el inversor usando NAND simple.
A X
0 1
1 0
X Y A F
0 0 1 0
0 1 1 0
1 0 1 0
1 1 0 1
X Y A B F
0 0 1 1 0
0 1 1 0 1
1 0 0 1 1
1 1 0 0 1
X Y A B C F
0 0 1 1 0 1
0 1 1 0 1 0
1 0 0 1 1 0
1 1 0 0 1 0
X Y A B C F
0 0 1 1 1 0
0 1 1 1 0 1
1 0 1 0 1 1
1 1 0 1 1 0
Las entradas X y Z se unen a la en el primer NAND para generar una secuencia que facilite
el circuito, luego se invierte esta usando el circuito inversor hecho anteriormente.
Finalmente se conecta la salida del inversor y la entrada Y al ltimo NAND para generar la
salida deseada.
X Y Z A B F
0 0 0 1 0 1
0 0 1 1 0 1
0 1 0 1 0 1
0 1 1 1 0 1
1 0 0 1 0 1
1 0 1 0 1 1
1 1 0 1 0 1
1 1 1 0 1 0
OR (7432):
CONTROL DATO
A B F
0 0 0
Habilitada
0 1 1
1 0 1
1 1 1 Inhabilitada
AND (7408)
Tabla de verdad
CONTROL DATO
A B F
0 0 0
Inhabilitada
0 1 0
1 0 0
Habilitada
1 1 1
NOR:
Expresin Algebraica:
A+B = F
Tabla de verdad
CONTROL DATO
A B F
0 0 1
Inhabilitada
0 1 0
1 0 0 Habilitada
1 1 0
NAND (7400):
Expresin Algebraica:
A.B = F
Tabla de verdad
CONTROL DATO
A B F
0 0 1
0 1 1 Habilitada
1 0 1
1 1 0 Inhabilitada
XOR (7486):
Expresin Algebraica:
AB = F
Tabla de verdad
CONTROL DATO
A B F
0 0 0
Habilitada
0 1 1
1 0 1
1 1 0 Inhabilitada
ENTRADA DE CONDICIN DE LA
COMPUERTA SALIDA
CONTROL COMPUERTA
0 Inhabilitada 0
AND
1 Habilitada datos
0 Inhabilitada 1
NAND
1 Habilitada datos invertidos
0 Habilitada Datos
OR
1 Inhabilitada 1
Se divide el nmero del sistema decimal entre 2, cuyo resultado entero se vuelve a dividir entre 2,
y as sucesivamente hasta que el dividendo sea menor que el divisor, 2. Es decir, cuando el nmero
a dividir sea 1 finaliza la divisin.
Ejemplo
Se transforma la parte entera a binario. (Si la parte entera es 0 en binario ser 0, si la parte entera
es 1 en binario ser 1, si la parte entera es 5 en binario ser 101 y as sucesivamente).
Se sigue con la parte fraccionaria, multiplicando cada nmero por 2. Si el resultado obtenido es
mayor o igual a 1 se anota como un uno (1) binario. Si es menor que 1 se anota como un 0 binario.
(Por ejemplo, al multiplicar 0.6 por 2 obtenemos como resultado 1.2 lo cual indica que nuestro
resultado es un uno (1) en binario, solo se toma la parte decimal del resultado).
Ejemplo
Proceso:
Ejemplo
Proceso:
Ejemplo
Proceso:
5 => 101
0,5 2 = 1 => 1
En orden: 1 (un slo dgito fraccionario) -> 101,1 (binario)
Ejemplo
COMPLEMENTO A UNO
El complemento a uno de un nmero binario es una operacin matemtica muy importante en el
campo de la computacin, ya que nos permite obtener la representacin binaria de nmeros
negativos. Se obtiene al cambiar cada uno de los dgitos del nmero binario N por
su complementario, esto es, cambiar los unos por ceros y los ceros por unos.
Por ejemplo:
Es trivial a partir de la definicin anterior, que el complemento a dos se puede definir como 1 +
1 = 2 .
Por ejemplo, vamos a calcular el complemento a 1 del nmero (45)10 que, expresado en binario
(101101)2 tiene 6 dgitos:
= 45; = 6; 26 = 64
COMPLEMENTO A DOS
El clculo del complemento a dos es muy sencillo y muy fcil de realizar mediante puertas lgicas,
donde reside su utilidad.
Para comenzar los nmeros positivos se quedarn igual en su representacin binaria. Los nmeros
negativos deberemos invertir el valor de cada una de sus cifras, es decir realizar el complemento a
uno, y sumarle 1 al nmero obtenido. Podemos observar esto en la tabla de ejemplo.
Cabe recordar que debido a la utilizacin de un bit para representar el signo, el rango de valores
ser diferente al de una representacin binaria habitual; el rango de valores decimales para n bits
ser:
Tambin pudimos aprender que no todos los CI TTL tienen la misma distribucin de pines
en salidas, entradas, fuente y tierra de los CI.