Escolar Documentos
Profissional Documentos
Cultura Documentos
El temporizador elctrico es uno de los ms exactos, se basa en un motor sincrnico, que tiene una caja reductora
apropiada, la cual mueve un juego de levas que son los que dan el tiempo de acuerdo a la caja reductora
seleccionada.
A partir de una seal de inicio adecuado (ej. interruptor), se genera una seal que crece montonamente en el
tiempo, la cual al cabo de un cierto tiempo llega a igualar a una magnitud de referencia (a travs de un
comparador), haciendo cambiar de estado a ese comparador. Luego esa seal es amplificada y comanda al
elemento a gobernar.
EL TEMPORIZADOR 555
El comparador de voltaje. - Es un circuito integrado que posee 2 entradas analgicas y una salida digital.
La salida permanece en nivel alto cuando el voltaje en la entrada no inversora es superior al voltaje de la entrada
inversora.
La salida cambia a un nivel bajo si el voltaje en la entrada no inversora est por debajo del voltaje de la entrada
inversora.
Flip Flop RS. - Es un circuito digital con memoria. Tiene 2 entradas de control y 2 salidas. Las salidas tienen niveles
lgicos complementarios entre s.
El C.I. 555.- El circuito integrado 555 contiene ms de 20 transistores, 15 resistores y 2 diodos, dependiendo del
fabricante.
Con pocos elementos de apoyo puede funcionar como temporizador (monoestable) o como oscilador (astable).
Pata 2.- Entrada de disparo o gate. En las aplicaciones como temporizador, esta pata es mantenida normalmente
en alto, constituyendo la seal de disparo un breve pulso bajo.
Pata 6.- Sensor de nivel de voltaje. Determina la temporizacin al ser el sensor de voltaje del capacitor externo.
Pata 7.- Pin de descarga del capacitor externo. Terminado el perodo de temporizacin, esta pin a travs del
transistor, cortocircuita el capacitor externo descargndolo a la lnea de tierra.
Funcionamiento. - Supongamos que la salida del Flip Flop RS sea Q=1, entonces el transistor est saturado y C
est descargado (Uc=0), lo cual significa que S=0, adems Ud=1 y R=0, por lo tanto, Q se mantiene en 1.
Si en la entrada de disparo reducimos el voltaje Ud ligeramente inferior a 1/3 Ucc, R=1 y S=0, por lo tanto Q=0
y el transistor entra en corte, el capacitor se va cargando y llegado el momento en que Uc es ligeramente superior
a 2/3 Ucc, S=1 y R=0; por lo que Q=1 y el transistor esta nuevamente saturado.
TON Tr 1,1RC( s)
Supongamos que la salida del Flip Flop RS es Q=0, entonces el transistor est en corte, C se carga a travs de
(Ra+Rb) y a medida que se va cargando Uc llega a 2/3 Ucc y al superar ese valor: S=1 y R=0 por lo que Q=1 y el
transistor se satura haciendo que el capacitor se descargue a travs de Rb; y cuando Uc baja del valor 1/3 Ucc,
S=0 y R=1, repitindose el ciclo.
1, 443
f
( Ra 2Rb )C
T 0,693 Ra Rb C( s)
El tiempo que permanece la seal en nivel alto (t1) y el tiempo que permanece en nivel bajo (t2) se muestran a
continuacin:
t1 1,1 Ra Rb )C( s)
t2 0,693Rb C( s)
El ciclo de operacin de una forma de onda es definido como la razn entre el tiempo en nivel alto (t1) y el tiempo
del ciclo completo (T):
t1
D
T
R Rb
D a
Ra 2Rb
Si Hacemos Rb mucho mayor que Ra, obtendremos una onda cuadrada simtrica con un ciclo de operacin de
aproximadamente 50%