Você está na página 1de 44

ACTIVIDADES COMPLEMENTARIAS

Unidad 1. Circuitos secuenciales bsicos

Una vez finalizadas las dos actividades complementarias de esta unidad, comprima el
archivo en formato zip o rar, dando clic derecho al archivo, Enviar a, Carpeta
comprimida. Luego envelas a su facilitador a travs del medio utilizado para tal fin en
el curso.
Actividad complementaria 1
Llenar las siguientes tablas correspondientes al funcionamiento de cada uno de los
siguientes circuitos secuenciales. Tenga en cuenta los simuladores que se encuentran
en los contenidos de la unidad 1, all encontrar la manera de realizar la verificacin
de circuito combinacional, tabla de verdad y diagrama de tiempos de cada circuito
secuencial.

Funcionamiento de latch SR con entrada activa en nivel alto


Circuito Ubica las entradas R y S y las salidas Q y Q (escribiendo en las
combinacional casillas en blanco) en el siguiente diagrama.
R

Q
S
-
Tabla de verdad Llena la tabla de la verdad de acuerdo al comportamiento de las
entradas
Entradas salidas Comentario de funcionamiento
S R Q Q
0 0 0 0 Mantiene estado anterior
0 1 1 0 Se activa la salida
1 0 0 1 Se desactiva la salida
1 1 X X Estado no permitido
Diagrama de Raye el cronograma de acuerdo al comportamiento de la tabla de
tiempos verdad. Ejemplo de cmo llenar la cuadricula del diagrama de
tiempos
S 0 0 1 1
R 0 1 0 1
Q 0 1 X
Q 1 X
Funcionamiento de latch SR con entrada activa en nivel Bajo
Circuito Ubica las entradas R y S y las salidas Q y Q (escribiendo en las
combinacional casillas en blanco) en el siguiente diagrama.
S Q

R Q
Tabla de verdad Llena la tabla de la verdad de acuerdo al comportamiento de las
entradas
Entradas salidas Comentario de funcionamiento
S R Q Q
0 0 N N No cambia estado anterior
0 1 0 1 Se Pone en reset
1 0 1 0 Se pone en set
1 1 x X Estado no posible
Diagrama de Raye el cronograma de acuerdo al comportamiento de la tabla
tiempos de verdad. Ejemplo de cmo llenar la cuadricula del diagrama
de tiempos
S
R
Q
Q

Funcionamiento de latch SR con entrada activa de validacin


Circuito Ubica las entradas E, R y S y las salidas Q y Q (escribiendo en las
combinacional casillas en blanco) en el siguiente diagrama.
Tabla de verdad Llena la tabla de la verdad de acuerdo al comportamiento de las
entradas
Entradas salidas Comentario de funcionamiento
E S R Q Q
1 0 0
1 0 1
1 1 0
0 1 1
Diagrama de Raye el cronograma de acuerdo al comportamiento de la tabla
tiempos de verdad. Ejemplo de cmo llenar la cuadricula del diagrama
de tiempos
E
S
R
Q
Q
Actividad complementaria 2
Llenar las siguientes tablas correspondientes al funcionamiento de cada uno de los
siguientes circuitos secuenciales. Tenga en cuenta los simuladores que se
encuentran en los contenidos de la unidad 1, all encontrar la manera de realizar la
verificacin de circuito combinacional, tabla de verdad y diagrama de tiempos de
cada circuito secuencial.
Funcionamiento de latch D
Circuito Ubica las entradas E y D y las salidas Q y Q (escribiendo en las
combinacional casillas en blanco) en el siguiente diagrama.
Tabla de verdad Llena la tabla de la verdad de acuerdo al comportamiento de las
entradas
Entradas salidas Comentario de funcionamiento
E D Q Q
1 0
1 1
0 X
Diagrama de Raye el cronograma de acuerdo al comportamiento de la tabla
tiempos de verdad. Ejemplo de cmo llenar la cuadricula del diagrama
de tiempos
E
D
Q
Q
Funcionamiento de Flip-Flop SR
Circuito Ubica las entradas CLK, S y R y las salidas Q y Q (escribiendo en
combinacional las casillas en blanco) en el siguiente diagrama.
Tabla de verdad Llena la tabla de la verdad de acuerdo al comportamiento de las
entradas
Entradas salidas Comentario de funcionamiento
S R CLK Q Q
0 0 X
0 1
1 0
1 1
Diagram de tiempos
Raye el cronograma de acuerdo al comportamiento de la tabla
de verdad. Ejemplo de cmo llenar la cuadricula del diagrama
de tiempos
CLK
S
R

Q
Funcionamiento de Flip-Flop Jk
Circuito Ubica las entradas CLK, J y K y las salidas Q y Q (escribiendo en
combinacional las casillas en blanco) en el siguiente diagrama.
Tabla de verdad Llena la tabla de la verdad de acuerdo al comportamiento de las
entradas
Entradas salidas Comentario de funcionamiento
J K CLK Q Q
0 0
0 1
1 0
1 1
Diagrama de Raye el cronograma de acuerdo al comportamiento de la tabla
tiempos de verdad. Ejemplo de cmo llenar la cuadricula del diagrama
de tiempos
CLK
J
K
Q
Q
Actividad complementaria 3
Realice una lista de aplicaciones donde estn implcitos los flip-flop tipo D, T y
maestro-esclavo.

Aplicaciones de Flip-Flop

Flip-Flop Aplicaciones
Tipo D El trmino "D", significa dato; este "flip-flop" almacena el valor que est
en la lnea de datos. Se puede considerar como una celda bsica de
memoria.Transferencia de datos en forma paralela.

Tipo T El flip-flop T o "toggle" (conmutacin) cambia la salida con cada borde


de pulso de clock, dando una salida que tiene la mitad de la frecuencia
de la seal de entrada en T. Es de utilidad en la construccin de
contadores binarios, divisores de frecuencia, y dispositivos de sumas
binarias en general.

Maestro-esclavo En muchos sistemas digitales es necesario sincronizar el funcionamiento


de un gran nmero de circuitos con una sola seal de reloj.