Você está na página 1de 19

PONTIFCIA UNIVERSIDADE CATLICA DE MINAS GERAIS

INSTITUTO POLITCNICO IPUC MG

Alfredo Augusto de Faria


lvaro Gonalves da Silva

1 TRABALHO DE LABORATRIO DE ELETRONICA II


Projeto de oscilador monoestvel utilizando a estrutura interna do CI 555

Belo Horizonte
2017
2

Alfredo Augusto de Faria


lvaro Gonalves da Silva

1 TRABALHO DE LABORATRIO DE ELETRONICA II


Projeto de oscilador monoestvel utilizando a estrutura interna do CI 555

Trabalho apresentado disciplina Laboratrio de


Eletrnica II, do Instituto Politcnico - IPUCMG -
da Pontifcia Universidade de Minas Gerais.

Professor Paulo Cunha

rea de concentrao: Eletrnica

Belo Horizonte
2017
3

LISTA DE FIGURAS

Figura 1-1 Circuito a ser simulado ............................................................................................. 6


Figura 3-1 Projeto do circuito..................................................................................................... 8
Figura 3-2 Regulador de tenso .................................................................................................. 9
Figura 3-3 Multivibrador monoestvel ..................................................................................... 10
Figura 3-4 Simulao do circuito ............................................................................................. 13
Figura 3-5 Circuito montado em placa ..................................................................................... 15
Figura 3-6 Circuito em teste ..................................................................................................... 16
Figura 3-7 Pulso de sada do circuito ....................................................................................... 16
Figura 3-8 Tenso de sada do circuito e curva de carga do capacitor ..................................... 17
4

LISTA DE TABELAS

Tabela 3-1 Tabela de estados do flip-flop ................................................................................ 11


Tabela 3-2 Lista de componentes ............................................................................................. 14
5

SUMRIO

1. Introduo .............................................................................................................................. 6

2. Metodologia ........................................................................................................................... 7
2.1. Consideraes inicias ........................................................................................................ 7
2.2. Anlise da Proposta ........................................................................................................... 7

3. Desenvolvimento ................................................................................................................... 8
3.1. Apresentao do projeto .................................................................................................... 8
3.2. Regulador de tenso .......................................................................................................... 9
3.3. Multivibrador monoestvel ............................................................................................... 9
3.4. Trigger ............................................................................................................................. 13
3.5. Simulao ........................................................................................................................ 13
3.6. Lista de materiais ............................................................................................................ 13
3.7. Montagem do circuito ..................................................................................................... 14
3.8. Testes............................................................................................................................... 15

4. Concluso............................................................................................................................. 17

REFERENCIAS ................................................................................................................ 18
ANEXOS ........................................................................................................................... 19
6

1. INTRODUO

A proposta do trabalho simular, montar e elaborar testes funcionais de um oscilador


monoestvel utilizando a estrutura interna de um circuito integrado 555 de acordo com a Figura
1-1
Figura 1-1 Circuito a ser simulado

Fonte: o professor, da proposta do 1 trabalho de simulao do laboratrio de eletrnica

Operando no modo monoesvel, o circuito 555 funciona como um disparador, o qual,


ao receber um sinal adequado na entrada de disparo gera um pulso de durao definida, ao final
da qual a sada do sistema volta a ser zero, aguardando um novo pulso de entrada. Conforme
definido durante a aula de laboratrio de eletrnica 2, o tempo de durao do pulso do projeto
do grupo de 20 segundos.
O projeto possui como objetivo simular o funcionamento de um circuito integrado 555
e aplicao dos conceitos estudados na disciplina de eletrnica 2, bem como abordados durante
as prticas do laboratrio da disciplina.
7

2. METODOLOGIA

2.1. Consideraes inicias

Para simulao do circuito foi utilizado o software Circuit Wizard. O circuito fui
projetado para ter seu funcionamento conforme as especificaes do projeto, considerando uma
tenso de alimentao de 5V. Aps a simulao, o circuito foi impresso e montado em uma
placa, o qual foi testado em laboratrio, conforme rotina de testes determinada previamente
neste relatrio.
A equipe optou por realizar a montagem do circuito impresso montagem em
protoboard, visando evitar falhas de conexo do circuito.

2.2. Anlise da Proposta

1. Comentar teoricamente o princpio do circuito projetado, com apresentao dos


componentes utilizados e explicao sobre os valores de tenso e formas de
ondas nos principais pontos.
2. Detalhamento dos clculos dos componentes.
3. Apresentao do diagrama eltrico do circuito projetado, apresentando todos os
componentes e a nomenclatura, conforme adotada na disciplina terica.
4. Lista de materiais de todos os componentes adquiridos, constando quantidade,
nome comercial, valor comercial e o custo de cada um.
5. Registros fotogrficos do circuito montado e dos testes.
6. Concluso tcnico sobre o desempenho do circuito e anlise de possveis
diferenas no funcionamento prtico e terico.
7. Anexos com os datasheets dos principais componentes, destacando os
parmetros utilizados.
8

3. DESENVOLVIMENTO

3.1. Apresentao do projeto

A Figura 3-1 abaixo apresenta o circuito projetado, o qual ser abordado detalhadamente
a seguir.
Figura 3-1 Projeto do circuito

Fonte: os autores
9

3.2. Regulador de tenso

Para evitar a queima de componentes do circuito projetado durante a simulao ou


utilizao do circuito foi includo no projeto um regulador de tenso, utilizando um circuito
integrado 7805. Desta forma, a tenso de operao do circuito fica garantida como sendo 5V,
conforme projetado. A figura Figura 3-2 apresenta o regulador de tenso

Figura 3-2 Regulador de tenso

Fonte: os autores

Durante os testes no laboratrio, a bateria B1 de 5V, apresentada acima, fui substituda


por uma fonte de tenso de 5V.

3.3. Multivibrador monoestvel

A Figura 3-3 apresenta a parte do circuito projetado correspondente ao Multivibrador


monoestvel. Conforme proposta do projeto, apresentado na Figura 1-1, o valor de R4 100.
O valor de R1, R2 e R3 foi escolhido de tal forma que:
1 = 2 = 3 = 4,7
(1)
Logo, a queda de tenso nos terminais de cada resistor ser:
5
= = = 1,66
3 3
(2)
Na Figura 3-3 foram acrescentados os Test Point VT1, VT2, VT3 e VT4, que
correspondem, respectivamente, a entrada no inversora de IC1, a entrada inversora de IC1, a
entrada no inversora de IC2 e a entrada inversora de IC2, sendo IC1 e IC2 amplificadores
operacionais. No Circuit Maker os Test Point possuem apenas a finalidade de apresentar a
10

tenso em pontos especficos durante a simulao, no interferindo no circuito implementado.


Doravante, estes pontos sero utilizados como referncias para os clculos.

Figura 3-3 Multivibrador monoestvel

Fonte: os autores

Conforme valores de resistores anteriormente apresentados, temos que:



3 = = 1,66 2 = 2 = 3,33
3 3
(3)

Como ambos os amplificadores no possuem realimentao, a tenso de sada deles


sero apenas 5V ou 0V, conforme tenso aplicada na entrada. Como VT4 est ligada ao trigger,
a tenso de sada de IC2 ser 0V quando o sinal de 5V estiver aplicado em VT4, o que ocorrer
11

quando o boto SW1, apresentado na Figura 3-1, no estiver pressionado. Ao ser pressionado,
a tenso de VT4 passar a ser 0V, o que far com que a sada de IC2 comute para 5V.
O Flip-Flop do projeto, implementado utilizando as portas NOR, implementado no
circuito com os circuitos IC3 e IC4. Considerando como 0 binrio a tenso de 0V a Vcc como
o 1 binrio e 1, 2, 3 e 4 sendo, respectivamente, as tenso de sada de IC1, IC2, IC3
e IC4 temos a seguinte tabela de estados

Tabela 3-1 Tabela de estados do flip-flop


R ( ) S ( ) Q ( ) Q ( )
0 1 1 0
0 0 1 0 Aps S=1 e R=0
1 0 0 1
0 0 0 1 Aps S=0 e R=1
1 1 0 0
Fonte: Elaborado pelos autores com dados extrados de MANO, Moris M. (2001)

Pela tabela, quando pressionado o boto SW1, conforme dito anteriormente, a tenso
2 comutar para 5V (1 binrio), fazendo com que o sinal Q assuma o estado 1. Aps esta
mudana de estado, a sada de Q continuar sendo o 1 at que seja aplicado na entrada R (1),
correspondente ao Reset, um sinal correspondente a 1 binrio, o que far com que Q comute
para 0.
Enquanto Q = 1 binrio, temos que Q = 0, fazendo com que a tenso na base de Q1 seja
nula, logo o transistor no ir conduzir. Como Q1 no conduz, o capacitor C1 ir iniciar o
carregamento at atingir a tenso na qual VT1 > VT2, o que far com que o sinal de sada do
amplificador IC1 comute para Vcc, o que faz, conforme a Tabela 3-1, o sinal de Q comute para
0 e que Q1 comute para 1, o que faz com que Q1 conduza novamente descarregando o capacitor
C1.
Desta forma, o tempo de durao do pulso de sada determinado pelo tempo de carga
do capacitor C1, pois assim que este carregado a uma tenso superior a VT2 o sinal de Resset
do flip-flop ser acionado e o sinal de sada de IC3 ser interrompido.
Para o projeto, foi definido que o valor do capacitor C1 de 470 F. Considerando que
= 1 + 5 e que o capacitor estar inicialmente descarregado, temos que a tenso VT1
na sada do capacitor ser dada por:
12




1 = (1 )

(4)
Para que o sinal de sada de IC1 comute para Vcc VT1 ter que ser maior que VT2 e,
conforme especificao do projeto, o tempo de carregamento do capacitor dever ser de 20s.
Sabendo que VT2 igual a 2/3 de Vcc, temos:



2 = (1 )

(5)

2

1 =

(6)
2
3 1 =


(7)

1

=
3
(11)
1

ln(3) =

(12)
1
( ) =
3
(13)

=
1
(3)

(14)
20
=
1
470 106 (3)

(15)
= 38,73
(16)
13

A resistncia de no projeto foi implementado utilizando o trimpot de 50 k em srie


com um resitor R5 de 1k. O resistor possui a funo de evitar que o valor de fosse 0,
caso o trimpot seja ajustado para tal valor. O trimpot possibilitar, no projeto, que a resistncia
seja ajustada para o valor desejado para que a carga do capacitor ocorra dentro dos 20 segundos,
conforme planejado.

3.4. Trigger

O trigger do circuito foi implementado no projeto utilizando um boto normalmente


aberto em srie com um resistor (R5) de 10k. Quando o boto pressionado a tenso na
entrada inversora de IC2 ser aterrada. Quando aberta, como a corrente na entrada do
amplificador desprezvel, a queda de tenso no resistor ser prxima de zero, fazendo com
que a tenso aplicada na entrada inversora seja muito prxima de Vcc.

3.5. Simulao

A Figura 3-4 mostra a tenso de sada do circuito em funo do tempo (curva vermelha).
Conforme projetado, aps acionado a chave, a sada do circuito comuta para +5V
(correspondente ao 1 binrio). O capacitor (curva azul) ento carregado at atingir a tenso
da entrada inversora de IC1 (curva verde), cujo valor de 3,32V, fazendo com que o sinal de
sada comute para 0V e com que o capacitor descarregue.

Figura 3-4 Simulao do circuito

Fonte: Os autores

3.6. Lista de materiais

Para montagem do circuito impresso foram utilizados os seguintes materiais:


14

Tabela 3-2 Lista de componentes


Componente Quantidade Custo unitrio Custo total
Capacitor de 0,33nF 1 R$ 0,05 R$ 0,05
Capacitor de 0,1nF 1 R$ 0,05 R$ 0,05
Resistor de 100 1 R$ 0,04 R$ 0,04
Resistor de 10 k (5%) 1 R$ 0,04 R$ 0,04
Resistor de 1 k (5%) 1 R$ 0,05 R$ 0,05
Resistor de 4,7 k (5%) 3 R$ 0,05 R$ 0,15
Capacitor eletroltico 470 F x 100V 1 R$ 4,24 R$ 4,24
Trimpot 50 k 1 R$ 1,01 R$ 1,01
BC337 (transistor) 1 R$ 2,50 R$ 2,50
LM393 (amplificador) 1 R$ 0,80 R$ 0,80
7402 1 R$ 2,50 R$ 2,50
LM7805 1 R$ 0,67 R$ 0,67
Chave Tactio 12x12x12 1 R$ 0,44 R$ 0,44
Resistor 330 1 R$ 0,04 R$ 0,04
Led Vermelho difuso 1 R$ 0,13 R$ 0,13
Borne banana preto 2 R$ 1,50 R$ 3,00
Borne banana vermelho 2 R$ 1,50 R$ 3,00
Total R$ 18,71
Fonte: Os autores

3.7. Montagem do circuito

O circuito projetado foi montado em uma placa de circuito impresso, conforme


apresentado na figura abaixo. Para fins de melhor verificao de funcionamento do circuito, um
led vermelho foi adicionado em srie com um resistor de 330 na sada do circuito, ficando
este aceso quando a sada do flip-flop corresponder a 1 bit.
15

Figura 3-5 Circuito montado em placa

Fonte: Os autores

3.8. Testes

Para verificao do funcionamento do circuito foi adotado o seguinte procedimento de


testes:
Alimentao do circuito com uma fonte de tenso contnua de 5V;
Medio da tenso de sada do circuito com o osciloscpio e da tenso do
capacitor;
Ajuste do trimpot para a resistncia correta, para um pulso de 20 segundos;

A figura abaixo apresenta o circuito em teste no Laboratrio de Eletrnica II, da PUC
Minas, no qual medido apenas a tenso de sada do circuito:
16

Figura 3-6 Circuito em teste

Fonte: Os autores

O resultado do teste apresentado na figura abaixo:

Figura 3-7 Pulso de sada do circuito

Fonte: Os autores
17

Medindo a tenso de sada juntamente com a variao da tenso do capacitor foi obtido
a forma de onda abaixo:

Figura 3-8 Tenso de sada do circuito e curva de carga do capacitor

Fonte: Os autores

4. CONCLUSO

Os resultados obtidos durante a simulao comprovaram o funcionamento do circuito.


Foi verificado que a tenso do pulso de sada um pouco maior do que 5V, o que devido ao
tipo da porta utilizada, que na simulao foi considerado como uma porta NOR ideal e a
instalao do diodo com resistor na sada, contribuindo com a alterao do valor do sinal de
sada. Todavia, como o objetivo era a obteno de um sinal correspondendo ao 1 binrio, o
sistema teve seu funcionamento dentro do esperado.
18

REFERENCIAS

NILSON, Janes W.; RIEDEL, Susan A. Circuitos Eltricos. 6. ed. Rio de Janeiro: LTC,
2003
MANO, M. Morris. Digital Design. 3.ed. United States of America: Prentice Hall, 2001.
SEDRA, Adel S; SMITH, Kenneth C. Microeletrnica. 5.ed. So Paulo: Prentice Hall, 2007.
19

ANEXOS

Você também pode gostar