Você está na página 1de 26

1.

El espacio de almacenamiento temporal que el procesador utiliza para


guardar informacin de trabajo y poder hacer uso de ella con gran rapidez
sin necesidad de pasar por el bus de datos o acceder la memoria RAM se
llama:
a) Memoria ROM.
b) BIOS.
c) Memoria cach.
d) Memoria flash.

2. Sobre la memoria cach:


a) Suele estar integrada en el procesador.
b) Es otra manera de llamar a la memoria BIOS.
c) Est integrada en la memoria ROM.
d) Tiene una capacidad superior a la memoria RAM, a la que a menudo
sustituye.

3. Qu entendemos por memoria Cach?

a) Es una escala o sistema por el cual se mide la calidad de un


microprocesador
b) Es una memoria muy rpida que se emplea para almacenar una copia de
los datos que con ms probabilidad requerir a continuacin el
microprocesador.
c) Es una de las memorias ms lentas que tiene el ordenad.
d)No existe tal memoria.

4. En los niveles de una Memoria Cach cul es la ms rpida?


a) L1
b) L2
c) L3
d)Ninguna todas son igual de rpidas.

5. Qu tipo de Memoria RAM es la memoria cach?


a) SRAM
b) DRAM
c) EEPROM
d) Ninguna.

6. Entre componentes se encuentra la memoria cach?


a) entre el ALU y los registros
b) entre los perifricos
c) entre el procesador y la RAM
d) esta aparte del computador.

7. Tipos de Memoria Cache segn el


1 modo de traduccin.
a) De correspondencia directa, asociacin directa, asociacin por conjuntos y
correspondencia vectorizada.
b) L1, L2 y L3.
c) Datos e Instrucciones.
d) no existe segn ese modo.

8. Qu es Cach Miss?
a) Cuando el procesador encuentra en la cache la informacin que
necesitaba.
b) Cuando el procesador no encuentra en la cache la informacin que
necesitaba.
c) Son fallas de la Cach.
d) No existe tal Cach.

9. Qu es Cach Hit?
a) Cuando el procesador encuentra en la cache la informacin que
necesitaba.
b) Cuando el procesador no encuentra en la cache la informacin que
necesitaba.
c) Son fallas de la Cach.
d) No existe tal Cach.

10. La memoria cach nos indica la velocidad con la que el microprocesador


realiza una tarea.
a) True
b) False

Respuesta: b

11. En la memoria cach del computador:


a) El tiempo de acceso es menor que en los registros de la CPU.
b) El tiempo de acceso es mayor que en los registros de la CPU.
c) El tiempo de acceso es igual que en los registros de la CPU.
d) Ninguna de las anteriores

2
MEMORIA VIRTUAL

1. Tipos de Memoria Virtual


a) Paginada, Segmentada, Segmentos-paginados
b) L1, L2, L3
c) RAM Y ROM
d) Ninguna.

2. Qu es una memoria Virtual?


a) Es como el disco duro.
b) Crea la ilusin de tener una mayor memoria fsica.
c) Son la RAM Y ROM.
d) Ninguna.

3. Qu significa MMU?
a) Mejoras Mas Usadas.
b) Modos Muestras Unificadas.
c) Memory Management Unit.
d) No significa nada.

4. Indique una funcin del MMU


a) Realiza cambios de hora y fecha en el computador.
b) Realiza operaciones Aritmticas y Lgicas
c) Traducir las direcciones virtuales a reales.
d) No realiza nada importante.

5. Qu es el espacio de direcciones virtuales.


a) Es una copia de seguridad.
b) Es un espacio en el disco duro.
c) Es un rango de direcciones Falsas.
d) Son direcciones reales.

6. Qu tarea realiza VirtualLock en la memoria Virtual?


a) Desbloquea un grupo de Pginas.
b) Cambia el estado de proteccin de grupo de pginas.
c) No realiza nada.
d) Bloquea un grupo de pginas (previamente comprometidas) en memoria
fsica.

7. Qu tarea realiza VirtualUnlock en la memoria Virtual?


a) Desbloquea un grupo de Pginas que han sido previamente bloqueadas
con VirtualLock.
b) Cambia el estado de proteccin de grupo de pginas.
c) No realiza nada.
d) Bloquea un grupo de pginas (previamente comprometidas) en memoria
fsica.

3
8. Qu tarea realiza VirtualQuery en la memoria Virtual?
a) Desbloquea un grupo de Pginas que han sido previamente bloqueadas
con VirtualLock.
b) Cambia el estado de proteccin de grupo de pginas.
c) Consulta el estado y el tipo de un grupo de pginas del proceso activo.

d) Bloquea un grupo de pginas (previamente comprometidas) en memoria


fsica.

4
Modos y Direccionamiento de Instrucciones

1. Qu significa Opcode?
a) Cdigo de Operacin.
b) Son los datos e instrucciones.
c) Son los nmeros de los procesos.
d) No significa nada.

2. Qu significa Operando?
a) Cdigo de Operacin.
b) Informacin que acompaa al opcode(dato, direccin).
c) Son los nmeros de los procesos.
d) No significa nada.

3. Indique la alternativa con los Registros Generales de un microprocesador.


a) Datos e Instrucciones.
b) Flags.
c) Acumulador, base, contador y datos.
d) No existe tales registros.

4. Indique la alternativa con los Registros Puntero de un microprocesador.


a) Datos e Instrucciones.
b) Puntero de pila, puntero de base, ndice fuente, ndice destino.
c) Acumulador, base, contador y datos.
d) No existe tales registros.

5. Indique la alternativa con los Registros Especiales de un microprocesador.


a) Registro de Instruccin, registros de estado.
b) Puntero de pila, puntero de base, ndice fuente, ndice destino.
c) Acumulador, base, contador y datos.
d) No existe tales registros.

6. Indique la alternativa con los Registros de Segmento de un microprocesador.


a) Registro de Instruccin, registros de estado.
b) Puntero de pila, puntero de base, ndice fuente, ndice destino.
c) Acumulador, base, contador y datos.
d) Segmento de cdigo, segmento de datos, segmento de pila, segmento
extra.

7. Que son los modos de direccionamiento.


a) Son las diversas formas que disponen las instrucciones para determinar el
valor de un operando o la posicin de un operando o una instruccin.
b) Son las formas de Operaciones.
c) Son un tipo de registro.
d) Son registros del ALU.

5
8. Indique la alternativa con los Modos de Direccionamiento.
a) Inmediato, directo e indirecto-implcito.
b) Absoluto y relativo.
c) Con autoincremento y auto decremento.
d) Datos e instrucciones.

9. Qu es el cdigo ASSEMBLER?
a) Es un tipo de cdigo actual.
b) Es el que puede interpretar y ejecutar directamente el computador, est
compuesto por una serie de instrucciones que se denomina juego de
instrucciones del computador
c) Es el cdigo que identifica a una computadora.
d) No existe tal cdigo.

6
Unidad de Control

1. Cul es la misin de la Unidad de Control?


a) Ejecutar las operaciones aritmticas y lgicas.
b) Interpretar y controlar la ejecucin de las instrucciones.
c) Almacenar Informacin.
d) No sabe/no responde.

2. Indique la alternativa del ciclo de instruccin.


a) Entrada, proceso y salida.
b) Fetch, decode y execute.
c) Lee y escribe.
d) No sabe/no responde.

3. Con que otro nombre se les conoce a los buses?


a) Colectores.
b) Unidades.
c) Memorias.
d) No sabe/no responde.

4. Cules son las operaciones elementales?


a) Operaciones de transferencia y operaciones de proceso..
b) Suma, resta.
c) Generales y especializadas.
d) No sabe/no responde.

5. Qu contiene la Memoria de Control?


a) Contiene al disco duro.
b) Contiene al ALU.
c) Contiene a las microinstrucciones.
d) No sabe/no responde.

6. Qu es el secuenciador?
a) Es una memoria.
b) Es un tipo de Registro.
c) Genera las micrordenes para ejecutar la instruccin
d) No sabe/no responde.

7. Qu es el Program Counter?
a) Es un tipo de memoria voltil.
b) Es parte de los perifricos.
c) Es un registro del procesador de un computador que indica la posicin
donde est el procesador en su secuencia de instrucciones.
d) No sabe/no responde.

7
8. Qu es el Reloj en el CPU?
a) Es un tipo de memoria voltil.
b) Es parte de los perifricos.
c) Proporciona una sucesin de impulsos elctricos a intervalos constantes.
d) No sabe/no responde.

9. Cul de los siguientes componentes NO es componente interno de la Unidad


de Control?
a) Registro de instruccin
b) Registro de estado
c) Contador de programa
d) Registro de procesos

10. Dentro de los tipos de interrupciones, Cules son las producidas por el CPU?
a) Interrupciones Hardware.
b) Interrupciones Software.
c) Interrupciones Autovectorizadas.
d) Interrupciones Vectorizadas.

11. Cmo se denomina el bus que nos indica la memoria mxima que podemos
direccionar?
a) Bus de control
b) Bus de frecuencia
c) Bus de datos
d) Bus de direcciones

12. Qu es el ALU?
a) Una parte de la CPU
b) Una parte de la memoria
c) Es una parte del bus de operaciones
d) Es una parte del multiplexor de entrada

13. En un ciclo de instruccin.


a) En la fase de Bsqueda de instruccin se transfiere de la Memoria a la
Unidad de Control para su procesamiento.
b) La fase de Bsqueda es distinta segn cada instruccin.
c) En la fase de ejecucin el contenido del contador de programa se transfiere
al registro de direcciones de la memoria.
d) En la fase de bsqueda se incrementa el contador del programa usando la
ALU.

14. Segn la arquitectura de Vonn Neuman la CPU est formada por:


a) Memoria Principal, UC y ALU.
8
b) UC, ALU y registros.
c) UC, ALU y unidades de entrada y salida.
d) Memoria principal, ALU y unidad de entrada y salida.

15. Quin transporta seales de sincrona y control?


a) Canal operativo bsico.
b) Canal de direcciones.
c) Bus de direcciones.
d) Bus de control.

16. En un procesador, el mdulo encargado de decodificar e interpretar las


instrucciones de un programa es:
a) ALU.
b) El contador de programa.
c) El registro de instruccin.
d) La unidad de control.

17. Un bus para transferir informacin desde y hacia el microprocesador es el:


a) Bus de direcciones.
b) Bus de datos.
c) Bus de instrucciones.
d) N.A.

18. Los dos tipos de transferencia de memoria que emplea la CPU son:
a) Directa y de interrupcin.
b) Lectura y escritura.
c) Por bus y multiplexada.
d) Entrada y salida.

19. El tipo de datos de entrada de una ALU son:


a) Acumuladores.
b) Operandos.
c) Interrupciones.
d) Registros.

CUESTIONARIO DE ARQUITECTURA DEL COMPUTADOR


9
1. Cul de las siguientes afirmaciones sobre la memoria cach es cierta?
(a) La cach de nivel 1 es la ms pequea y la ms rpida.
(b) La cach de nivel 1 es la ms grande y ms lenta.
(c) La cach de nivel 2 es igual de rpida que la memoria principal.
(d) Se puede producir producir un fallo en la cach de nivel 2 que no se ha
producido antes en la de nivel 1

2. En un sistema con reubicacin esttica de memoria:


(a) Puede solucionarse el problema de fragmentacin externa haciendo que
el tamao del bloque de memoria sea mltiplo del ancho en bytes del
bus de datos.
(b) No puede solucionarse el problema de fragmentacin externa mediante
compactacin de memoria.
(c) Puede solucionarse el problema de fragmentacin externa mediante
compactacin de memoria.
(d) Ninguna de las anteriores tiene sentido porque un sistema con
reubica- cin esttica slo tiene fragmentacin interna.

3. Indique cul de las siguientes afirmaciones es falsa acerca del algoritmo de


pla- nificacin FIFO.

(a) Es muy dependiente del tipo de trabajo y el orden en el que llegan.


(b) Puede producir inanicin con determinadas secuencias de llegada.
(c) Un proceso puede monopolizar la CPU.
(d) Un proceso puede abandonar voluntariamente la CPU.

4. La conmutacin entre hilos de distintos procesos implica:

(a) Ejecutar siempre el planificador a corto plazo.


(b) Descargar a disco marcos ocupados para crear marcos libres.
(c) Modificar los registros relacionados con la gestin de memoria.
(d) Todas las respuestas anteriores son correctas.
5. Cuando un proceso se ejecuta en espacio de usuario y se produce una interrup-
cin:

(a) El proceso en ejecucin pasa al estado de listo y el planificador elige


a otro proceso para ejecutarse.
(b) Si la interrupcin est asociada a un proceso que estaba bloqueado, el
proceso es desbloqueado y pasa al estado de listo o de ejecucin.
(c) El proceso en ejecucin pasa al estado de bloqueado y se atiende la
interrupcin.
(d) La interrupcin no se atiende hasta que el proceso en ejecucin solicite
una entrada-salida.

Falso 6 1
0 procesos no necesitan tener cargado en
En un sistema con memoria virtual los
memoria todo su segmento de cdigo.

Falso 7

En un sistema deben existir al menos tantos procesos como procesado- res tenga
dicho sistema.

Verdad 8
El formato de las instrucciones depende de la cantidad de registros.

9. Que instruccin no corresponde al ciclo de instruccin .


a. LEER
b. DECODIFICAR
c. EJECUTAR
d. GUARDAR

10. En qu entrada se sabe que micro-operacin se ejecutara


a. RELOJ
b. REGISTRO DE INSTRUCCIONES
c. FLAGAS DE CONDICION
d. BUS DE CONTROL
11. Qu entrada no corresponde a la unidad de control.?
a. INTERNAS
b. REGISTRO DE INSTRUCCIONES
c. ESTADOS
d. SEALES DE CONTROL EXTERNAS
12. Cul de las siguientes afirmaciones sobre la memoria cach es cierta
?
(a) La cach de nivel 1 es la ms pequea y la ms rpida.
(b) La cach de nivel 1 es la ms grande y ms lenta.
(c) La cach de nivel 2 es igual de rpida que la memoria principal.
(d) Se puede producir producir un fallo en la cach de nivel 2 que no se
ha producido antes en la de nivel 1.
13. En un sistema segmentado puro el puntero base a la tabla de
segmentos contiene:
(a) Una direccin fsica.
(b) Una direccin virtual.
(c) Puede contener una direccin fsica o virtual, dependiendo del tipo de
memoria.
(d) El registro comentado no existe. memoria. (d) Ninguna de las
anteriores tiene sentido porque un sistema con reubicacin esttica slo
tiene fragmentacin interna.
14. cuales son algunos de los elementos de la unidad de control:
a) el reloj y el procesador 1
b) el procesador y el decodificador
1
c)el contador de programa y el reloj
d)el decodificador y la RAM
15. Cual es la funcion principal de la Memoria Cache:
a) Puente entre la memoria RAM y la fuente de poder
b) Puente entre el CPU y la memoria RAM
c) Puente entre el CPU y la tarjeta madre
d) conexin entre la tarjeta madre y la fuente de podeR
16. En la Memoria Cache del computador:
a) El tiempo de acceso es menor que en los registros de la CPU.
b) El tiempo de acceso es mayor que en los registros de la CPU
c) El tiempo de acceso es igual que en los registros de la CPU.
d) Ninguna de las anteriores.
1. La memoria cach del computador es:
a) Ms rpida que la memoria principal.
b) De menor capacidad que la memoria principal.
c) a y b son correctas.
d) Ninguna de las anteriores.

2. Qu entendemos por memoria cach?


a) Es una escala o sistema por el cual se mide la calidad de un
microprocesador.
b) Es una memoria muy rpida que se emplea para almacenar una
copia de los datos que con ms probabilidad requerir a
continuacin el microprocesador.
c) Es una de las memorias ms lentas que tiene el ordenador.
d) Suele ser una de las memorias ms extensas que tiene el ordenador y
se utiliza para almacenar todo tipo de datos, desde documentos hasta
videos.

3. Cul de las siguientes afirmaciones sobre la memoria cach es cierta?


a) La cach de nivel 1 es la ms pequea y la ms rpida.
b) La cach de nivel 1 es la ms grande y ms lenta.
c) La cach de nivel 2 es igual de rpida que la memoria principal.
d) Se puede producir un fallo en la cach de nivel 2 que no se ha producido
antes en la de nivel 1.

4. Qu diferencia hay entre una memoria cach del tipo L1 y una del tipo L2?
a) No existen diferencias, son memorias muy rpidas.
b) La memoria L1 est dentro del microprocesador y la L2 se encuentra
fuera.
c) La memoria L2 es doble de rpida que la memoria L1.
d) b y c son correctas.

5. Cmo acta una cach de disco?


a) Almacenando en disco los datos que no caben en la memoria principal.
b) Almacenando en disco los datos que son ms frecuentemente accedidos.
c) Almacenando en disco los programas que no caben en la memoria
1
principal cuando van a ser ejecutad.
2
d) Almacenando en memoria RAM los datos de disco que van a ser
necesitados y deben ser escritos.

6. Cul es la principal ventaja de las memorias cach?


a) Seguridad y fiabilidad.
b) Alta velocidad.
c) Bajo precio.
d) Compatibilidad con el resto de memorias.

7. En qu esquemas se basa el funcionamiento de una cach de disco?


a) Lectura y Escritura Adelantada.
b) Lectura y Escritura Retrasada.
c) Lectura Adelantada y Escritura Retrasada.
d) Lectura Retrasada y Escritura Adelantada.

8. Indica, Cul de las afirmaciones es FALSA, sobre Memoria Virtual?


a) El Sistema Operativo busca en memoria secundaria la pgina que
falta y la intenta llevar a memoria; si no hay espacio para la nueva
pgina, interrumpe la ejecucin del programa, dando el control a
otro proceso.
b) FIFO y LRU son dos de los posibles algoritmos de reemplazo de pgina.
c) Cuando se genera un fallo de pgina el Sistema Operativo busca en
memoria secundaria(disco) la pgina que falta y la carga en la memoria.
d) Su funcin es almacenar pginas de programa temporalmente para
superar las limitaciones de la memoria central.

9. En un SO con gestin de memoria basado en paginacin con MEMORIA


VIRTUAL, indicar cul de las siguientes afirmaciones es verdadera:
a) Segmentacin.
b) Paginacin.
c) Fragmentacin Externa.
d) Fragmentacin Interna.

10. En un SO con memoria virtual, cuando un proceso en ejecucin genera un fallo


de pgina:
a) Se cierran todos los procesos en ejecucin ya que es un error grave del
SO.
b) EL SO busca la pgina en memoria secundaria y la carga en
memoria principal.
c) El SO interrumpe la ejecucin del proceso y lo pone en la cola de errores.
d) En un sistema con memoria virtual nunca hay fallos de pgina.

11. Con respecto a los sistemas de memoria virtual, Cul de las siguientes
afirmaciones es correcta?
a) Las tablas de pginas son usadas para traducir de direcciones de
memoria real a memoria virtual.
b) La paginacin minimiza la fragmentacin interna y elimina la
externa.
c) El nico modo de implementar memoria virtual es mediante paginacin.
1
3
d) Cuando se pide una direccin que se encuentra en una pgina que no
est situada en memoria principal, se produce un fallo de pgina y se
contina con la ejecucin del proceso.

12. Qu ventaja supone un sistema de memoria virtual con respecto a otros


sistemas de gestin de memoria?
a) Evita la fragmentacin de memoria y permite ejecutar procesos que,
por su tamao, no cabran en memoria principal.
b) Permite ampliar el tamao de la memoria principal en procesos grandes.
c) Acelera la ejecucin de procesos por su bajo consumo de recursos.
d) Al utilizar memoria virtual, las direcciones virtuales de los programas
pasan directamente al bus de direcciones.

13. Ya que hablamos de MEMORIA VIRTUAL, Cul de las siguientes afirmaciones


es falsa?
a) El nmero de marcos o frames de pgina es siempre menor que el
nmero de pginas virtuales.
b) Las pginas virtuales y las reales no siempre deben tener el mismo
tamao.
c) Si las pginas son muy pequeas, el control por parte del SO para saber
cules estn en RAM, sus direcciones reales, etc. Crece y provoca
mucha sobrecarga.
d) Si las pginas son muy grandes, la sobrecarga del SO disminuye, pero
puede ocurrir que se desperdicie memoria en procesos pequeos.

14. En un sistema de MEMORIA VIRTUAL paginada, segn el algoritmo de


reemplazo de pginas segn el uso no tan reciente, la pgina a reemplazar ser:
a) Elimina la primera pgina no vaca que no ha sido referenciada, pero ha
sido modificada con el nmero ms pequeo.
b) Elimina aleatoriamente una pgina que ha sido referenciada y modificada
con el nmero ms pequeo.
c) Elimina una pgina no vaca que no ha sido modificada, pero ha sido
referenciada.
d) Elimina aleatoriamente una pgina no vaca que no ha sido
referenciada, pero ha sido modificada con el nmero ms pequeo.

15. A qu se denomina cach multinivel?


a) Memorias cach con mltiples tiempos de acceso.
b) La inclusin tanto de un cach on-chip como una cach externa.
c) Una sola cach separada por niveles de acceso.
d) Ninguna de las Anteriores.

16. Si se hace corresponder cada bloque de la memoria principal a cualquier lnea


de la cach, se afirma que el tipo de funcin de correspondencia es:
a) Correspondencia Asociativa.
b) Correspondencia por Conjuntos.
c) Correspondencia Directiva. 1
4
d) Ninguna de las Anteriores.

17. Cul es el algoritmo de sustitucin ms efectivo para una memoria cach?


a) FIFO, First in, First out.
b) LFU, Least Frequently Used.
c) LRU, Least Recently Used.
d) Todas las anteriores.

18. La Unidad de transferencia entre memoria principal y memoria cachs:


a) Palabras.
b) Signos.
c) Bloques.
d) Ninguna de las Anteriores.

19. Cmo se denomina el bus que nos indica la memoria mxima que podemos
direccionar?
a) Bus de Control.
b) Bus de Frecuencia.
c) Bus de Datos.
d) Bus de Direcciones.

20. Cmo se denomina el registro que tiene la direccin de memoria de la prxima


instruccin a ejecutar?
a) Contador de programa.
b) Registro de Instruccin.
c) Registro de direccin de memoria.
d) Registro de intercambio de memoria.

21. Un procesador puede interpretar y ejecutar directamente las instrucciones de:


a) Un programa escrito en su lenguaje mquina o en pseudocdigo.
b) Un programa escrito en su lenguaje mquina o en un lenguaje
interpretado.
c) Un programa escrito en su lenguaje mquina.
d) Un programa escrito en su lenguaje mquina, en pseudocdigo o en un
lenguaje interpretado.

22. Qu es la Unidad de Control?


a) Componente de la CPU que vigila si las funciones se realizan
correctamente, en caso necesario genera una seal de error.
b) Encargado de supervisar la trasferencia de datos sobre el sistema del
Bus.
c) Un componente de la CPU que establece actividades a realizarse y
donde colocar los resultados.
d) Ninguna de las Anteriores.

23. Indicar cul es un componente de la Unidad de Control?


a) Lgica Secuencial.
b) Memoria de Control. 1
c) a y b son correctas. 5
d) Ninguna de las Anteriores.

24. En un ciclo de instruccin:


a) En la fase de bsqueda la instruccin se transfiere de la memoria a
la Unidad de Control para su procesamiento.
b) La fase de bsqueda es distinta segn cada instruccin.
c) En la fase de ejecucin el contenido del contador de programa se
transfiere al registro de direccin de memoria.
d) En la fase de bsqueda se incrementa el contador de programa usando
el ALU.

25. Cul es una informacin usada por la Unidad de Control para llevar a cabo su
contenido?
a) Instrucciones y Seales de E/S.
b) Contador de periodos.
c) Registro de estado con sus sealizadores.
d) Todas las anteriores.

26. Cul de los siguientes componentes NO es componente interno de la Unidad


de Control?
a) Registro de Instruccin.
b) Registro de Estado.
c) Contador de Programa.
d) Registro de Procesos.

27. Cules son algunos de los elementos de la Unidad de Control?


a) El Reloj y el Procesador.
b) El procesador y el decodificador.
c) El contador de programa y el reloj.
d) El decodificador y la RAM.

28. Desde qu generacin de computadoras se incluy la Unidad de Control?


a) Tercera Generacin.
b) Cuarta Generacin.
c) Segunda Generacin.
d) Quinta Generacin.

29. Qu funcin realiza dentro del computador la Unidad de Control?


a) Controla el funcionamiento del computador.
b) Proporciona comunicacin entre el ALU y los registros.
c) Procesa los datos del computador.
d) Todas las Anteriores.

30. Qu registros se encuentran dentro de la Unidad de Control?


a) IBR, PC, IR, MAR.
1
b) Buffer L1.
6
c) ACC, MQ, MBR.
d) Ninguna de las Anteriores.

MEMORIA CACHE
1. Es la memoria que se utiliza para acelerar el proceso, es de alta velocidad,
permite que el procesador tenga ms rpido acceso a los datos?
a) RAM
b) ROM
c) Cache
d) CMOS

2. La memoria cach del computador es:


a) Ms rpida que la memoria principal
b) De menor capacidad que la memoria principal
c) a y b son correctas
d) Ninguna de las anteriores

3. Cul de las siguientes afirmaciones sobre la memoria cach es cierta?


a) La cach de nivel 1 es la ms pequea y la ms rpida.
b) La cach de nivel 1 es la ms grande y ms lenta.
c) La cach de nivel 2 es igual de rpida que la memoria principal.
d) Se puede producir producir un fallo en la cach de nivel 2 que no se ha
producido antes en la de nivel 1.

4. Es el conjunto (set) de chips que se encargan de controlar determinadas


funciones del ordenador, como la forma en que interacciona el
microprocesador con la memoria o la cach, o el control de los puertos y slots
ISA, PCI, AGP, USB.
a) Chipset
b) Procesador
c) Batera
d) Reloj

5. Como puede la jerarqua de caches L1,L2,L3 ayudar a mejorar el rendimiento


del programa X?
a) Un programa puede almacenar informacin temporal dentro de los caches
para poder accederla en tiempo posterior de una manera rpida y eficiente.
El programa puede elegir el cache (L1,L2 o L3) de acuerdo al tipo de datos
que desee almacenar.
b) Los caches permiten la ejecucin especializada de instrucciones, en el caso
del i7, el cache L1 permite ejecutar operaciones de punto flotante, L2
acceso a memoria y L3 gestin de interrupciones.
c) El procesador almacena automticamente en los caches L1,L2 y L3 los
bloques de datos ms referenciados por el programa. De esta forma, el
programa no necesita acceder a la memoria externa cada vez que necesite
manipular estos datos.
d) Los caches sirven de buffer de entrada/salida para la comunicacin con
perifricos. De esta forma, el programa no necesita manipular directamente
la comunicacin entrada/salida con dispositivos externos
1
7
6. Al evaluar el rendimiento del programa X, se observa que tiene una tasa de
fallos del 2% con respecto al cache L1. Que significa esto?
a) El 2% de referencias a memoria no son encontradas en L1.
b) El 2% de los datos almacenados en L1 evidencian algn tipo de corrupcin.
c) La velocidad de acceso a L1 es 2% inferior a L2.
d) La velocidad de acceso a L1 es 2% inferior a L3.

7. El cache de nivel L3 esta integrado dentro del microprocesador i7 (onchip).


Otros modelos de microprocesadores usan un cache de nivel L3 externo (off-
chip). Existe un compromiso entre el uso de un cache interno/integrado y
externo. Cul es?
a) La comunicacin cache externo memoria externa es ms rpida, pero un
cache externo tiene un mayor costo por bit.
b) El cache externo tiene un menor costo por bit por lo tanto puede tener ms
capacidad, pero la comunicacin cache externo microprocesador es ms
lenta.
c) El cache externo es mejor siempre al interno, es ms rpido y tiene mayor
capacidad, pero un microprocesador con cache externo es siempre ms
caro.
d) El cache interno es usado solamente en sistemas multicore como el i7,
debido a que necesita ser compartido por todos los cores.

8. Al analizar el programa X, se observa que la localidad espacial de sus


algoritmos no esta optimizada, como afecta esto al rendimiento del programa?
a) La tasa de fallos con respecto a todos los caches es relativamente alta.
b) La velocidad de acceso al cache L1 disminuye.
c) El nmero de accesos a la memoria externa disminuye.
d) Aumenta la probabilidad de desbordamiento de todos los caches.

9. Cul o cules de las siguientes proposiciones son verdaderas con respecto a la


memoria de cach de nivel 1 (L1 cache)?
a) Es generalmente de mayor tamao a la memoria cach de nivel 2 (L2
cache)
b) Permite resolver un problema estructural (recurso compartido) del diseo
de cascada de la ruta de ejecucin de instrucciones (pipelining).
c) Escoja esta opcin si las respuestas a y b son verdaderas.
d) Escoja esta opcin si las respuestas b y c son verdaderas.

10. Cul o cules de las siguientes proposiciones sobre memoria cach de nivel 2
(L2 cache) y de nivel 3 (L3 cache) son verdaderas?
a) El segundo nivel de cach generalmente consiste en dos memorias: una de
instrucciones y otra de datos.
b) La suma del tamao de las memorias de cach de nivel 2 y 3 es igual al
tamao de la memoria cach de nivel 1.
c) Un procesador con ms de dos ncleos generalmente posee tres niveles de
memoria cach.
d) Escoja esta opcin si las respuestas b y c son verdaderas.

1
8
1. Las estructuras de datos que contienen las referencias para el acceso a memoria
cuando se utiliza memoria segmentada

a) Tabla de Descriptores paginado.


b) Tabla de Descriptores de Segmento paginado.
c) Tabla de Descriptores de Segmento.
d) Tabla de Segmentos paginados.

2. Qu es la memoria Virtual?

a) a) Es un tipo de memoria cache.


b) Es una tcnica de gestin de la memoria.
c) Es parte de la memoria RAM.
d) Es una memoria interna.

3. Cul es la funcin principal de la memoria virtual?

a) Permite simular una memoria RAM de mayor tamao que lo usual.


b) Permite ingresar datos e instrucciones.
c) Permite generar nuevas memorias virtuales.
d) Genera nuevos datos para la computadora.

4. La memoria Lgica est relacionada con la memoria virtual?

a) La memoria virtual es una memoria lgica que se subdivide entre ellas.


b) No tienen ninguna relacin.
c) Se relacionan porque un paso sigue al otro.
d) N/A

5. Qu relacin tiene la memoria virtual con la memoria fsica?

a) No tienen ninguna relacin


b) Se relacionan por pasos consiguientes
c) La memoria lgica da unas mejoras de rendimiento a la memoria fsica.
d) N/A

6. Qu es el MMU?

a) Unidad de Manejo de Memoria


b) Unidad de Manual de Memoria
c) Unidad de Mapeo de Memoria
1
d) N/A 9
7. En qu consiste el MMU?

a) Maneja el mapeo de la memoria en toda la expansin de la computadora


tanto como RAM y ROM.
b) El sistema operativo decide si la parte del programa es eliminada o agregada
c) El sistema operativo es el responsable de decidir qu partes de la
memoria del programa es mantenida en memoria fsica.
d) N/A

8. Cuntos tipos de memoria Virtual existen?

a) 1
b) 2
c) 3
d) 4

9. En qu consiste la memoria virtual PAGINADA?

a) Se dividen los programas en trozos del mismo tamao llamados pginas.


b) Cada pgina debe contener un determinado dato.
c) La paginacin determina la velocidad de la memoria virtual.
d) Consiste en Ordenar las pginas de dicha memoria.

10. En qu consiste la memoria virtual Segmentada?

a) Consiste en Segmentar las pginas de dicha memoria.


b) Cada segmentacin debe contener un dato y una instruccin.
c) La segmentacin se verifica a travs de pasos en la CPU.
d) Se divide en trozos de tamao variable que reflejan la divisin lgica de
un programa.

MEMORIA CACH
1. Cul es el nombre de la tcnica para actualizar la memoria desde cache cuando se
escribe en MP al mismo tiempo que en cache?

a) Escritura Inmediata.
b) Escritura Momentnea.
c) Escritura Directa.
d) Escritura Indirecta.
2
2. Mtodo adoptado para actualizar las memorias
0 cache asociativas.
a) Algoritmo de Revolucin.
b) Algoritmo de Absorcin.
c) Algoritmo de Sustitucin.
d) Algoritmo de Direccionamiento.

3. Cul es el funcionamiento de la memoria Cache?

a) Se carga desde la RAM con los datos y/o instrucciones.


b) Se encuentra en la memoria ROM.
c) Consigue datos e instrucciones.
d) Est integrada al disco duro.

4. Cul es su principal caracterstica de la memoria CACHE?

a) Brindar informacin a la memoria RAM.


b) Mejorar el rendimiento del procesador.
c) Buscar informacin e instrucciones.
d) Codificar los datos e instrucciones.

5. Cuntos tipos de memoria cache existen desde el punto de vista del Hardware?

a) 1, Solo memoria CACHE.


b) 2, Externa e Interna.
c) 3, Inferior, Posterior y Medio.
d) 4.

6. Qu tipo de memoria CACHE utilizan el disco duro como cach?

a) Memoria RAM como Cach.


b) Disco Duro como Cach.
c) Los Navegadores Web.

7. Tipos de memoria CACHE segn el modo de traduccin?

a) 1
b) 2
c) 3
d) 4 (De correspondencia directa, De asociacin directa, De asociacin de
conjuntos y De correspondencia vectorizada)
2
1
8. En qu consiste la memoria cache miss?

a) Cuando se referencia a una direccin virtual y ella no reside en la memoria


real, se presenta una interrupcin.
b) Cuando falla la referencia del envi desde la memoria RAM.
c) Cuando no se encuentra el dato enviado por la memoria principal.
d) Se traslada de un lugar a otro sin ninguna interrupcin.

9. Qu es la memoria CACHE?
a) Una memoria auxiliar.
b) Es un tipo de memoria ROM.
c) Espacio de almacenamiento de velocidad alta.
d) Es una memoria donde se almacena los datos e instrucciones.

10. La memoria Cache est conformado con Cache L1 y Cache L2?


a) No
b) Si
c) Est conformado por mas
d) N/A

2
2
UNIDAD DE CONTROL
1. La Unidad de control se encarga de:
a. Interpretar instrucciones
b. Controlar instrucciones
c. Interpretar y controlar la ejecucin de las instrucciones
d. Ejecutar instrucciones

2. No es un componente de la Unidad de Control


a. Registro de instruccin
b. Registro contador de programas
c. Controlador y decodificador
d. Unidad funcional

3. Contiene la direccin de memoria de la siguiente instruccin a ejecutar,


corresponde a:
a. Secuenciador
b. Reloj
c. Controlador
d. Registro contador de programas

4. Genera micro rdenes necesarias para ejecutar la instruccin, corresponde a:


a. bus
b. decodificador
c. secuenciador
d. registro

5. indicar la caracterstica del reloj


a. Es el encargado de extraer el cdigo de operacin de la instruccin en curso
b. proporciona una sucesin de impulsos elctricos a intervalos constantes
c. es el encargado de almacenar la instruccin que se est ejecutando
d. Almacena los datos ms utilizados

6. Cul no corresponde a las secciones del secuenciador?


a. Reloj
b. Rodillo de piano
c. Partitura
d. Lista de eventos

2
7. No es un componente de la Unidad de
3 control Cableada
a. Puertas lgicas
b. Circuitos biestables
c. Circuitos codificadores
d. Microcdigos

8. Es una caracterstica de la unidad de Control Microprogramada


a. Direccionan los operandos dentro de una instruccin
b. Las salidas del controlador son organizadas en microinstrucciones y
pueden ser reemplazadas fcilmente
c. Son microinstrucciones irremplazables
d. Almacena los datos ms utilizados

9. No forma parte de las funciones bsicas de la unidad de control


a. Manejar todas las operaciones de acceso, lectura y escritura a cada una de las
posiciones de la memoria principal
b. Interpretar la instruccin en proceso
c. Sirve para especificar operandos que estn en registros
d. Realizar las tareas que se indican en la instruccin

10. Los pasos para ejecutar una instruccin son los siguientes, excepto:
a. Ir a la memoria y extraer el cdigo de la siguiente instruccin
b. Decodificar la instruccin recin leda
c. Ejecutar la instruccin
d. Usar la informacin contenida en los registros

2
4
MODOS DE DIRECCIONAMIENTO
1. Es una caracterstica de los modos de direccionamiento
a. Son las diferentes maneras de especificar un operando dentro de una
instruccin en lenguaje ensamblador.
b. Coordina e interpreta instrucciones
c. Ejecuta varias instrucciones a gran velocidad
d. Acta como coordinador de tareas

2. Son los tipos de direccionamiento, excepto:


a. Implcito
b. Inmediato
c. Directo
d. Oscilatorio

3. Es una caracterstica de direccionamiento implcito


a. Est incluido directamente el operando
b. No es necesario poner una instruccin de forma explcita
c. Necesita un mayor acceso a memoria
d. Especifica operando que estn en registros

4. Es una caracterstica de direccionamiento directo


a. Contiene la direccin en memoria donde se encuentra el operando
b. Calcular la direccin efectiva
c. Indexar respecto a una base
d. Indexado con incremento

5. Es una caracterstica de Direccionamiento de Pila


a. Relativo al contador de programa
b. Se basa en las estructuras denominadas Pila (tipo LIFO)
c. Instruccin con direccionamiento relativo
d. Carga en el PC valores especficos

6. Componentes del Indexado Respecto a una base


a. Registro base y registro ndice
b. Puntero de pila
c. Registro e instruccin del procesador
d. Cdigo de operaciones

2
5
7. La siguiente caracterstica Calcula la direccin efectiva y despus la incrementa
pertenece a:
a. Contador de programa
b. Indexado con AutoPosIncremento
c. Indexado con decremento
d. Direccionamiento indexado

8. La siguiente caracterstica la memoria se encuentra actualmente dividida en


bloques de igual longitud pertenece a:
a. Instruccin de salto
b. Direccionamiento relativo
c. Direccionamiento paginado
d. Direccionamiento absoluto

9. No es una caracterstica del Assembler


a. Es un lenguaje de programacin de bajo nivel
b. Es un conjunto de mnemnicos (palabra que sustituye a un cdigo de operacin)
c. Implementa una representacin simblica de cdigos de mquina
d. Se utiliza cuando el operando est en memoria

10. Los ms sofisticados ensambladores de alto nivel proporcionan abstracciones del


lenguaje, excepto:
a. Estructura de control avanzadas
b. Declaraciones e invocaciones de procedimientos/funciones de alto nivel
c. Procesamiento de macros sofisticado
d. Microinstrucciones irremplazables

2
6

Você também pode gostar