Você está na página 1de 48

Electrónica Digital

Preguntas de teorías de exámenes finales

TEMA I
¿Con que código se pueden representar los números negativos? ¿Porque?
Se pueden representar con complemento a 2
Porque se puede obtener el número negativo de un número binario de forma sencilla,
siguiendo los siguientes pasos:
1) se pasa a complemento a 1 (invirtiendo bit a bit)
2) se le suma 1 y obtenemos el complemento a 2
Al realizar una resta, solo le sumamos el complemento a 2 al sustraendo

¿Cuáles son las principales diferencias entre complemento a 1 y complemento a 2?


Representación en complemento a 1
• Incorpora un bit de signo
• Números positivos: como en binario natural (signo-magnitud)
• Números negativos: se invierte la representación binaria del número positivo,
incluyendo al bit de signo.

• Los números positivos son como en binario natural (pero el MSB indica el signo)!!

• Rango: -(2N –1) a +(2N - 1) N: número de bits de la magnitud


Para N = 7: -127 a +127 (10000000 y 01111111)
• Capacidad: 2N+1 -1
Para N = 7: 255 valores

Representación en complemento a 2
• Incorpora un bit de signo
• Números positivos: como en binario natural (signo-magnitud)
• Números negativos: (complemento a 1) + 1

• Los números positivos son como en binario natural (pero el MSB indica el signo)!!

• Rango: -2N a +(2N - 1) N: número de bits de la magnitud


• Capacidad: 2N+1
Para N=7: -128 a +127 y 256 valores distintos
Este último requiere menos circuitería; y en la suma, los acarreos finales son ignorados.

1
Electrónica Digital

Describa las características del código Gray. Ventajas y aplicaciones


Código Gray
Es un código continuo ya que para cada combinación difiere de la anterior y posterior en
un solo bit por lo que es útil para su decodificación.
Es no ponderado, su posición no tiene peso.
Recibe también el nombre de reflejado ya que la obtención de un código gray de n bits se
obtiene a partir del de n-1 bit, repitiendo simétricamente las combinaciones de este y
añadiendo por la izquierda un bit 0 para las 2n-1 primeras combinaciones y un 1 para las
2n-1 combinaciones siguientes.
• Capacidad: 2n (para n bits)
• Origen: circuitos lógicos digitales realizados con válvulas de vacío y dispositivos
electromecánicos.
• Aplicación actual:
• Diseño de circuitos electrónicos combinacionales (Mapas de Karnaugh)
• Codificadores ópticos (optical encoders) para medición de desplazamientos lineales o
angulares.

Observar que cada combinación difiere de la anterior y posterior en sólo un bit y que,
además, la última combinación difiere de la primera también en sólo un bit. Los códigos
con esta propiedad se denominan cíclicos
Otra gran ventaja de este código es su facilidad de conversión al binario natural mediante
las funciones O-exclusiva (XOR). Para convertir un binario de N bits a Gray:

Como se dijo, la utilidad primordial de este código está en la transducción de


desplazamientos lineales o angulares. El hecho de ser continuo lo hace aventajar

2
Electrónica Digital

notablemente al binario natural en la facilidad de lecturas de regletas codificadas


mediante sistemas ópticos. Por ejemplo, el cambio de 7 a 8 en binario natural implica la
modificación de cuatro bits simultáneamente mientras que en Gray sólo varía uno.
Esto disminuye notablemente la posibilidad de lecturas erróneas

Explique código BCD y aplicaciones


CÓDIGOS BCD
La información procesada por cualquier sistema digital ha de convertirse finalmente al
sistema decimal para que pueda ser interpretada con mayor facilidad. Esta es la principal
razón de la existencia de los códigos decimales codificados en binario (BCD: Binary Code
Decimal), que como se verá, se convierten muy fácilmente al sistema decimal.
Los códigos BCD pueden clasificarse en tres clases diferentes con propiedades
particulares que los hacen útiles para determinadas aplicaciones.

BCD Natural
Es uno de los códigos más utilizados en cualquier dispositivo que requiera como entrada
o salida a información decimal. Es un código ponderado con los mismos pesos que el
binario natural: 8,4, 2,1 (ver Tabla).
Si cada dígito de un número decimal se representa con su equivalente binario se halla el
código BCD de ese número decimal.
Como un dígito decimal requiere de al menos 4 bits para poder ser representado (0 a 9),
el BCD necesita también de 4 bits para cubrir los diez números decimales (con 3 bits se
alcanzan a representar 8 combinaciones solamente). Debe quedar claro que al ser los
pesos de cada bit del BCD los mismos que los del binario, su única diferencia está en que
el BCD "binariza" cada decimal individualmente, mientras que el binario natural toma un
decimal completo.

Al usar sólo 10 de las 16 combinaciones posibles con 4 bits, existen 6 combinaciones que
no son válidas en BCD. Estas combinaciones son las correspondientes a los números 10
a 15 decimales
Obviamente, el pasaje de BCD a decimal se hace en forma exactamente inversa a la
explicada: se toma el número BCD y se agrupan sus bits de derecha a izquierda en
conjuntos de a 4 bits (similar a la conversión hexadecimal a decimal) y se obtiene el
decimal de cada cuarteto.

La ventaja principal del BCD es la facilidad de conversión a decimal y desde decimal. En


binario, el hardware para conversiones a/desde el decimal crece exponencialmente con el
número de bits. En BCD, cada dígito se asocia exactamente con 4 bits; para 2N dígitos se
necesita sólo el doble de hardware que para N.
Desde ya, existen contadores integrados que permiten realizar un conteo en BCD e,
incluso, permiten al usuario seleccionar si desean realizar el conteo en binario o BCD (por
ejemplo, contador CMOS 4029).
La desventaja más importante del BCD radica en su relativa ineficiencia ya que, como se
dijo, sólo utiliza 10 de las 16 combinaciones posibles (62,5%). Esto hace que el número
de bits necesarios para representar un número decimal en BCD sea mayor que el
necesario en binario natural.

3
Electrónica Digital

Las aplicaciones de este código se encuadran en voltímetros digitales, frecuencímetros,


cronómetros, etc. es decir en todo sistema que implique la lectura/escritura de información
por parte de un operador.
Su uso en cálculos (aritmética lógica) no es común porque al no ser eficiente requiere de
mayor espacio de memoria y dificulta las operaciones aritméticas reduciendo la velocidad
del sistema.

Defina y muestre un diagrama general de un sistema secuencial. Indique la


diferenciación con un sistema combinacional.

Circuitos digitales secuenciales (lógica secuencial)


Las salidas dependen del valor actual y de valores anteriores de las entradas del circuito

Ejemplo: Cálculo de frecuencia cardiaca (promedio)

Circuitos digitales combinacionales (lógica combinacional)


Las salidas sólo dependen del valor de las entradas en el momento actual

Ejemplo: Circuito de alarma de un monitor cardíaco

Explique que es un código autocomplementario. De ejemplos


Un código binario es autocomplementario cuando el complemento a 9 del número N se
obtiene invirtiendo bit a bit el número N.
Definimos el complemento a 9 de un número N que es el que se obtiene de hacer 9-N.
Por ejemplo, el complemento a 9 de 4 es 5 y el complemento a nueve de 8 es 1.
¿Porqué son útiles los autocomplementarios?
Porque la resta de decimales se hace precisamente haciendo una suma del minuendo
más el complemento a 9 del sustraendo

4
Electrónica Digital

Al Exceso 3 y al Aiken pueden agregarse otros códigos BCD ponderados


autocomplementarios con pesos como: 4,2,2,1 o 3,3,2,1 o 6,3,1,-1

5
Electrónica II

TEMA II
Ventajas y desventajas de utilizar la condición NO IMPORTA (X)
Existen situaciones den las cuales algunas combinaciones de la entrada n nos importa su
valor a la salida, entonces al realizar la tabla de verdad y el mapa K, indicamos con la
salida de estas combinaciones con la condición NO IMPORTA (X)
Al realizar el mapa K, la X tomará el valor 1 o 0 según nuestra conveniencia
 Ventaja: se utilizan para minimizar el número de grupos para obtener una salida más
simple, es decir, menos compuertas.
 Desventaja: podemos obtener una salida que no deseamos, como un estado que no
pertenece al código.

Tenemos la posibilidad de 2 enfoques


 Costo mínimo: los valores de X se eligen para utilizar menos circuitería,
reduciendo el costo pero con el riesgo de entrar a un bucle infinito.
 Riesgo mínimo: los valores de X serán 0 para evitar un estado erróneo, requiere
más circuitería.

6
Electrónica II

TEMA III
¿Que es una entrada schmitt trigger?
Existen circuitos con entradas Schmitt trigger, estas están diseñadas para aceptar una
señal que cambia con lentitud y produce una salida libre de oscilaciones, la salida tendrá
tiempos de transición muy breves (10 ns) independientes de la entrada.
La salida cambia de ALTO a BAJO hasta que la entrada sobrepasa el Umbral de voltaje
de ascenso VT+ y permanecerá hasta que se encuentre por debajo del Umbral de
voltaje de descenso VT-

Dibujar un circuito PISO de 4 bits


PISO: entrada paralelo – salida serie

7
Electrónica II
Cuando tenemos un 1, habilitado, se cargan los datos de los FFs, con el mismo pulso de
CLK, porque es una entrada en paralelo
Si tenemos un 0, inhabilitado, se activan las entradas síncronas y obtenemos uno a uno
los datos (salida Serie)

Definir entrada asíncrona y síncrona de un FF. Dé ejemplos de c/u.


 Entrada síncrona: los FFs poseen entradas cuyo efecto a la salida está
sincronizado con una señal de entrada denominada reloj (CLK). También se las
denomina entradas de control. Ej: J, K y D
 Entrada asíncrona: son entradas del FF que operan independientemente de las
entradas síncronas y del reloj. Pueden llevar al FF a un estado (BAJO o ALTO) en
cualquier momento sin importar en que condición se encuentren las demás
entradas. También se las denomina dominantes. Ej: Preset, Clear, Set, Reset.

Muestre el circuito de un registro SIPO de 4 bits


SIPO: entrada serie – salida paralelo
Posee una entrada de borrado
La entrada es un
desplazamiento y la salida un
almacenamiento
Con 4 pulsos de reloj (CLK) se
cargan los registros

¿Qué compuertas utilizaría si tiene una senoidal y quiere una cuadrada?


Utilizaría una compuerta con entradas Schmitt trigger porque puede trabajar con señales
que varían lentamente y produce una salida sin oscilaciones (ruido)
Por ejemplo el inversor con entrada Schmitt trigger
La salida cambia de ALTO a
BAJO hasta que la entrada
sobrepasa el Umbral de
voltaje de ascenso VT+ y
permanecerá hasta que se
encuentre por debajo del
Umbral de voltaje de
descenso VT-

8
Electrónica II
Ventajas de una entrada síncrona Reset sobre una reset asíncrona.
Una entrada reset síncrona para resetear el FF debe esperar un flanco asertivo de la
señal de reloj CLK. En cambio, una entrada reset asíncrona reseteara el FF en cualquier
momento independientemente de la señal CLK.

Parámetros de temporización del FF


 tsetup tiempo de establecimiento: mínimo tiempo que D debe estar en nivel
estable antes de que ocurra la transición en CLK.
 thold tiempo de retención: mínimo tiempo que D debe estar en nivel estable
después de que ocurra la transición en CLK.

Retardos en la propagación tp (tpLH, tpHL)


Siempre que una señal cambie el estado de la salida de un FF, existe un retraso desde el
instante en que se aplica la señal hasta que la señal de salida realice un cambio.

tREC: tiempo de recuperación: el mínimo entre la


desactivación “simultánea” de las entradas de control.

Frecuencia máxima de CLK, fCLK


Es la máxima frecuencia que se puede aplicar a la
entrada de reloj CLK de un FF para su correcto
funcionamiento. Indica la máxima velocidad de
propagación

9
Electrónica II
Anchos de pulso (CLK y entradas asincrónicas) tW
twL: tiempo minimo que la señal CLK debe permanecer en BAJO antes de pasar a ALTO
twH: tiempo minimo que la señal CLK debe permanecer en ALTO antes de pasar a BAJO
tw: tiempo minimo que la señal CLK debe permanecer en BAJO antes de pasar a ALTO

Tiempos de transición del CLK (rise time / fall time) tr , tf


 Tiempo de subida (rise time) tr: intervalo de
tiempo entre un punto de referencia de una onda y
un segundo punto de referencia de mayor
magnitud en la misma onda
 Tiempo de bajada (fall time) tf: intervalo de
tiempo entre un punto de referencia de una onda y
un segundo punto de referencia de menor
magnitud en la misma onda

10
Electrónica II
Tema IV
Ventajas de los contadores Johnson
La principal ventaja es la decodificación de cada conteo de salida, se necesita una
compuerta con solamente 2 entradas independientemente del número de FFs.
Es un punto medio entre los contadores de anillo y binario.
Con respecto al número de FFs, usa menos que un anillo pero más que un binario.
Con respecto a la circuitería de decodificación, posee menos que un binario pero más que
un contador de anillo (el de anillo no tiene).

Principal limitación de los contadores asincrónicos


Tienen un límite de frecuencia de operación debido a los retardos de propagación
inherentes de cada FF. El período entre los pulsos de entrada debe ser mayor
que el retraso de propagación total del contador. Entonces para que el contador
opere correctamente necesitamos que:
𝑇𝐶𝐿𝐾 ≥ 𝑁 × 𝑡𝑝
1
𝑓𝐶𝐿𝐾𝑚á𝑥 =
𝑁 × 𝑡𝑝

Donde N es el número de FFs y t p es el retardo de propagación.

Explique que es un contador con salidas decodificadas ¿Cuántos bits tiene un


contador Johnson con 10 salidas decodificadas?
Un contador con salidas decodificadas es un circuito lógico que genera N salidas
diferentes, cada una detecta (decodifica) cierto estado del contador.
Las salidas del decodificador pueden diseñarse de manera que coloquen un ALTO o
BAJO cuando ocurra la detección.
Para un contador Jhonson con 10 salidas decodificadas el número de bits será:
MOD  2  N  10  N  10 2  5 bits

¿Cuántos FFs tiene un contador asincrono MOD 8? Dibuje

Tenemos que MOD  2  8  N  3


N

11
Electrónica II
Entonces un contador MOD 8 tiene 3 FFs

Este es el esquema de un contador MOD 8 activo por flanco descendente, el conteo es


ascendente.

Grafique el circuito que se utiliza para corregir los glitches que se pueden generar
al decodificar un contador
Se utiliza una señal de habilitación (en el Tocci la denomina señal estroboscopica) para
mantener deshabilitadas las compuertas de decodificación hasta que todos los FFs hayan
alcanzado un estado estable en respuesta a la transición negativa del CLK.

También podemos colocar un registro

Cuando llega la señal de CLK, el registro muestra el estado anterior, en el siguiente CLK
mostrará el estado actual.

12
Electrónica II
¿Por qué se producen glitches (espigas) cuando se decodifica un contador binario?
En los contadores asincrónicos, los retardos entre las transiciones de los FFs pueden
causar problemas al decodificar un contador.
El problema se presenta como un mal funcionamiento en la decodificación (glitches), en
las salidas de algunas compuertas de decodificación.

13
Electrónica II
Dibuje un contador de anillo de 4 bits y mencione características

Es el contador más simple, es un registro recirculante, donde el último FF está conectado


al primero. Se construye con FF D o FF JK. El MOD=N donde N es el número de FFs; se
inicia un FF en 1 y los demás en 0. No requieren decodificación.

Decodificación de un contador ¿para que sirve decodificar un contador?


Una de las aplicaciones es que la decodificación electrónica del contenido de un contador
sirve para normalizar los resultados de una operación de manera inmediata.
Otra aplicación es que se usa para controlar automáticamente la sincronización o
secuencia de operaciones.

14
Electrónica II

TEMA V
Explique porque se producen las espigas (glitches) en un decodificador binario
En los contadores asincrónicos, los retardos entre las transiciones de los FFs pueden
causar problemas al decodificar un contador.
El problema se presenta como un mal funcionamiento en la decodificación (glitches), en
las salidas de algunas compuertas de decodificación.

Realizar un decodificador utilizando un demultiplexor

15
Electrónica II
Ventajas del LCD sobre el 7 segmentos
Ventajas Desventajas
• Bajo consumo • Angulo de visión
• Versatilidad: números, caracteres y gráficos
• Monocromáticos y en colores
• Con o sin luz de fondo (backlight - BL)
• Diseños atractivos y con más información
• Controlados por comandos (displays ‘inteligentes’)

Si se activan las entradas 5 y 6 de un decodificador de prioridad ¿Qué sale?


Si hablamos de un decodificador de prioridad
saldrá la salida más alta.

Decodificador como demultiplexor

16
Electrónica II

TEMA VI
¿Qué es alta impedancia y en que caso lo vemos?
Alta impedancia (ALTA Z o Hi-Z) es el estado de una salida que no esta en BAJO o
ALTO, puede verse como un circuito abierto. Si conectamos esta salida en estado bajo,
no afectaría al circuito. Esto evita los cortocircuitos.
En memorias evita cortocircuitos y los coloca en bajo consumo.
Se utiliza para intercambiar salidas de CI (en paralelo) sin sacrificar la velocidad de
conmutación.

Desarrolle margen de ruido


Margen de ruido es una medida cuantitativa de la inmunidad al ruido, que es la
capacidad del circuito para tolerar voltajes de ruido en sus entradas.
El margen de ruido en estado ALTO es
VNH  VOH (min) VIH (min)
El margen de ruido en estado BAJO es
VNL  VIL(max) VOL(max)

¿Qué es salida colector abierto?


Existen situaciones donde varios dispositivos digitales deben compartir el uso de un
alambre para transmitir una señal hacia algún dispositivo de destino.
Cada salida puede ser ALTO o BAJO por lo que es un problema y las salidas no se
pueden conectar juntas.
La solución son las salidas de colector abierto (TTL) o drenador abierto (CMOS)

17
Electrónica II

¿Qué tiene que tener en cuenta para conectar una CMOS manejado por TTL?
Si comparamos corriente, no hay
ningún inconveniente en conectar una
salida TTL a una entrada CMOS
Si comparamos tensión, vemos que
VOH (min) de un TTL es bajo para el
VIH (min)
de CMOS
Lo podemos solucionar de la siguiente
forma: conectamos la salida del TTL
en 5 V con una resistencia activa en
ALTO, esto ocasiona que la salida
TTL se eleve a 5 V.
Para CMOS de alto voltaje, como no
se puede conectar TTL a V, se debe usar un buffer de colector abierto o un convertidor de
nivel.

18
Electrónica II
¿Cuáles son los efectos de sobrepasar el fan out permitido?
Fan out (factor de carga de salida): es el número máximo de entradas lógicas estandar
que una salida puede manejar confiablemente
Para determinar el fan out se necesita conocer la corriente de salida IOL (max) e IOH (max)
Corrientes de salida IOH, IOL
• IOH: corriente en un terminal de salida con
condiciones de entrada tales que, de acuerdo a la
especificación del dispositivo, establece un nivel alto
en la salida. Corriente máxima que puede suministrar la salida en
estado alto manteniendo un voltaje superior a VOH (min).

• IOL: corriente en un terminal de salida con


condiciones de entrada tales que, de acuerdo a la
especificación del dispositivo, establece un nivel
bajo en la salida. Corriente máxima que puede consumir la salida en
estado bajo manteniendo un voltaje inferior a VOL (max).

IOL (max) I OH (max)


fan out L  fan outH 
I IL (max) I IH (max)

Si sobrepasamos el fan out


1. VOL > VOLmax
2. VOH < VOHmin
3. Aumento del retardo de propagación
4. Aumento de los tiempos de subida y bajada
5. Aumento de la temperatura de operación

No se pueden garantizar los voltajes de nivel lógico

¿Qué es el tercer estado? Explique ¿donde se utiliza? Mencione


Los Cis pueden tener 3 estados: ALTO, BAJO y ALTA Z (Hi-Z)
El estado ALTA Z se denomina tercer estado.
En el caso del TTL, es una condición en la que ambos transistores de la configuración tipo
totem se apagan de manera que la terminal de la salida sea una alta impedancia
conectada a tierra y Vcc, es decir, no es ALTA ni BAJA.
Esto permite interconectar las salidas de CI (en paralelo) sin sacrificar la velocidad de
conmutación. Sólo una de las salidas de 3 estados puede estar habilitada a la vez. Se
utiliza en TTL, CMOS, buffers, registros, decodificadores, multiplexores, convertidores
A7D, memorias y microprocesadores.

19
Electrónica II

¿Cuál es la función de los capacitores colocados en las salidas de CI,


principalmente en TTL?
Los TTL sufren de corrientes transitorias u oscilaciones momentáneas de que se generan
internamente debido a la estructura de salida tipo tótem.
Cuando la salida cambia de BAJO a ALTO, existe un corto intervalo de tiempo (2 ns)
durante la transición donde ambos transistores son conductores y se genera un pico de
corriente (drenado de Vcc) relativamente grande (30-50 mA). La duración del transitorio
se extiende por los efectos de la capacitancia de carga a la salida del circuito
(representa varias capacitancias), que debe cargarse hasta llegar a ALTO.
Para solucionarlo se filtra mediante pequeños capacitores de radiofrecuencia conectados
de Vcc a tierra (para “poner en corto” estos picos de alta frecuencia), lo que se denomina
desacoplamiento de la fuente de alimentación. Generalmente se usa un capacitor
cerámico de 0,01 µF o 0,1 µF.

Consecuencias: en un circuito complejo, puede haber muchas salidas TTL que cambien de estado al mismo
tiempo. El efecto acumulativo de todos los picos de corriente será producir un pico de voltaje en la línea
común de Vcc.
20
Electrónica II

Explique porque se producen espigas de consumo en CMOS


Cada vez que una salida CMOS
cambia de BAJO a ALTO se debe
suministrar una corriente de carga
transitoria a la capacitancia de la
carga. Esta capacitancia consiste
en las capacitancias de entrada de
las cargas que se están
manejando y la capacitancia de
salida del propio dispositivo.
Estos picos de corriente son
suministrados por VDD, son de 20
a 30 ns y 5 mA.
A medida que aumenta la
frecuencia, habrá más picos de corriente por segundo y el consumo de corriente
aumentará.

¿Se puede usar un clock de 3 V en estado ALTO y 0 V en estado BAJO en un CMOS


alimentado con 5 V?

No se puede usar porque VIH (min)  3 V , tenemos que VIH (min)  3, 5 V


Si para las series 74ACT y 74HCT porque VIH (min)  2 V

¿Qué tendría que tener en cuenta si conecta una salida CMOS a una entrada TTL?
Las salidas CMOS pueden proporcionar suficiente voltaje VOH para satisfacer el
requerimiento de entrada TTL en el estado ALTO (VIH ), lo mismo con la corriente.
Para estado BAJO, algunos CMOS (4000B) tienen baja IOL para las grandes IIL de las
TTL.
Para esto se colocan buffers que aumentan la corriente.
21
Electrónica II
Para CMOS de alto voltaje, se utiliza un modificar de nivel de nivel que disminuye el
voltaje.

22
Electrónica II
¿Por qué una entrada TTL conectada a tierra por una resistencia, puede ser un 1
lógico?
Porque conectando una entrada a traves de una resistencia estamos cerrando el circuito y
según el valor de la resistencia tendrá una caída de tensión que si supera 2,4 V se pone
en ALTO.
V
R
IH (max)

IIH (max)
VIL(min)
R
IIL(min)

Explique qué entiende por colector abierto y para que se utiliza


Existen situaciones donde varios dispositivos digitales deben compartir el uso de un
alambre para transmitir una señal hacia algún dispositivo de destino.
Cada salida puede ser ALTO o BAJO por lo que es un problema y las salidas no se
pueden conectar juntas.
La solución son las salidas de colector abierto (TTL)

Colector abierto: el colector del transistor inferior de la configuración totem pole está
conectado directamente a la salida. De esta forma se eliminan Q3, D1 y R4.
En estado BAJO → Q4 está encendido
En estado ALTO → Q4 está apagado
Como el circuito no tiene forma de “jalar” un 1 lógico se conecta una resistencia Rp de
salida

23
Electrónica II

TEMA VII
Diagrama temporal de las SRAM

24
Electrónica II

25
Electrónica II

26
Electrónica II
Diagrama temporal de las DRAM

27
Electrónica II
Defina tiempo de acceso y tiempo de acceso a chip
 tiempo de acceso tAA: tiempo necesario para tener una salida estable de datos
después de un cambio de dirección, con las entradas de control asertivas. Es el
dato que se especifica como principal en las hojas de datos (“SRAM de 70 ns”).
 tiempo de acceso de selección de chip tACS: tiempo necesario desde CS asertiva
y la dirección establecida hasta salida estable de datos.
 tiempo de habilitación de salida tOE: el tiempo que necesitan los búferes para
salir del estado de HiZ una vez que CS y OE son asertivas y la dirección está
establecida.
 tiempo de deshabilitación de salida tOZ: el tiempo que necesitan los búferes para
deshabilitarse cuando CS o OE dejan de ser asertivas.
 tiempo de retención de salida tOH: tiempo que los datos permanecen válidos
después de un cambio de dirección.

Explicar porque las memorias permiten una alta impedancia en su bus de datos
Las memorias poseen la opción de ALTA Z porque los bus de datos manejan información,
pueden estar conectadas a otros circuitos o compuertas debido a que este bus es común
a varias salidas.
Se deben evitar cortocircuitos o interferencias de información debido a distorsión de datos
y niveles lógicos. Para esto, los dispositivos unidos al bus de datos tendrán salidas
triestados o estarán unidas a buffers de 3 estados.

Funciones de las líneas RAS y CAS de una DRAM


 RAS: cuando es asertiva almacena la dirección del renglón
 CAS: cuando es asertiva almacena la dirección de la columna

28
Electrónica II

Defina espacio de direcciones de un CPU


Espacio de direcciones
Es la capacidad de direccionamiento de la CPU y está definido por el tamaño del bus de
direcciones.

Explique la principal característica de los principales metodos de selección de


memoria: lineal y decodificada
Métodos de selección de las memorias
 Selección lineal
• Sistemas pequeños, cuando sobran líneas del bus de direcciones
• Se necesitan tantas líneas de dirección como chips de memoria contenga el
banco

29
Electrónica II
 Selección decodificada
• Sistemas más grandes
• Aprovechamiento integral del bus de direcciones
• Se basa en decodificar las nuevas líneas de dirección
• Reduce la cantidad de líneas de dirección del banco final

¿En que casos es recomendable el uso de memorias MROM?


Las MROM son memorias programadas de fábrica, se utilizan negativos fotográficos
denominados mascarillas que se usan para controlar las interconexiones electrónicas en
el chip. Estas mascaras son muy costosas por lo que es recomendable el uso de MROMs
cuando se necesita una gran cantidad de memorias programadas de forma idéntica.

Explique las diferencias entre EPROM y EEPROM (o E2PROM)


EPROM: pueden ser programadas por el
usuario, borrada y reprogramada. No es
volátil. Para programarlas se aplica
voltaje (10 – 21 V) durante el tiempo
necesario en un circuito especial.
Formadas por MOSFET, cada celda
almacena un 1 lógico. Para borrarla se la
expone a luz UV a través de una ventana
sacándola de su base, se borra
completamente.
Tiempo de borrado: 30 min

30
Electrónica II

EEPROM: igual que la EPROM. La diferencia es que los MOSFET tienen una pequeña
lámina de oxido en el drenador para poder borrarlas eléctricamente sin retirarla de la base
y además puede borrarse por palabra.
Tiempo de borrado: 10 mseg
Ventajas Desventajas
• Borrado eléctrico • Menor densidad
• Programación por byte • Precio
• No requiere extracción del circuito

Diferencias entre SRAM y DRAM

31
Electrónica II

DRAM -- Dynamic RAM


• Tecnología MOS
• Almacenamiento en ‘capacitores’ MOS
• Requieren “refresco” aún energizadas (2 a 16 ms)
• Alta capacidad de almacenamiento / Alta densidad , bajo costo por bit almacenado
• Velocidad de operación media
• Bajo consumo

• Densidad: 4 veces mayor a las SRAM


• Costo por bit: -25% de las SRAM
• Potencia: -50% a -20% de las SRAM

Aplicaciones
• Requerimientos de alta capacidad de almacenamiento
• Memoria principal de PCs

32
Electrónica II
Otras cosas que hay que saber

33
Electrónica Digital

• Bus de direcciones: especifica la dirección o posición de memoria a ser leída o escrita.


• Bus de datos: aplica el dato a escribir o recibe el dato leído
• Bus de control: establece las operaciones a realizar
• CS’ (Chip Select) o CE’ (Chip Enable)
• R / W’ (Read/Write)
• OE’ (Output Enable)

34
Electrónica Digital

TEMA VIII

35
Electrónica Digital

36
Electrónica Digital

37
Electrónica Digital

38
Electrónica Digital

39
Electrónica Digital

40
Electrónica Digital

41
Electrónica Digital

42
Electrónica Digital

43
Electrónica Digital

44
Electrónica Digital

45
Electrónica Digital

46
Electrónica Digital

47
Electrónica Digital

Finales

___2017___
1-¿Qué aplicaciones tiene el código Gray? Ventajas
2-¿Qué código para representacion de numeros con signo usaría? ¿Por que?
3-¿Qué limitación tienen los contadores asincrónicos?
4-¿Por qué es necesario colocar capacitores entre los pines de alimentación de los CIs digitales?
5-¿Por qué aumenta el consumo integrado digital con la frecuencia de conmutación de sus salidas?
(independientemente de su tecnología).
6-Diagrama de tiempo de un ciclo de escritura de una SRAM.
7-¿Que sucede cuando una línea en el bus de direcciones no es tenida en cuenta en la lógica de selección
de una memoria?
8-Que es y como funciona un decodificador.
9-En que caso emplearía una EEPROM
10-Diferencias entre circuito programable y configurable

___2015___
1-Ventajas y desventajas de utilizar la condición NO IMPORTA
2-Diferencias entre SRAM y DRAM
3-Defina espacio de direcciones de un CPU
4-Explique qué es un código autocomplementario. De ejemplos
5-¿Por qué aumenta el consumo de los TTLs al aumentar la frecuencia de conmutación a la salida?
6-¿Qué es el tercer estado? Explique ¿Dónde se utiliza? Mencione
7-Tiempos de propagación y tiempos de transferencia.
8-¿Qué código usaría para representar un número negativo? ¿Por qué?
9-¿Qué es la macrocelda de un PLD genérico?
10-Hacerse una pregunta y responderla. Se evalúa originalidad.

48

Você também pode gostar