Você está na página 1de 11
Prof. Dr. rer. nat. Daniel Duarte Abdala J] GSI013 - Arquitetura e Organizagéio de Computadores “ Lista 1 - Revisdo: Sistemas Numéricos Posicionais, Algebra de Boole, Portas Logicas e Logica Combinacional 1 Escreva uma tabela de correspondéncia para as bases decimal, dinaria, octal ¢ hexadecimal para 08 niimeros Oyo a 32to. Descreva as regras de contagem utilizadas pelos sistemas numéricos decimal, binério, octal e hexadecimal Escreva uma tabela de poténcias para as bases 2, 8 10 © 16. A tabela deve listar os valores das poténcias de 0 a 10. Converta 0s seguintes niimeros binérios para o sistema numérico decimal: a. 10011002 2. 10102 b. 11142 f, 100012, ce. 111112 4g. 10101010, d. 1000, h. 440011000111010, Converta os seguintes numeros decimais para o sistema numérico bingrio: a. 42:0 ©. 80810, b. 780 #420010 ©. 6400119 9. 13110 4d. 16383; h. 542850 Quantos algarismos _binarios (casas) sa0 Necessdrios para representar os —nimeros decimals a. 42:0 ©. 1234429 b. 1210 £. 34310 ©. 210 9.7.0 4. 1710 h. Bio Converta os seguintes numeros decimais em binatio: a. 0,125 10 ©. 8,125: b. 0,062510 £.17,335;0 c.0.710 9. 12,625:0 d. 0.9210 10,100 Converta os seguintes nimeros hexadecimais para bindrio: a. 426 ©. ATFD 5 i. DADOss b. 88% 1 FFFF ys j. FIFOs ©. Tig 9. FOCAys k. BOBAre d. 3B8C ig CAA. L BEBE. Converta para o sistema hexadecimal os seguintes ntimeros binatios: a. 1001100, ©. 10102 b. 11142 £, 100012, 1111112 4g. 10101010, d. 10002 h. 4100110001110102 10. Converta os seguintes nimeros decimais para 0 sistema numérico hexadecimal: a. 421 ©, 8083) b. 7840 1. 4200i6 1. 64001:0 9. 13110 4. 1638310 h, 54280 44. Um inventor maluco criou um computador com arquitetura x24, ou seja, as palavras que este computador processa a cada ciclo de clock possuem 24 bits. Responda as seguintes perguntas: ‘a. Considerando que 0 tipo INTEIRO nao sinalizado (unsigned int) desta arquitetura € representado por exatamente uma palavra, qual o menor @ maior niimero passivel de ser representado? b. Quantas palavras serao necessérias para representar as seguintes quantidades? i 420 ii, 167772160 ©. Crie um sistema numérico duoquatrodecimal (24) a semelhanga do sistema numérico hexadecimal para ser ullizado nesta arquitetura x24. 12. Complete os seguintes graficos de conversao de bases: a 13. Quanto vale em decimal a soma dos (digitos. bits, octetos, hexetos) do seguintes nimeros: a. 429 =442=6 b. 101010, c. 778745 d. 4AACD ie . FFABCis 14, Esoreva os seguintes nlmeros sob a forma de somas de suas pot8ncias: 4210 4x10" +2x108 102410 40960 819%y0 101010, 411911111102 100110012 0111101010, 7s 425 FOFAss BABACA\s |. BBA: DADO5,5 BEBIDAs = n, 0, 45. A terceira guerra mundial explode! Esta foi uma guerra nuclear @ seu resultado foi a quase total aniquilagao da espécie humana. A civiizacao 6 toda destruida e como heranga da guerra nuclear, dentre as varias mutagdes induzidas nos poucos seres humanos remanescentes, ressalta-se 0 fato de que os humanos desenvolveram um sexto dedo em cada mao. Lentamente @ populagdo cresce, a ciéncia é toda reinventada, @ consequentemente os sistemas _numéricos posicionais, No entanto 0 novo sistema numérico posicional adotado pelos seres humanos duodecimal. A tabela de correspondéncia entre 0 sistema duodecimal ¢ decimal € representada a seguir Guodecimal_|_ decimal 12) | molo}of>! Joon] nfes|na) sf} 16. Os escrevem abaixo 0 seguinte: GSI013 - Arquitetura e Organizagéio de Computadores “ Prof. Dr. rer. nat. Danie! Duarte Abdala H 7 T 8 J 9 K 10 L 1 M 12 Responda as sequintes perguntas: a. Quanto equivale om decimal a soguinte ‘quantidade em duodecimal i. ABCs DG. ii, MMArs iv, MAAMW;2 b. Adicionalmente, esta segunda _civilizagao humana utiliza uma lingua muito simples que associa uma das 12 possiveis letras de seu alfabeto a_um numero. Qual palavra seria representada pela quantidade 1024:0? Desafio: Uma espagonave alionigena acaba de Pousar no meio do campo de futebol da UFU" Todos os alunos @ funciondrios se aproximam cautelosamente. Uma comporta se abre © de dentio da nave saem dois ETs. Os espertos alunos de Sistemas Digitais notam de imediato {que 0s alienigenas possuem apenas 3 dedos em cada uma de suas duas maos. Eles tentam efetuar um primeiro contato. Eles pegam um graveto e escrevem no chao 0 seguinte: Tretst4+i1s16171s8 9 10 ETs olham rapidamente 0 que foi escrito 2;3;4[s;el;7}sa]s [0 T 1 Ls wlets Pa te Pat A soguir os ETs desenham 0 seguinte: 17. 18, “aa @ save. Represents os seguintes ntimeros em binério utilizando a notagao de inteiros sinalizados. Utilize palavras de 16 bits: Qual 6a cistancia entre o planeta dos ETsea terra? a 4240 2. -80810 b. 78:0 f. 420010 ©. -32768 9.13449 6. 163835 h. 5420.0 Converta os seguintes numeros para decimal a, 00101010 0. 14119111 b. 10101010 . 00000000 Prof. Dr. rer. nat. Daniel Duarte Abdala J] GSI013 - Arquitetura e Organizagéio de Computadores nN c. 00001111 d. 01010101 9. 11110000 h. 00001111 19. Escrova os soguintes ntimeros sob a forma de somas de suas poténcias: 42,4210 4x10"+2x10"4x 1042x107 1024, 10109 40,969 81,9110 1010,102 144111,11110, 1001,10012 011110,1010, TT 42124, FOFAss BABACAys B1,BA,5 DA,D05;5 BEB1.DA,. eee ee 20. Quantos bits equivalem a: a) 1 byte b) 1 Pbyte 0) 1 Kbyte d) 1 Ebyte ©) 1 Mbyte f) 1Zbyte 9) 1Gbyte h) 1Ybyte i) 1Toyte i) 21. E comum nomear o primeiro e 0 tiltimo bit de uma palavra, O que significa MSB e LSB neste contexto? 22. Considere a seguinte representacao de numero, inteiros sinalizados: Quais s4o 0 maior @ menor inteiro representavel por palavras com 0 seguinte nmero de bits: a) 2bits b) 16 bits ©) bits d) 32bits @) Bbits f) 64 bits 23, Escreva todos os nimeros (positives e negativos) representaveis em complemento de 1 para as palavras dos seguintes tamanhos: a) Sbits b) Sbits ©) 4 bits 4) 6 bits 24. A oxisténcia de dois zeros na representagao em complemento de 1 traz alguma desvantagem? Justifique. 25, Escreva todos os nimeras (positivos e negativos) representavels em complemento de 2 para as palavras dos seguintes tamanhos: a) 3bits b) Sits ©) 4bits d) 6 bits 26, Dados os complementos de 2 abaixo, verifique a que decimal negativo eles pertencem. a) -1011101 b) -1010101100 c) -11010111 @) 1011110111 e) -101110111 f) -11011011 27. Quanto vale em decimal os seguintes nimeros representados em ponto flutuante. Considere 1 bit para sinal 4 para expoente e 3 para mantissa: a) 00000001 b) 01000004 ©) 10000111 d) 10114010 ) 00010101 f) 11011011 28. Considere a seguinte representagao em ponto futuante: CLOW) 2. ‘expoente manta Quais sao 0° maior” e menor nimeros representados por esta palavra? 29. As variavels Booleanas s40__normalmente representadas por letras maitisculas do alfabeto ‘Que valores tais varidvels podem assumir? 30. Existem trés operagdes basicas a pattir das quais, todas as outras fungdes ldgicas podem ser sintetizadas. Quais sao elas? Fornega os diversos simbolos utiizados para cada uma delas, suas tabelas verdade para duas varidveis ¢ 0 desenho logico de cada uma datas. 31. Fornega a tabela verdade dado o diagrama de tempo abaixo: Entrada 1 aida 32, Com relago a tabela verdade do exercicio anterior, fomega um circuito digital que a implementa; 33, Uma expresso ldgica 6 uma fungdo que aceita apenas variaveis Booleanas e produz como salda um valor verdadeiro ou falso dependendo dos valores de suas variveis de entrada. Fomeca a tabela verdade para as seguintes fungdes Booleanas: a) FAB) = @B)EC b) FAB.) =(A+B).C ©) FABC)=(A+B).(A+0) d) F(A.B,C,D) = (A+B).(CTD) ¢) F(A.B,C) = (A.B) + (A.C) + (B.C) 34. Existe, tal como na algebra comum, muitas propriedades da algebra Booleana. Complete as seguintes igualdades das propriedades listadas abaixo: b) X#x: d) x. 35, 36. 37. 38. 39, 40. a 42. e) K+ g) Xo i) k) X(t#Y)= No oxeky Explique ¢ dé exemplos de como a propriedade comutativa se processa, Explique e dé exemplos de como a propriedade associativa se processa, Explique @ dé exemplos de como a propriedade distributiva se processa. Teorema de DeMorgan é dado como segue: "O complemento do produto & igual 4 soma dos complementos.” Prove via tabela verdade que: a) AB=A+B b) AFB=AB Levante a expresso booleana a partir dos circuitos propostos ) oo 5 {| )-e °c) Eaten... GSI013 - Arquitetura e Organizagéio de Computadores “ Prof. Dr. rer. nat. Daniel Duarte Abdala a tabela verdade da soma. Considere 0 ‘vai um ‘como um bit de entrada extra, 43. Existe, tal como na algebra comum, muitas propriedades da algebra Booleana. Complete as seguintes igualdades das propriedades listadas abaixo @ fomega a tabela verdade para cada uma delas: m) X+ n) X+X: 0) X4 p) X. q) X+1= ) s) XO: » u) v) w) X(t4Y)= x) X+Ry= 44, Indique a saida de cada um dos circuitos abaixo: ° 1 1 )>—* Ss reo 2 45. Simplifique as seguintes expresstes algébricas. Liste na coluna da esquerda qual propriedade esta sendo usada para cada passo da evolucdo € construa 0 circuito correspondent antes e depois da simplificagae: a) G+B+0).4+8+0) b) BC) + (4BC) + (ABC) + (4BC) + (ABC) ©) ABCD + (ABCD) + (ABCD) + (ABCD) ¢) e) (ABCD) + (ABCD) ) ae 9) AF BC.D4AB h) ABCD + CD i) ABCDE + ABC + DE+CD+ 4D +aB 46. Dada as tabelas verdade abaixo: a) Construa 0 circuito que a implementa; b) Levante a expressao booleana correspondente; cc) Simplfique a expressao. & Dadas as expressoes Booleanas abaixo, projete 05 circuits digits: a) (A.B) +C+(CD) b) @+B+0.C+8.C4R0 o) Ag.6.0+4c.5+8.C.5+05 d) ABYACHAD+B.C+BDYCD 9) AB+eD Construa a tabela verdade para equagdes do exercicio anterior. Construa um circuito capaz de somar dois ndimeros de 4 bits cada.Diea, comece levantando todas as 47. Levante a tabela verdade dos seguintas circuitos, légicos © entao identifique para cada um doles a ‘operacao légica que eles simulam: Prof. Dr. rer. nat. Danie! Duarte Abdala J] GSI013 - Arquitetura e Organizagéio de Computadores “ «x Y 48. Construa trés_circuitos digitais que implementam as fungdes E, OU e NAO utllizando para tal apenas portas NAO-OU 49. Explique 0 que s40 MAXTERMOS E MINTERMOS, © em que contexto eles sao utilizado, Dé exemplos. 50. Levante a expresso booleana do circuito abaixo, © 0 simplifique. (dica: lembrem-se de que ASB = AB + AB) Dy > OU > 51. Prove que: a) A+AB=A b) G+B).G+0 ©) ABC+AC+Al 0) AB+ AB =A 52. Considerando 0 contexto de transmissao_de dados, explique por que motivo faz-se necessaria a existéncia de métodos de deteceao e controle de erros. 53, Calcule © bits de paridade par @ impar para as seguintes palavras: A+BC 4 Palavra Paridade P.__| Paridade | 0001110 (0101010, O1ntttt Tt (0000000 1010101 (0010010 554. Analisando as palavras abaixo e, assumindo que 0 bit de paridade par encontra-se na posicao MSB © le esta correto, informe se houve ou nao erro de transmissao: Palavra correto 10000000001010710 (0101010701010101. TATA ‘000000000000000 (O144101911101110 56 56. 57. 58. 59, 52, 53, 54. 56. 56. . Converta os seguintes numeros em BCD 8421 101101101 101101 0011100111000000 Converta as seguintes _mensagens em ASCII (representagao em bindrio do cédigo) © acrescente um bit de paridade impar a cada simbolo. Mensagem em ASCIL “Verdao™ “Sistemas Digitais =GSI510" PALMEIRAS™ Paridade de dois niveis refere-se a um esquema de codificagao para deteccao de erros em que 0 bit de paridade € caloulado duas vezes. Para a mensagem abaixo, calcule o bit de paridade individual de cada um dos caracteres ASCII, A seguir calcule a paridade impar de toda a mensagem e inclua um byte adicional onde todos 05 bits da mensagem dever ser iguais ao bit de paridade impar calculado. “VERDAO™ Descreva com suas palavras (0 mais detalhado possivel) como funciona 0 cédigo de deteceao & ‘corregao de erros chamado HAMMING(7,4) Qual a maior palavra de dados passivel de ser codificada utiizando 0 HAMMING(7.4)? Para transmitir a seguinte mensagem "101010" utiizando 0 cédigo de HAMMING(7,4) quantas transmiss6es seriam necessérias, @ quais seriam 05 bits das mensagens codificadas? Alé quantos bits errados_ 0 cédigo de HAMMING(7.4) € capaz de identificar e até quantos bits ele é capaz de corrigir? © que ocorreria se uma mensagem codificada com 0 cédigo de HAMMING(7,4) contivesse exatamente 4 eros? Seria possivel corrigi-la? Procure na Intemet uma figura da tabela ASCII. A seguir converta para bindrio as seguintes sequéncias de caracteres: a) 42acei b) SDeser ©) NO aset d) Digital set €) 10 aa f) Sistemas sec Procure na Intemet ou no livro texto da disciplina o que & 0 bit de paridade. Explique como a paridade funciona, 0 que 6 paridade par @ impar 6 qual a principal aplicagao dos codigos de controle de erros. © que significa "BCD" no oédigo BCD 8421? para bindirio ¢ para decimal: BCD 8421 Binario ‘0100 0010 ‘0007 0000, (0011 0100) 71001 1004 71000 0114 Decimal 58. Qual 0 maior niimero_em_ decimal representavel por um ntimero em BCD8421 de 16 bits? 59, Converta 08 seguintes numeros em cédigo de Johnson para bindrio e para decimal Johnson Binario | Decimal (00000 11110 (01111 00011 11000 01111 GSI013 - Arquitetura e Organizagéio de Computadores “ Prof. Dr. rer. nat. Daniel Duarte Abdala (00001 10000 11100 11111 60. Converta os seguintes nimeros em cédigo de Excesso de 3 para binario e para decimal Excessode3 | Binario | Decimal (0111 0101 (0014 0100 1100 0011 4011 0100 1001 0110 61, Considerando 0 disco de Gray abaixo, liste o ‘c6digo de Gray (0 = branco, 1 = preto): 62. Indique qual o préximo numero considerando 0 codigo de Gray completando a tabela: Gray__| _ Preximo 0000 0011 0010 O10 0100 4100 1110 1010 1001 4000 63. Simplifique _a seguinte expresso Booleana ABCD + AB via manipulacdo algébrica. expresséo: 4. Simplifique via mapa de Veitch-Kamaugh a seguinte tabela verdade: pereysy co] ott opopt Ts oft poyt 5 5 of+f+fo rtorofe|) & [| apot+}o att oto | otto tlc [te 65. Simplifique via mapa de Veitch-Kamaugh a seguinte tabela verdade: Expressao Identidade GSI013 - Arquitetura e Organizagéio de Computadores nN Prof. Dr. rer. nat. Daniel Duarte Abdala 66. Simplifique via mapa de Veitch-Kamaugh a seguinte tabela verdade: ABCD all o all Obs: - significa don't care! 67. Simplifique via mapa de Veitch-Karnaugh a seguinte tabela verdade construa 0 circuito minimo: 68. Simplifique via mapa de Veitch-Kamaugh a AlBlolDIsS feoune tabela verdade e construa o circuito o}oToTofo o}ololifo ofo1{ofo ofol+{+fo ALS [cps ofifofofo é (ATs Tetots) of rfoti fo éjic ofetetote et é| [REE tlofofof1|) A o;oti fifo rfotott +] or fopoto - pete | |° oreo elec rete) * Sho | 5 TP pots fo thttofa 6 rropopepay| A | +pofrpop- thot Se Te rretr toy. : 74 fo fot= | Trrpot =|} a oe Th 6 5 do {5 GSI013 - Arquitetura e Organizagéio de Computadores nN Prof. Dr. rer. nat. Daniel Duarte Abdala Tl c |t ©) ABCD + (ABCD) + (ABCD) + (ABCD) Obs: - significa don't care! 69, Minimize as expresses abaixo usando para tal 0 ma de Veitch-Karnaugh: a) ABCD + ABCD + ABCD + ABCD + ABCD + ABCD é c . 6 Art t ©) ABCDE+48C+DE+CD+4D+a8 |__| B c c a - 8 5| 0 |6 b)_(Be) + ac) + ae) + (40) + HBC) Prof. Dr. rer. nat. Daniel Duarte Abdala J] GSI013 - Arquitetura e Organizagéio de Computadores nN 70. Explique para que servem muttiplexadores e demuitiplexadores, 71. Quantos bits de selegdo so necessarios para muitiplexar 0 seguinte ntimero de canais: a) 2 b) 128 o) 4 6) 256 2) 8 1) 512 9) 16 hy 1024 i) 32 i) 2088 ky 64 1) 4096 72. Projete um muitiplexador 4x1 utiizando_portas logicas. Monte a tabela de selecao de canais. 73, Represente esquematicamente (via bloco légico) O mux 4x1 construido no exercicio anterior. 74. Construa um mux 8x1 utilizando apenas blocos légicos mux 4x1. (S80 neoassarios 3 mux 4x1) 75. Construa um mux 8x1 utlizando 2 blocos Iogicos mux 4x1 @ selegao entre mulliplexadores via légica combinacional. (portas légicas) 76. Projete um muitiplexador 8x1 utiizando_portas, légicas. Monte a tabela de selecao de canais. 77. Projete um circuito muttiplexador 4x2 onde uma das saidas fomece o valor do canal de entrada e a utra © valor do canal de entrada invertido. 78. Procure n internet o dataset do mux (LS74157) € leia-o atentamente. Quantos mux 4x1 estao contidos neste Cl? 79, Projete um mux 4x1 que roteie a entrada para a saida apenas se o sinal de controle SELECT estiver habilitado. 80. Projete um demux 1x4 utiizando portas légicas. Monte a tabela de selegao de canais. 81. Represente esquematicamente (via bloco légico) © demux 1x4 construido no exercicio anterior. 82. Construa um demux 1x8 utilizando apenas blocos légicos demux 1x4, (séo necessérios 3 demux 1x4) 83. Construa um demux 1x8 utiizando 2 blocos légicos demux 1x4 @_selecdo entre muitiplexadores via l6gica combinacional. (portas légicas) 84. Projete um demultiplexador 1x8 utiizando portas, légicas. Monte a tabela de selega0 de canais. 85, Projete um mux 1x4 que roteie a entrada para @ saida apenas seo sinal de controle SELECT estiver habilitado, 86.0 citouito abaixo demonstra como podemos ‘executar a transmissao serial de uma palavra de 4 bits. Para que o mesmo funciona, faz-se necessario que os sinais de selecao (2 bit localizados abaixo do mux e demux) sejam os mesmos. Também sao necessdrios 4 “passos’ um para a transmissao de cada um dos 4 bits. =p Construa um circuito de comunicacéo serial tal como 0 exemplificado acima para palavras de 8 bits. Utilize mux e demux 1x4 e 4x1 apenas. 87. Construa um circuito que gere as fungoes légicas a seguir utilizando apenas um multiplexador de tamanho apropriado: a) F(AB.CD) = ABCD+ A@B@D b) FEAB,C)=(a+B+C)@ (ABC) ©) F(AB) = (A+B).(A+B) 4) F(AB.CD) = ABCD+ABCD+ABCD+ABCD+ABCD e) F(ABCD)=A@Boc@d f) F(ABD) = AB+AC+AD+BC+BD+CD 9) F(AB.C.D)-ABC+ABD+BCD 88, Construa’ um multiplexador de 8 entradas para 1 saida (8x1) onde cada canal a ser selecionado possui 2 bits; 89. Construa um multiplexador de 8 entradas para 1 saida (8x1) onde cada canal a ser selecionado possul 4 bits; 90. Construa um demultiplexador de 1 entradas para 8 saidas (1x8) onde o canal de entrada possui 2 bits; Construa urn demultiplexador de 4 entradas para 8 saida (1x8) onde o canal de entrada possui 4 bits; 91. Qual a diferenga entre circuitos —_cigitais, sequenciais ¢ circuitos digitais combinacionais? 92. Desenhe 0 circuito do Flip-Flop RS utiizando portas NAND © NOT ¢ liste todos os possiveis casos. Na tabela utilize as entradas § R Qa e como saida Qt. Ainda, desenhe para cada um dos casos quais valores 0 circuito assume em cada um dos pontos, . 93. Explique a diferenca entre estados ESTAVEIS E INSTAVEIS. 94. Qual a principal deficiéncia do Flip-Flop RS © ‘como podemos gerenciar a mudanga de estado de maneira controlada? 95. Desenhe 0 circuito do Flip-Flop RS comandado por pulso de clock, @ fomeca sua tabela verdade, 96. Construa 0s circuitos dos Flip-Flop RS e Flip-Flop RS comandado por pulso de clock utiizando portas NOR, 97. Desenhe 0 circuito do Flip-Flop JK, fornega sua tabela_verdade e explique que problema apresentado pelo Flip-Flops RS comandado por clock que ele resolve. 98. Explique 0 que sao sinais de PRESET e CLEAR, 99. Desenhe 0 circuito ¢ forneca a tabela verdade do Flip-Flop JK com entradas PRESET (Pr) @ CLEAR (Cin, 100. Explique porque as entradas Pr e Cir nao podem assumir 0 valor “0” simultaneamente no Circuito Flip-Flop JK com Pr e Clr. 101, Qual © principal problema apresentado pelo Flip-Flop JK @ qual a solugao apresentada para sanar tal problema. 102, Fomeca 0 circuito @ tabela verdade do Flip- Flops JK Mestre-Escravo. Diferencie entre a parte mestre € a parte escravo do circuito 103. Fomega 0 circuito e tabela verdade do Flip- Flops JK Mestre-Escravo com entradas de PRESET e CLEAR 104. Construa a representagéo em bloco légico para os seguintes Flip-Flops: a) Flip-Flop RS b)_ Flip-Flop RS comandado por pulso de clack ©) Flip-Flop Jk 4) Flip-Flop JK com entradas Pr e Cir @)_ Flip-Flop JK mestre-escravo 105. Fomeca 0 circuito e a tabela verdade do Flip- Flop tipo T. 106. Fomega o circuito e a tabela verdade do Flip- Fiop tipo D. 107. Interligue 0s quatro flip-flops abaixo de modo que 0s mesmos funcionem como um conversor serialiparalelo: i= @ =a) [uo] [ua K an Kan K an 108. Explique como funciona a paralelizagao da informagao que entra de maneira serial em um Circuito serial/paralelo. 109. Demonstre como os sinais de saida se Ccomportarao para 0 circuito do exercicio 1 Cok ‘Entrada GSI013 - Arquitetura e Organizagéio de Computadores nN Prof. Dr. rer. nat. Daniel Duarte Abdala 110. _Interligue os quatro fipflops abaixo de modo ‘que os mesmos funcionem como um conversor paralelo-serial. To Te] [vel fe Kon @ Kee Q| |KarQ) [KarQ 111. Explique como funciona a programagao paralela da informacao a ser serializada em um conversor Paralela/Série. 112. Demonstre como os sinais de saida se ‘comportarao para 0 circuit do exercicio 4. 113. Crie a representago em blocos dos conversores de quatro. bits serial/paralelo © paraleloiseria. 114, _ Interligue 08 flip-flops abaixo de modo que os mesmos funeionem como um contador de pulsos capaz de contar de 0000-11112 JQ JQ J" @ 17 Q b bs b> KexQ) [KaxQ| [Kav] [Kae O 115. 0 contador do exercicio anterior nao garante que a contagem ira iniciar em 0 sempre. Como podemos alterar 0 circuito acima de modo a permitir que a contagem seja zerada? (diga, utilize osinal de CLR) 116. _Altere 0 circuito do exercicio 8 de modo que mesmo permita a contagem decrescente de 11112-00002 117. Como podemos garantir que @ contagem do Circuito construido no exercicio 10 inicie em 11112? Altere © circuito par que isso seja possivel. (Dica, utilize 0 sinal de SET) 118, Altere 0 circuito do exercicio 8 para que o mesmo conte de 0000:~10102 (Contador de décadas. Sera necessario ldgica combinacional adicional para que 0 circuito seja zerado quando a contagem atingir 10:0) 119. Altere 0 circulto do exercicio 12 de modo que © mesmo permita a contagem de décadas decrescente. 120. Altere 0 circuito do exercicio 12 de modo que © mesmo seja capaz de contar de 0 a N (Aho

Você também pode gostar