Você está na página 1de 2

Modo diferencial y común

Ganancias-Observaciones adicionales

Para una mayor comprensión del mecanismo que causa ganancias diferenciales y de modo común, reconsideramos el
dif-amp como señales puras de diferencial y de modo común.

La Figura 11.12 (a) muestra el circuito equivalente de ca del dif-amp con dos señales de entrada sinusoidales. Los dos
voltajes de entrada están desfasados 180 grados, por lo que se está aplicando una señal de modo diferencial puro al dif-
amp. Vemos que vb1 + vb2 = 0. A partir de la ecuación (11.24), encontramos ve = 0, por lo que los emisores comunes de
Q1 y Q2 permanecen en la señal de tierra. En esencia, el circuito se comporta como un balancín equilibrado. Como la
tensión de base de Q1 entra en su semiciclo positivo, la tensión de base de Q2 está en su semiciclo negativo. Luego,
cuando la tensión de base de Q1 entra en su semiciclo negativo, la tensión de base de Q2 se encuentra en su semiciclo
positivo. Las direcciones de corriente de señal que se muestran en la figura son válidas para vb1 en su semiciclo positivo.

Figura 11.12 (a) Circuito de CA equivalente, dif-amp con señal de entrada en modo diferencial sinusoidal aplicada, y
direcciones de corriente de señal resultante y (b) semicircuitos de modo diferencial

Como ve siempre en potencial de tierra, podemos tratar cada mitad del dif-amp

como un circuito emisor común. La figura 11.12 (b) muestra los semicircuitos diferenciales, que representan claramente
la configuración del emisor común. Las características de modo diferencial del dif-amp se pueden determinar analizando
el medio circuito. En la evaluación de los parámetros híbridos-π de pequeña señal, hay que tener en cuenta que la mitad
del circuito está sesgada en el IQ / 2.

La figura 11.13 (a) muestra el circuito equivalente de ca del dif-amp con un

señal de entrada sinusoidal en modo común. En este caso, los dos voltajes de entrada están en

fase. La fuente de corriente se representa como un coeficiente intelectual de fuente ideal en paralelo con su resistencia
de salida Ro. La corriente iq es el componente variable en el tiempo de la corriente fuente. A medida que las dos señales
de entrada aumentan, la tensión ve aumenta y la corriente iq aumenta. Como esta corriente se divide de manera
uniforme entre Q1 y Q2, cada corriente de colector también aumenta. El voltaje de salida vo entonces disminuye por
debajo de su valor de reposo. Cuando los dos voltajes de entrada atraviesan el semiciclo negativo, todas las corrientes
de señal se muestran en la dirección inversa de la figura, y vo aumenta por encima de su valor de reposo.
Figura 11.13 (a) Circuito de CA equivalente de diff-amp con señal de entrada de modo común, y direcciones de corriente
de señal resultante y (b) semicircuitos de modo común

Consecuentemente, una señal de entrada sinusoidal de modo común produce una tensión de salida sinusoidal, lo que
significa que el amplificador dif tiene una ganancia de voltaje en modo común distinto de cero. Si el valor de Ro
aumenta, la magnitud de iq disminuye para una señal de entrada de modo común dada, produciendo un voltaje de
salida más pequeño y, por lo tanto, una ganancia de modo común más pequeña.

Con una tensión de modo común aplicada, el circuito que se muestra en la figura 11.13 (a) es

perfectamente simétrico. Por lo tanto, el circuito puede dividirse en los semicircuitos de modo común idénticos que se
muestran en la figura 11.13 (b). Las características de modo común del dif-amp se pueden determinar analizando el
semicircuito, que es una configuración de comunicador con una resistencia de emisor. Cada medio circuito está
polarizado en IQ / 2.

Los siguientes ejemplos ilustran más el efecto de un modo común distinto de cero

ganancia en el rendimiento del circuito.

Você também pode gostar