Você está na página 1de 4

Ref.

: 201804051156

1a Questão

O processador, também chamado de CPU (central processing unit), é o componente de


hardware responsável por processar dados e transformar em informação. Este por sua vez, é
dividido em três partes a saber:

Instruções e Unidade de dados


Instruções, Unidade de controle e Unidade Lógico aritmética
Unidade Lógico aritmética e Bios
Unidade de controle e Memória
Instruções e Barramentos

Explicação:

São especificados os componentes básicos de uma CPU

Ref.: 201804288946

2a Questão

No contexto da organização e arquitetura, um microcomputador é constituído de CPU, memória


principal, subsistema de entrada/saída e mecanismos de interconexão. A CPU representa o
microprocessador, sendo constituída, por sua vez, além dos barramentos de interconexão,
pelos seguintes componentes:

unidade lógica e aritmética, registradores e unidade multitarefa.


coprocessador aritmético, buffers e unidade lógica e aritmética.
registradores, unidade lógica e aritmética e unidade de controle.
unidade de controle, unidade multitarefa e registradores.
unidade multitarefa, coprocessador aritmético e buffers.

Explicação: A CPU é composta dor registradores (memória interna),unidade de logica e


aritmética, decodificador e unidade de controle.

Ref.: 201804585270

3a Questão
Considere a expressão X = A*(B+C*D-E/F)

O conjunto de instruções de 3 operandos abaixo representam as instruções necessárias


para a aplicação da mesma.

01: MPY C,D,T1


02: DIV E,F,T2
03: ADD B,T1,X
04: __________
05: MPY A, X,X

Identifique a instrução na linha 04 para que o conjunto de instruções obtenha o resultado


correto da expressão.

SUB X,X,T2
ADD X,T2,X
SUB X,T2,T1
MPY T1,T2,X
SUB X,T2,X

Explicação:

Levando em consideração a expressão X = A*(B+C*D-E/F)


01: MPY C,D,T1 executa a multiplicação entre C e D e armazena em T1
02: DIV E,F,T2 executa a divisão entre E e F e armazena em T2
03: ADD B,T1,X executa a soma entre B e T1 e armazena em X
04: SUB X,T2,X executa a soma entre T2 e X e armazena em X
05: MPY A, X,X executa a multiplicação entre A e X e armazena em X

Ref.: 201804226400

4a Questão

Considerando uma instrução com codigo de operação de 4 bits, quantas instruções no máximo
podem existir nessa configuração ?

32 instruções diferentes
4 instruções diferentes
8 instruções diferentes
64 instruções diferentes
16 instruções diferentes

Explicação:
Levando em consideração = 2 elevado a 4 possibilidades = 16.

Ref.: 201804585273

5a Questão

São Modos de Endereçamento de Instruções, EXCETO:

Condicional
Imediato
Direto
Por registrador
Indireto

Explicação:

ë escolhida apenas uma das opções que não consiste em um modo de endereçamento.

Ref.: 201803448589

6a Questão

O ____________ é uma técnica usada em processadores para melhorar seu desempenho, que
consiste em "dividir" o processador em vários estágios distintos

RAID 5
Overclock
Nenhuma das respostas anteriores
Pipeline
Doublepipeline

Explicação:

É uma função do Pipeline.


Ref.: 201803449318

7a Questão

Como se chama a técnica de projeto que permite a unidade central de processamento começar
a processar uma instrução antes da anterior ter sido concluída?

Pipeline.
Memória virtual.
Gerenciamento de processos.
Alocação de memória.
Processamento paralelo.

Explicação:

Esta é uma função do Pipeline.

Ref.: 201804310729

8a Questão

A CPU é responsável pelo processamento das instruções. Assinale a alternativa que apresenta
um componente interno da CPU:

Barramento externo
Unidade Aritmética e Lógica
Dispositivo de saída
Dispositivo de entrada
Memória principal

Explicação:

Entre as alternativas apresentadas é escolhida a única que possui relação com a CPU