Você está na página 1de 16

Universidad Nacional Mayor de San Marcos

“Año del Buen Servicio al Ciudadano”

E.A.P. Ingeniería Electrónica 19.1

 Temas:
Características lógicas en TTL
Circuitos lógicos básicos: Habilitación/Inhabilitación

 Tipo de Informe: Final

 Profesor: Ing. Casimiro Pariasca Oscar

 Grupo: G3

 Integrantes:
- Cruz Salas Harold 15190033
- Quispe Loa Alvaro Joel 15190127
- Lizonde Peredo James 15190167
- Sánchez Casas Carlos Alberto 15190153

Lima Cercado, 18 de abril del 2017 1


Universidad Nacional Mayor de San Marcos

1. ¿Cuáles son las tecnologías utilizadas en la fabricación


de componentes digitales? Explique las características de los
TTL y CMOS indicando sus ventajas y desventajas.

Es un proceso complejo y en el que intervienen numerosas etapas, la


primera es la fotolitografía, el proceso consiste en
transferir un patrón desde
una fotomáscara (denominada retícula) a la
superficie de una oblea. El silicio, en forma
cristalina, se procesa en la industria en forma de
obleas. Las obleas se emplean como sustrato
litográfico, no obstante, existen otras opciones
como el vidrio, zafiro, e incluso metales. La
Oblea de Silicio fotolitografía (también denominada
"microlitografía" o "nanolitografía") trabaja de
manera análoga a la litografía empleada tradicionalmente en los trabajos
de impresión y comparte algunos principios fundamentales con los procesos
fotográficos.
El siguiente es el procesado químico, durante las cuales los circuitos se
generan sobre una oblea hecha de materiales puramente semiconductores.
Para ello se emplea mayoritariamente el silicio, aunque también se
usan semiconductores compuestos para aplicaciones específicas, como
el arseniuro de galio.
TTL (transistor-transistor logic)
Traducido al español sus siglas serían “lógica transistor a transistor”.
Para la fabricación de los TTL los elementos de entrada y salida del
dispositivo son transistores bipolares
Características del TTL

 Normalmente el TTL trabaja con 5V, pero realmente su tensión de


alimentación característica se halla comprendida entre los 4,75V y los
5,25V (un rango muy estrecho).
 Los niveles lógicos vienen definidos por el rango de tensión comprendida
entre 0,0V y 0,8V para el estado L (bajo) y los 2,2V y 5V para el estado
H (alto).
 La velocidad de transmisión entre los estados lógicos es su mejor base,
si bien esta característica le hace aumentar su consumo siendo su
mayor enemigo. Motivo por el cual han aparecido diferentes versiones de

Lima Cercado, 18 de abril del 2017 2


Universidad Nacional Mayor de San Marcos

TTL como FAST, LS, S, entre otros. En algunos casos puede


alcanzar poco más de los 400 MHz.
 Las señales de salida TTL se degradan rápidamente si no se transmiten
a través de circuitos adicionales de transmisión (no pueden viajar más de
2 m por cable sin graves pérdidas).
 De la serie 54 su tensión de alimentación es de 4.5 a 5.5, es más
costoso por su mayor tolerancia (desde -55°C a 125°C frente a la serie
74 que va desde 0°C hasta 70°C).
Ventajas
 A comparación del CMOS, su tiempo de respuesta es más rápida.
 Se puede encontrar a un menor costo.

Desventajas
 Tiene un alto consumo de potencia, a comparación del CMOS que
solo soporta corrientes parásitas (µA)
 Son muy susceptibles al ruido.

CMOS (Complementary metal-oxide-semiconductor)


En español es “estructuras semiconductor-óxido-metal complementarias”,
su principal característica consiste en la utilización conjunta de transistores
de tipo pMOS y tipo nMOS configurados de forma tal que, en estado de
reposo, el consumo de energía es únicamente el debido a las corrientes
parásitas, colocado en la placa base.
En la actualidad, la mayoría de los circuitos integrados que se fabrican usan
la tecnología CMOS. Esto incluye microprocesadores, memorias,
procesadores digitales de señales y muchos otros tipos de circuitos
integrados digitales de consumo considerablemente bajo.
Características
Alta impedancia de entrada
La puerta de un transistor MOS viene a ser un pequeño condensador, por lo
que no existe corriente de polarización. Un transistor, para que pueda
funcionar, necesita tensión de polarización.
Baja resistencia de canal
Un MOS saturado se comporta como una resistencia cuyo valor depende de
la superficie del transistor. Es decir, que, si se le piden corrientes reducidas,
la caída de tensión en el transistor llega a ser muy reducida.

Lima Cercado, 18 de abril del 2017 3


Universidad Nacional Mayor de San Marcos

Estas características posibilitan la fabricación de amplificadores


operacionales "Rail-to-Rail", en los que el margen de la tensión de salida
abarca desde la alimentación negativa a la positiva. También es útil en el
diseño de reguladores de tensión lineales y fuentes conmutadas.
Ventajas
La familia lógica tiene una serie de ventajas que la hacen superior a otras
en la fabricación de circuitos integrados digitales:

 El bajo consumo de potencia estática, gracias a la alta impedancia de


entrada de los transistores de tipo MOSFET y a que, en estado de
reposo, un circuito CMOS sólo experimentará corrientes parásitas. Esto
es debido a que en ninguno de los dos estados lógicos existe un camino
directo entre la fuente de alimentación y el terminal de tierra, o lo que es
lo mismo, uno de los dos transistores que forman el inversor CMOS
básico se encuentra en la región de corte en estado estacionario.
 Gracias a su carácter regenerativo, los circuitos CMOS son robustos
frente a ruido o degradación de señal debido a la impedancia del metal
de interconexión.
 Los circuitos CMOS son sencillos de diseñar.
 La tecnología de fabricación está muy desarrollada, y es posible
conseguir densidades de integración muy altas a un precio mucho menor
que otras tecnologías.
Desventajas

 Debido al carácter capacitivo de los transistores MOSFET, y al hecho de


que estos son empleados por duplicado en parejas nMOS-pMOS, la
velocidad de los circuitos CMOS es comparativamente menor que la de
otras familias lógicas.
 Son vulnerables a latch-up: Consiste en la existencia de un tiristor
parásito en la estructura CMOS que entra en conducción cuando la
salida supera la alimentación. Esto se produce con relativa facilidad
debido a la componente inductiva de la red de alimentación de los
circuitos integrados. El latch-up produce un camino de baja resistencia a
la corriente de alimentación que acarrea la destrucción del dispositivo.
Siguiendo las técnicas de diseño adecuadas este riesgo es
prácticamente nulo. Generalmente es suficiente con espaciar contactos
de sustrato y pozos de difusión con suficiente regularidad, para
asegurarse de que está sólidamente conectado a masa o alimentación.
 Según se va reduciendo el tamaño de los transistores, las corrientes
parásitas empiezan a ser comparables a las corrientes dinámicas
(debidas a la conmutación de los dispositivos).

Lima Cercado, 18 de abril del 2017 4


Universidad Nacional Mayor de San Marcos

2. Muestre y defina en la curva característica de transferencia de


voltaje para la compuerta inversora utilizada: VIH, VOL, VIL,
VOH.

Al analizar la curva que relaciona la tensión de entrada con la tensión de


salida en el integrado se tienen los niveles de voltaje, suponiendo que se
trabaja con la lógica positiva:
 VIH: es la tensión de entrada necesaria para obtener un nivel alto a la
entrada de la puerta, esta sería la tensión mínima permisible para
tener un uno.
 VIL: es la tensión de entrada requerida para un nivel lógico bajo en la
entrada de la puerta. Es decir, será el valor máximo de tensión
permisible para el 0.
 VOL: Es la tensión de salida en nivel bajo.
 VOH: Es la tensión de salida en nivel alto.

Lima Cercado, 18 de abril del 2017 5


Universidad Nacional Mayor de San Marcos

3. Definir: velocidad o tiempo de propagación, disipación


de potencia, inmunidad al ruido, carga del circuito (fan in, fan
out)

Velocidad de propagación:
Los valores de velocidad de propagación dependen del voltaje de
alimentación que se emplee, por ejemplo, en una compuerta NAND
de la serie 4000 el tiempo de propagación es de 50 ns para VDD=5v y
25 ns para VDD=10v. Como podemos ver, mientras VDD sea mayor
podemos operar en frecuencias más elevadas. Por supuesto,
mientras más grande sea VDD se producirá una mayor disipación. Por
supuesto, mientras más grande sea VDD se producirá una mayor
disipación de potencia.

Disipación de potencia:
Los circuitos eléctricos disipan potencia. Cuando el número de
componentes integrados en un volumen dado crece, las exigencias en
cuanto a disipación de esta potencia, también crecen, calentando el
sustrato y degradando el comportamiento del dispositivo. Además, en
muchos casos es un sistema de realimentación positiva, de modo que
cuanto mayor sea la temperatura, más corriente conducen, fenómeno
que se suele llamar "embalamiento térmico" y, que, si no se evita,
llega a destruir el dispositivo. Los amplificadores de audio y los
reguladores de tensión son proclives a este fenómeno, por lo que
suelen incorporar protecciones térmicas.

Inmunidad al ruido:

Las fluctuaciones de tensión en la línea de alimentación, las


radiaciones electromagnéticas de alta frecuencia generadas por
conductores adyacentes o cualquier otra fuente de ruido externo (un
rayo, por ejemplo) puede modificar la tensión de una línea
conductora dentro de un CI y por tanto, confundir el nivel lógico
original.

Para no verse afectados adversamente por el ruido, los CI deben


tener cierta inmunidad al ruido, que se define como la capacidad
para tolerar ciertas variaciones de tensión no deseadas en sus
entradas sin que cambie el estado de salida.

Lima Cercado, 18 de abril del 2017 6


Universidad Nacional Mayor de San Marcos

Carga del circuito:


La capacidad de salida de una puerta en función de otras puertas que
constituyen la carga en el acoplamiento, se definen dos valores:
 fan-out: también llamado capacidad de salida, es el máximo
número de puertas que ésta puede soportar cuando las puertas
excitadas son análogas a la excitadora permaneciendo los
niveles en los márgenes garantizados.
 fan-in: también llamada capacidad de entrada, es la medida de
cuánta carga una de sus entradas al circuito excitador.
4. Dibujar símbolos lógicos alternativos (Norma Standard y Norma
IEC) para cada una de las compuertas lógicas básicas.

Norma IEC
(International Norma Standard
Electrotechnical
Commission)

NOT

AND

OR

NAND

NOR

XOR

NXOR

Lima Cercado, 18 de abril del 2017 7


Universidad Nacional Mayor de San Marcos

5. Utilizando un CI7400 implementar teóricamente un circuito que


produzca:

un inversor

una compuerta AND de dos entradas

- una compuerta OR de dos entradas

Lima Cercado, 18 de abril del 2017 8


Universidad Nacional Mayor de San Marcos

- una compuerta NOR de dos entradas

- una compuerta XOR de dos entradas

Lima Cercado, 18 de abril del 2017 9


Universidad Nacional Mayor de San Marcos

- una compuerta NAND de tres entradas

Lima Cercado, 18 de abril del 2017 10


Universidad Nacional Mayor de San Marcos

6. Uno de los usos más comunes de las compuertas está en el


control del flujo de datos de la entrada a la salida. En este modo
de operación se emplea una entrada como control, mientras que
la otra lleva los datos que serán transferidos a la salida. Si se
permite el paso de éstos, se dice entonces que la compuerta
está habilitada. Si no se permite el paso de los datos, entonces
la compuerta está inhabilitada. Indique para que casos, cada
una de las compuertas básicas estaría habilitada o inhabilitada.
¿Concuerda con lo obtenido experimentalmente?

Compuerta OR

Entrada 1= señal activa (bit 1)


Entrada 2= 5v (bit 1)
Habilitada

Entrada 1= señal inactiva (bit 0)


Entrada 2= 5v (bit 1)
Habilitada

Lima Cercado, 18 de abril del 2017 11


Universidad Nacional Mayor de San Marcos

Entrada 1= señal activa (bit 1)


Entrada 2= 5v (bit 1)
Habilitada

Entrada 1= señal inactiva (bit 0)


Entrada 2= 0v (bit 0)
Inhabilitada

Compuerta NAND

Entrada 1= señal activa (bit 1)


Entrada 2= 5v (bit 1)
Inhabilitada

Lima Cercado, 18 de abril del 2017 12


Universidad Nacional Mayor de San Marcos

Entrada 1= señal inactiva (bit 0)


Entrada 2= 5v (bit 1)
Habilitada

Entrada 1= señal activa (bit 1)


Entrada 2= 0v (bit 0)
Habilitada

Entrada 1= señal inactiva (bit 0)


Entrada 2= 0v (bit 0)
Habilitada

Lima Cercado, 18 de abril del 2017 13


Universidad Nacional Mayor de San Marcos

7. ¿Cómo se representa un número decimal en el sistema


de numeración binario? Y en el sistema hexadecimal.

Sistema Binario
El sistema de numeración binario es simplemente otra forma de representar
magnitudes. Es menos complicado que el sistema decimal porque sólo
emplea dos dígitos. El sistema decimal con sus diez dígitos es un sistema
en base diez; el sistema binario con sus dos dígitos es un sistema en base
dos. Los dos dígitos binarios (bits) son 1 y 0. La posición de un 1 o un 0 en
un número binario indica su peso; o valor dentro del número, del mismo
modo que la posición de un dígito decimal determina el valor de ese dígito.
Los pesos de un número binario se basan en las potencias de dos.
Una forma de hallar el número binario equivalente a un número decimal
determinado consiste en determinar el conjunto de pesos binarios cuya
suma es igual al número decimal. Una forma fácil de recordar los pesos
binarios es que el peso más bajo es 1, es decir 20, y que duplicando
cualquier peso, se obtiene el siguiente peso superior; por tanto, la lista de
los siete primeros pesos binarios será: 1, 2, 4, 8, 16, 32, 64, como verá en
una sección posterior.
Por ejemplo:
el número decimal 7 puede expresarse como la suma de pesos binarios
siguiente: 7 = 4+2+1 o 7 = 22+21+20
Colocando los 1s en las posiciones de pesos apropiadas, 22, 21 y 20, se
determina el número binario correspondiente al decimal 7.
111 es el número binario para el decimal 7
Sistema Hexadecimal
El sistema de numeración hexadecimal consta de dieciséis caracteres y se
usan fundamentalmente como una forma simplificada de representar o
escribir los números binarios, ya que es muy fácil la conversión entre binario
y hexadecimal. Como probablemente habrá comprobado, los números
binarios largos son difíciles de leer y escribir, ya que es fácil omitir o
transponer un bit. Puesto que las computadoras y microprocesadores sólo
entienden los 1s y los 0s, es necesario emplear estos dígitos cuando se
programa en “lenguaje máquina”. Imagine tener que escribir una instrucción
de sesenta bits para un sistema de microprocesador utilizando 1s y 0s. El

Lima Cercado, 18 de abril del 2017 14


Universidad Nacional Mayor de San Marcos

sistema hexadecimal se usa frecuentemente en computadoras y


aplicaciones de microprocesadores.
Una forma de hallar el número hexadecimal equivalente a un número
decimal determinado consiste en determinar el conjunto de pesos
hexadecimales cuya suma es igual al número decimal. Una forma fácil de
recordar los pesos hexadecimales es que el peso más bajo es 1, es decir
160, y que, duplicando cualquier peso, se obtiene el siguiente peso superior;
Por ejemplo:
El número 153
Se puede escribir de la forma 153=144+9 o 153=16x9+1x9
Colocando los números en las posiciones de pesos apropiadas se
determina el número hexadecimal correspondiente al decimal 153.
99 es el número hexadecimal para el decimal 153

8. ¿Cómo se representan los números decimales utilizando


códigos binarios?

Lima Cercado, 18 de abril del 2017 15


Universidad Nacional Mayor de San Marcos

9. Explique la forma de representación binaria utilizando el


complemento a uno y el complemento a dos. Indique
aplicaciones de estas formas de representación.

El complemento a uno
El complemento a 1 de un número binario se halla cambiando todos los 1s
por 0s y todos los 0s por 1s.
Ejemplo:
101001010111
Su complemento a 1 sería:
010110101000
Aplicación:
Se usa para representar números negativos, pero su uso no es muy
recomendado, porque existe dos representaciones para el número cero.
El complemento a 2
El complemento a 2 de un número binario se obtiene sumando 1 al bit
menos significativo del complemento a 1.
Complemento a 2 = Complemento a 1 + 1
Ejemplo:
Tomando el binario anterior
101001010111
Su complemento a 2 sería:
010110101001
Aplicación:
Su utilidad principal se encuentra en las operaciones matemáticas
con números binarios. En particular, la resta de números binarios se facilita
enormemente utilizando el complemento a dos: la resta de dos números
binarios puede obtenerse sumando al minuendo el complemento a dos del
sustraendo. Se utiliza porque la unidad aritmético-lógica no resta números
binarios, suma binarios negativos, por eso esta conversión al negativo.

Lima Cercado, 18 de abril del 2017 16

Você também pode gostar