Você está na página 1de 11

1.

OBJETIVOS
1.1. Objetivo General
 Comprobar el funcionamiento y condiciones de las compuertas lógicas de salida AND, OR, NOT,
NAND, NOR con la tabla de verdad y diodos LED

2. METODO
 Determinar la las funcionalidades de las compuertas de dos entradas
 Demostración del docente de la utilización y manejo del dispositivo del experimento

3. EQUIPO Y MATERIALES
Equipos Accesorios Materiales
Banco de Prácticas Sondas 1 IC TTL 7432
Fuente variable 1.25-12VDC Cables con banana 1 IC TTL 7408
Osciloscopio cables conectores 1 IC TTL 7404
Generador de funciones Cable de protoboard 1 IC TTL 7400
Multímetro Protoboard 1 IC TTL 7402
5 Resistencias 1KΩ 1/2W
5 Resistencias 120Ω 1/2W
5 Diodos led
5 Transistores 3904
1 Dip Switch doble (con zócalo maquinado
o adaptación para protoboard)

4. FUNDAMENTO TEORICO
La siguiente información es un repaso para que el estudiante pueda realizar la práctica de laboratorio
siguiendo los pasos establecidos en la sección 6 PROSEDIMIENTOS.

4.1. INTRODUCTION
Los circuitos digitales lógicos operan en modo binario donde cada voltaje de entrada y salida son un 0 o un
1; las designaciones 0 y 1 representan intervalos predefinidos de voltaje. Esta característica de los circuitos
lógicos nos permite utilizar herramientas para realizar el análisis y diseño de sistemas digitales, para se
estudia las compuertas fundamentales lógicas observando su descripción y operación mediante el uso del
algebra booleana. [1]

4.2. Constantes y Variables Booleanas


Una variable booleana es una cantidad que puede, en determinadas ocasiones, ser igual a 0 o a 1. Las
variables booleanas se emplean con frecuencia para representar niveles de voltaje en las entradas y salidas
de un circuito. Por Ejemplo:
𝟎 𝟎. 𝟎 − 𝟎. 𝟖 𝒗𝒐𝒍𝒕𝒔

𝟏 𝟐. 𝟎 − 𝟐. 𝟖 𝒗𝒐𝒍𝒕𝒔

El 0 y el 1 booleanos no representan números, sino que en su lugar representan el estado de una variable o
bien lo que se conoce como su “nivel lógico”.

4.3. Tabla de Verdad


Una tabla de verdad es una herramienta para describir la forma en que la salida de un circuito lógico depende
de los niveles 1ámpara presentes en las entradas del circuito. Muestra la forma en que la salida de un circuito
lógico responde a las diversas combinaciones de niveles lógicos. Si existen n variables, entonces existe 2n
formas de asignarle valores.

1
Fig. 1. de tabla de verdad con entradas y salidas

4.4. Compuerta AND (Multiplicación booleana)

Fig2 circuito análogo de la compuerta nand

Fig. 3. (a) Tabla de verdad (b) compuerta and


entradas y salidas

La lámpara encenderá solo si ambos interruptores se cierran o se activan simultáneamente. Si uno de los de
los interruptores está abierto, el circuito se interrumpe y la lámpara no se enciende.

La salida es Verdadera si y solamente si todas las entradas son Verdaderas.

4.5. Compuerta OR (Suma booleana)


El esquema nos muestra la idea de la puerta OR, en el cual los interruptores han sido conectados en paralelo.
El encendido de la lámpara se producirá si se cierra cualquiera de los dos interruptores o ambos la salida es
Verdadera si al menos una de las Entradas es Verdadera.

Fig. 4. circuito análogo de la compuerta OR

Fig. 5. (a) tabla de verdad, (b) compuerta OR


entradas y salidas

2
4.6. Compuerta NOT (Negación Booleana)
Su función es producir una salida inversa o contraria a su entrada es decir convertir unos a ceros y ceros a
unos. Esta operación se indica con una barra sobre la variable o por medio de un apóstrofe en el lado
superior derecho de la variable. B=A’

Fig. 6. (a) tabla de verdad, (b) compuerta NOT entradas y salidas

4.7. Compuerta NAND


Responde a la inversión del producto lógico de sus entradas, en su representación simbólica se reemplaza
la compuerta NOT por un círculo a la salida dela compuerta AND

Fig. 7. (a) compuerta NAND entradas y salidas, (b) tabla de verdad

4.8. Compuerta NOR


El resultado que se obtiene a la salida de esta compuerta resulta de la inversión de la operación lógica o
inclusiva es como un no a y/o b. Igual que antes, solo agregas un círculo a la compuerta OR y ya tienes
una NOR.

Fig. 8. (a) compuerta NOR entradas y salidas, (b) tabla de verdad

5. ESQUEMAS

A continuación se presentan los esquemas referenciales para comprobar el funcionamiento de las


compuertas lógicas. Estos diagramas no deben ser armados ni simulados, son únicamente referencias para
que los estudiantes conozcan la teoría de los TTL.

3
5.1. Compuerta AND

Fig. 9. circuito armado compuerta AND

5.2. Compuerta OR

Fig. 10. Circuito armado compuerta OR

5.3. Compuerta NOT

Fig. 11 Circuito armado compuerta NOT

5.4. Compuerta NAND

4
Fig. 12. Circuito armado compuerta NAND

5.5. Compuerta NOR

Fig. 13. circuito armado compuerta NOR

6. PROCEDIMIENTO

Paso 1: Leer la información presentada en la introducción y comprender las tablas de verdad y su


funcionamiento. Posterior a esto, el estudiante adquiere el Dip Switch para conectar en el protoboard. Aquí
hay un inconveniente, el Dip switch como tal tiene patillas muy delgadas que no están diseñadas para ser
utilizadas en el protoboard. Por este motivo es necesario que el estudiante consiga un zócalo maquinado
como el de la figura 14 para adaptar el Dip siwitch al proto o en su defecto soldarlo en una tarjeta perforada
con peinetas.

Fig. 14. Zócalo Maquinado para colocar Dip Switch.

Paso 2: Simular el funcionamiento de las compuertas lógicas como se muestra en el ANEXO 1. Utilice
algún software recomendado por el docente para verificar el comportamiento de la tabla de verdad de las
compuertas lógicas AND, OR, NOT, NAND, NOR. Colocar a la salida de cada compuerta un transistor
en modo conmutación y encender un LED. Colocar un solo Dip Switch en común para las entradas de las
compuertas y verificar las tablas de verdad.
Paso 3: Se requiere que los estudiantes armen el circuito del Anexo 1 en el protoboard utilizando cable
rígido de cobre de 0.6mm de diámetro equivalente a AWG 22 ó 23. Se requiere que el cableado sea a nivel
del protoboard es decir no colocar puentes y los cables deben ser ubicados aproximadamente a 90° y
evitando cruces en lo posible. Si no se cumple con esta condición, la calificación será penalizada con el
25% de la nota de la práctica. Se tiene que verificar que la fuente de poder entrega 5VDC antes de
comprobar el funcionamiento del circuito. Primero alimentar los Circuitos Integrados revisando la hoja de
datos (VCC = 5VDC y GND = 0 VDC) y medir la corriente total del circuito es decir la corriente que
entrega la fuente, anotar la corriente en el punto 6.2. Luego desconectar la fuente y conectar el resto de
componentes como se presenta en el anexo 1.
Paso 4: Verificar el funcionamiento del circuito es decir que los diodos LED se enciendan cuando las
condiciones son correctas. Conectar un led rojo a la salida de la compuerta NOT, amarillo a salida de las
compuertas NOR y OR, y verde a la salida de las compuertas AND y NAND. Adicionalmente medir los
voltajes de salida y entrada de cada compuerta conectada y presentar esos voltajes junto con la corriente de
la fuente en cada condición.

5
6.1. Simulaciones

Estado lógico 0, 0

6
Estado lógico 0, 1

Estado lógico 1, 0

7
Estado lógico 1, 1

6.2. Resultados obtenidos (tablas de voltajes de entrada y salida)

S1.1 V I S1.0 V I NOT V I OR V I


0 0 0 0 0 0 0 5 4.1m 0-0 0 4.5p
0 0 0 1 5 5m 1 0 1p 0-1 5 4.2m
1 5 5m 0 0 0 - - - 1-0 5 4.2m
1 5 5m 1 5 5m - - - 1-1 5 4.2m

NOR V I NAND V I AND V I VCC I


0-0 5 1p 0-0 5 4.2m 0-0 0 2p 5V 1A
0-1 0 6p 0-1 5 4.2m 0-1 0 1p - -
1-0 0 1p 1-0 5 4.2m 1-0 0 1p - -
1-1 0 1p 1-1 0 7p 1-1 5 4.2m - -
Tabla 1. Comprobación de voltajes y corrientes en las salidas de los interruptores y compuertas lógicas,
los estados se pueden verificar por medio de los LEDs.
(Valores tomados de la simulación)

8
S1.1 V I S1.0 V I NOT V I OR V I
0 0% 0% 0 0% 0% 0 0% 18 % 0-0 0% 10 %
0 0% 0% 1 0% 0% 1 0% 0.02u% 0-1 0% 16 %
1 0% 0% 0 0% 0% - - - 1-0 0% 16 %
1 0% 0% 1 0% 0% - - - 1-1 0% 16 %

NOR V I NAND V I AND V I VCC I


0-0 0% 0.02u % 0-0 0% 16 % 0-0 0% 0.04u % 0% 0%
0-1 0% 0.12u % 0-1 0% 16 % 0-1 0% 0.02u % - -
1-0 0% 0.02u % 1-0 0% 16 % 1-0 0% 0.02u % - -
1-1 0% 0.02u % 1-1 0% 0.12u 1-1 0% 16 % - -
%
Tabla 1.1. Porcentaje de error en las compuertas lógicas valores ideales vs simulación

S1.1 V I S1.0 V I NOT V I OR V I


0 0 0 0 0 0 0 4.43 3.12 m 0-0 0 0
0 0 0 1 4.26 4.30 m 1 0 0 0-1 2.69 2.75 m
1 4.23 4.38 m 0 0 0 - - - 1-0 2.10 2.75 m
1 4.23 4.38 m 1 4.26 4.30 m - - - 1-1 2.75 2.75 m

NOR V I NAND V I AND V I VCC I


0-0 2.81 2.66 m 0-0 4.12 3.92 m 0-0 0 0 5V 1A
0-1 0 0 0-1 4.11 3.92 m 0-1 0 0 - -
1-0 0 0 1-0 4.11 3.92 m 1-0 0 0 - -
1-1 0 0 1-1 0 0 1-1 2.87 2.62 m - -
Tabla 2. Comprobación de voltajes y corrientes en las salidas de los interruptores y compuertas lógicas,
los estados se pueden verificar por medio de los LEDs.
(Valores tomados del protoboard)

S1.1 V I S1.0 V I NOT V I OR V I


0 0% 0% 0 0% 0% 0 11.4 % 37.6 % 0-0 0% 25 %
0 0% 0% 1 14.8 % 14 % 1 0% 0% 0-1 46.2 % 25 %
1 15.4 % 12.4 % 0 0% 0% - - - 1-0 58 % 25 %
1 15.4 % 12.4 % 1 14.8 % 14 % - - - 1-1 45 % 25 %

NOR V I NAND V I AND V I VCC I


0-0 43.8 % 27 % 0-0 17.6 % 11 % 0-0 0% 0% 25 % 15 %
0-1 0% 0% 0-1 17.2 % 11 % 0-1 0% 0% - -
1-0 0% 0% 1-0 17.2 % 11 % 1-0 0% 0% - -
1-1 0% 0% 1-1 0% 0% 1-1 42.6 % 28 % - -
Tabla 2.2. Porcentaje de error en las compuertas lógicas valores ideales vs protoboard

7. CONCLUSIONES
- Se han podido probar las compuertas lógicas (NOR, AND, OR, NOR, NAND),
obteniendo resultados exactos a los vistos en clase, los cuales fueron

9
demostrados mediante indicadores led para ver sus estados ya sea en alto o bajo.

- Como es debido los valores tomados en la práctica varían un poco a


comparación de los valores obtenidos mediante el cálculo y simulación, los
mismos que se muestran detallados en las tablas correspondientes del informe.

8. QUESTIONARIE (the answer must be in English)


8.1 Where and when the highest and lowest VCC current occur in the circuit?
Higher currents can be detected at the entrance of the circuit that is to say in the
lines since the nominal current of the circuit is presented here. and the lowest are
given to the outputs of the logic gates as there is a current consumption.

8.2 What is the minimum and maximum percentage error of a logic gate output
voltage referred to VCC?
The percentages may vary depending on the circuit fabrication, this information is
stipulated in the technical data sheets of the gates..

8.3 What is the power consumed by the circuit when no inputs nor outputs are
connected (low power consumption mode)?
The power is 5 w, since the circuit is being powered by a voltage of 5 volts and a
current of 1 amps

8.4 Are the measured currents for all logic gate outputs within the parameters
described in the datasheet?
Measured currents are within what is established in the factory sheets.

8.5 For any faulty circuit presented in Appendix 1. Let´s assume that one of the
currents the Logic gates outputs is higher than the specified limits in the
datasheet, what is the risk of doing such a connection and what would be the
solution?
The risk of such a connection can cause the total damage of the gate, in addition it
could cause damage to the other gates connected. The most pertinent solution would
be to replace the defective gate with one in good condition and thus avoid damage to
the circuit.

9. BIBLIOGRAFIA

[1] M. H. Rashid and A. S. Fernández, Electrónica de potencia: circuitos, dispositivos y


aplicaciones. Pearson Educación, 2004.
[2] ALLER J., "Máquinas Eléctricas Rotativas: Introducción a la teoría general", primera edición,
Editorial Equinoccio, Caracas, 2008 ISBN 980-237-223-

10
ANEXO 1: Diagrama completo para simular y armar el circuito.
VCC
5V

R2
S1
S1.0 1.0kΩ
S1.1 R1
VCC
1.0kΩ 5V

R12 U7

120Ω
U1A Q5
S1.0 R11
2N3904
1.0kΩ
7404N

U8
R4

120Ω
S1.0 U2A
R3 Q1
2N3904
1.0kΩ
S1.1 7432N

U9
R6

120Ω
S1.0 U3A
R5 Q2
2N3904
1.0kΩ
S1.1 7402N

U6
R8

120Ω
S1.0 U4A Q3
R7
2N3904
1.0kΩ
S1.1 7408N
U10
R10

120Ω
S1.0 U5A Q4
R9
2N3904
1.0kΩ
S1.1 7400N

Fig. 15. Circuito de comprobación de compuertas lógicas

11