Você está na página 1de 10

ELECTRÓNICA DE POTENCIA

RECTIFICADOR CONTROLADO
Jefferson Fabián Moreno Suarez – Henry Alberto Salamanca Gallo
Universidad Santo Tomás – Facultad de Ingeniería Electrónica

Resumen – Para esta práctica de II. INTRODUCCIÓN


laboratorio se desarrollo el montaje de
un rectificador monofásico controlado La electrónica de potencia es una rama
por medio del uso de tiristores o SCR´s específica de la electrónica y la ingeniería
(Rectificadores Controlados de Silicio). aplicada, que concentra su atención en el
Articulando de esta forma los conceptos desarrollo de aplicaciones, sistemas y
teóricos adquiridos en clase sobre los circuitos destinados al manejo de
dispositivos controlados y los potencia; con una proyección mas
conocimientos sobre rectificadores en el especifica al campo de las altas potencias
área de la electrónica de potencia. para el manejo de instrumentos y
dispositivos que requieren de una
Abstract – For this development lab alimentación de corriente más alta,
mounting a phase controlled rectifier voltajes más altos y por lo tanto, manejo
through the use of thyristor or SCR (Silicon de potencias considerables.
Controlled Rectifiers). Thus articulating the
theoretical concepts learned in class about Para esta oportunidad no nos limitamos a
the devices controlled rectifiers and
implementar circuitos funcionales que se
knowledge in the area of power electronics.
limiten a desarrollar una tarea en
I. OBJETIVO específico; sino que nos introducimos a
una parte más relacionada con el control;
ya que se implementara un rectificador
 Desarrollar un rectificador
monofásico controlado haciendo uso de
monofásico controlado que
dispositivos controlados como el tiristor y
permita variar la intensidad de luz
de hardware avanzado de control como la
en un bombillo de 60w a 100w de
DSP que además articula múltiples
potencia, desde la variación de
funciones de software que facilitan todas
parámetros a través del
estas tareas.
hiperterminal de un PC.
 Implementar el software de
III. MARCO TEORICO
control usando la DSP, basados en
los conceptos básicos adquiridos
En este laboratorio introducimos el
en la implementación de los
manejo de nuevos conceptos como lo son
laboratorios anteriores.
los dispositivos controlados, que se
 Llevar a cabo el montaje de un caracterizan por presentar un
circuito que permita articular la funcionamiento determinado bajo
parte de potencia con la parte de condiciones específicas; es decir
control desarrollada en la DSP, de necesitan de una señal externa, ya sea
forma optima en cuanto al uso de eléctrica (tensión o corriente) o física
componentes y funcionabilidad. (presión, temperatura, entre otros).
Dentro de este tipo de dispositivos se puerta (IG1, IG2, IG3, IG4...), ya que de esta
encuentran unos muy comunes como los forma se modifica la tensión de cebado de
son los tiristores o SCR. este.

El SCR es un dispositivo electrónico que Este sería el funcionamiento del tiristor


tiene dos estados de funcionamiento: cuando se polariza directamente, esto solo
conducción y bloqueo. Posee tres ocurre en el primer cuadrante de la curva.
terminales: Ánodo (A), Cátodo (K) y
puerta (G). Cuando se polariza inversamente se
observa una débil corriente inversa (de
fuga) hasta que alcanza el punto de
tensión inversa máxima que provoca la
destrucción del mismo [1].

La figura anterior representa el símbolo


del tiristor; en base a este grafico es
posible llegar a la conclusión de que el
tiristor es un diodo cuya conducción se
encuentra controlada por una señal
externa que es recibida por el “Gate”.

La conducción entre ánodo y cátodo es


controlada por el terminal de puerta. Se
dice que es un dispositivo unidireccional,
debido a que el sentido de la corriente es
único. IV. PROCEDIMIENTO

La interpretación directa de la curva Este laboratorio posee dos grandes


característica del tiristor nos dice lo bloques uno análogo y uno digital
siguiente: cuando la tensión entre ánodo y destinado al desarrollo del software; en
cátodo es cero la intensidad de ánodo primer lugar se explicara todo el montaje
también lo es. Hasta que no se alcance la circuital; es decir todo el desarrollo
tensión de bloqueo (VBO) el tiristor no se análogo que implica poner en marcha un
dispara. rectificador controlado.

Cuando se alcanza dicha tensión, se Para este laboratorio como primera


percibe un aumento de la intensidad en el medida se enlistan los materiales
ánodo (IA), disminuye la tensión entre necesarios:
ánodo y cátodo, comportándose así como
un diodo polarizado directamente.  LM 393
Si se quiere disparar el tiristor antes de  LM 741 o TL082
llegar a la tensión de bloqueo será  74HC08
necesario aumentar la intensidad de
 Fuente monofásica a 60Hz representan la señal de sincronismo de
 Resistencias de 10k entrada para la DSP.
 Resistencias de 20k
 Resistencias de 100 Paralelamente a este desarrollo se
 Resistencias de 510K encuentra otra etapa de comparación
 Resistencias de 100k implementada con otra pastilla de LM393
en la cual se generan pulsos usando las
 Potenciómetro de 10K
compuertas AND 74HC08; deben ser HC,
 Opto acopladores 4N26
pues el nivel de tensión a trabajar es
 Opto triac MOC 3011 proveniente de la DSP; es decir un
 Diodos de conmutación rápida máximo de 3.3V nivel al cual este tipo de
4148 compuerta trabaja muy bien y no tiene
 Fuentes DC de polarización problema con la determinación de los
 Fuente AC de alimentación del valores máximos para entregar un 1 o un
circuito. 0 lógicos.
 Transistores 2n2222
Esta es la salida de la DSP y para fijar
La parte análoga consiste en un sencillo estos niveles de tensión se aprovecha la
circuito de entrada alimentado con la característica de Open-Collector de los
fuente AC y un par de resistencias de LM393 para fijar niveles de tensión de
100K para reducir considerablemente los 3.3V provenientes de otro fuente DC; no
niveles de tensión y corriente que entraran se alimenta desde el Vcc de la DSP; pues
al circuito. se genera un problema de tierras ya que
la tierra de la DSP queda anclada con la
A partir de este punto se pasa a una etapa tierra del circuito.
de diodos en anti paralelo que limitan los
valores de tensión al voltaje de encendido Cabe destacar que tanto la entrada a la
de los mismos; es decir que se tendrá una DSP y la salida de la misma al circuito
señal oscilando alrededor de un nivel DC van opotoacopladas usando los integrados
limitada en su pico máximo y mínimo por 4N26; todo esto por medidas de seguridad
los valores de tensión de encendido de los ya que se trabajan con componentes
diodos; es decir aproximadamente 0.6v delicados y de alto costo.
pico.
Finalmente la salida de las compuertas
Luego de esta parte se pasa a una etapa de AND es la encargada de disparar los opto
comparación implementada con 2 triac que harán conmutar los tiristores y
comparadores LM741 que se encargan de en base a la señal proveniente de la DSP
fijar la señal sobre el nivel DC el rectificador conmutara en un ángulo de
mencionado anteriormente y proveniente fase seleccionado permitiendo apreciar así
del divisor de tensión alimentado por una el funcionamiento del rectificador
fuente DC externa. controlado sobre una carga, para este caso
un bombillo.
Luego de esta pate se entra a un periodo
de comparación en donde se usan los
LM393; estos generan una ventana en
donde se determinan niveles de tensión
para la generación de pulsos; los cuales
{
Algoritmo Implementado:
int aux=0,cont=0;

El pulso de sincronismo que recibe la InitSysCtrl();


configura_serial();
DSP es ingresado por el pin 06, es
necesario programarlo adecuadamente InitEPwm1Gpio();
InitEPwm2Gpio();
para que se de esta “interrupción” y entre InitEPwm3Gpio();
InitEPwmSyncGpio();
a actuar el PWM.
configura_ePWM1();
configura_ePWM2();
Solamente es necesaria la programación configura_ePWM3();
de un PWM debido a que se va a trabajar //DINT;
con una fuente de alimentación envia="\fDigite Valor: \n\n\n\n\r";
scia_msg(envia);
monofásica. //EINT;

while(1)
{
Es necesario establecer límites al if(bkbhit)
programa, es decir, no debería haber {

resultado alguno al ingresar un desfase aux=rcv_dat_A[next_out];


menor a 0° o de más de 180°. if(aux > 47 && aux < 58 && cont<3)
{

El comparador B del PWM no debe scia_xmit(aux);


sobrepasar el valor de 180°, pues este datos[cont]=aux-48; //Convierte a entero
tiene agregado un ‘dx´ el cual causará
cont++;
inconvenientes si cmpb>180°. }
else if(aux==13)
{
El código realizado en Code Composer
Studio, se expone a continuación. if(cont==1) //se oprime solo una tecla
/////////CONTROL DE TIRISTORES////////////// { datos[2]=datos[0];
//////////////////////////////////////////// datos[0]=0;
#include "DSP28x_Project.h" datos[1]=0;
#include "stdlib.h"
#include "stdio.h" }
#include "math.h"
extern void InitEPwmSyncGpio(void);
extern void InitSysCtrl(void); if(cont==2) //solo se oprimen dos teclas
////////////////////////////////////////////////////
//////////////////////////////////////////////////// { datos[2]=datos[1];
/////////////COMUNICACION SERIAL /////////////// datos[1]=datos[0];
//////////////////////////////////////////////// datos[0]=0;}
#define N_rcv 16 cmpa=(100*datos[0])+(10*datos[1])+datos[2];
#define TB_PRD 39063
#define dx 5000
#define bkbhit next_in != next_out if(cont==0 || cmpa> 180)
interrupt void sci_isr(void); {
void scia_fifo_init(); scia_msg("\r DIGITE UN VALOR CORRECTO ");
void scia_xmit(int a); DELAY_US(500000);
void scia_msg(char * msg); scia_msg("\r \r ");
Uint16 next_in, next_out;
char rcv_dat_A[N_rcv]; cmpa=0;//cuando no
int datos[3];
//char datos[3]; }
char *envia;
int cmpa=0; cmpa=cmpa*TB_PRD/180;
////////////////////////////////////////////////////
//////////////////////////////////////////////////// desfase();
void configura_ePWM1(void); cont=0;
Void desfase(void); datos[0]=0;
void configura_serial(void); datos[1]=0;
/////////////////////////////////////////////////// datos[2]=0;
/////////////////////////////////////*************** }
**********************************////////////////// else
//////////// {
void main(void)
}
scia_msg("\r DIGITE UN VALOR CORRECTO "); *****************COMUNICACION SERIAL***************
/***************************************************
DELAY_US(500000); interrupt void sci_isr(void)
{
scia_msg("\r \r "); Uint16 temp;
rcv_dat_A[next_in] = SciaRegs.SCIRXBUF.all;
cont=0; temp = next_in;
cmpa=0;//cuando no next_in = (next_in + 1) % N_rcv;
} if(next_in == next_out)
next_out = (next_out + 1) % N_rcv; next_in = temp;
} GpioDataRegs.GPBTOGGLE.bit.GPIO34 = 1;
} SciaRegs.SCIFFRX.bit.RXFFOVRCLR=1;
SciaRegs.SCIFFRX.bit.RXFFINTCLR=1;
} pieCtrlRegs.PIEACK.all |= PIEACK_GROUP9;
//////////////////////////////////////////////////// return;
//////////////////////////////////////////////////// }
void desfase(void) // Initalize the SCI FIFO
{ /***************************************************
EPwm1Regs.CMPA.half.CMPA = cmpa; ************************************/
EPwm1Regs.CMPB = cmpa+dx;
void scia_fifo_init()
EPwm2Regs.CMPA.half.CMPA = cmpa; {
EPwm2Regs.CMPB = cmpa+dx; SciaRegs.SCICCR.all =0x0007;
SciaRegs.SCICTL1.all =0x0003
EPwm3Regs.CMPA.half.CMPA = cmpa; SciaRegs.SCICTL2.bit.TXINTENA =1;
EPwm3Regs.CMPB = cmpa+dx; SciaRegs.SCICTL2.bit.RXBKINTENA =1;
} SciaRegs.SCIHBAUD = 0x0001;
SciaRegs.SCILBAUD = 0x00E7;
//////////////////////////////////////////////////// SciaRegs.SCICCR.bit.LOOPBKENA = 0
//////////////////////////////////////////////////// SciaRegs.SCIFFTX.all=0xC028;
void configura_ePWM1(void) SciaRegs.SCIFFRX.all=0x0021;
{ SciaRegs.SCIFFCT.all=0x00;
if(cmpa==0) SciaRegs.SCICTL1.all =0x0023
cmpa=19532; SciaRegs.SCIFFTX.bit.TXFIFOXRESET=1;
SciaRegs.SCIFFRX.bit.RXFIFORESET=1;
EPwm1Regs.TBPRD = TB_PRD; }
EPwm1Regs.TBPHS.half.TBPHS = 0; /***************************************************
EPwm1Regs.TBCTR = 0; ************************************/
EPwm1Regs.TBCTL.bit.CTRMODE = TB_COUNT_UP; // Transmit a character from the SCI'
EPwm1Regs.TBCTL.bit.PHSEN = TB_ENABLE; /***************************************************
EPwm1Regs.TBCTL.bit.PRDLD = TB_SHADOW; ************************************/
EPwm1Regs.TBCTL.bit.SYNCOSEL = void scia_xmit(int a)
TB_SYNC_IN; {
EPwm1Regs.TBCTL.bit.HSPCLKDIV = 4; while (SciaRegs.SCIFFTX.bit.TXFFST != 0) {}
EPwm1Regs.TBCTL.bit.CLKDIV = 2; SciaRegs.SCITXBUF=a;
Epwm1Regs.CMPCTL.bit.SHDWAMODE = CC_SHADOW; }
EPwm1Regs.CMPCTL.bit.SHDWBMODE = CC_SHADOW; /***************************************************
EPwm1Regs.CMPCTL.bit.LOADAMODE = ************************************/
CC_CTR_ZERO; // transmit a string form the SCI
EPwm1Regs.CMPCTL.bit.LOADBMODE = /***************************************************
CC_CTR_ZERO; ************************************/
EPwm1Regs.AQCTLA.bit.ZRO = AQ_CLEAR; void scia_msg(char * msg)
EPwm1Regs.AQCTLA.bit.CAU = AQ_SET; {
EPwm1Regs.AQCTLA.bit.CBU = AQ_CLEAR; int i;
} i = 0;
//////////////////////////////////////////////////// while(msg[i] != '\0')
/////////////////////////////////////////////// {
void configura_serial(void) scia_xmit(msg[i]);
{ i++;
DINT; }
InitPieCtrl(); }
/***************************************************
IER = 0x0000; ************************************/
IFR = 0x0000;
InitPieVectTable();
EALLOW;
PieVectTable.SCIRXINTA = &sci_isr;
GpioCtrlRegs.GPBMUX1.bit.GPIO34 = 0; V. DESARROLLO TEÓRICO
GpioCtrlRegs.GPBDIR.bit.GPIO34 = 1;
EDIS
InitSciaGpio(); Para el desarrollo teórico de este
scia_fifo_init();
PieCtrlRegs.PIECTRL.bit.ENPIE = 1; laboratorio se presentaran los cálculos
PieCtrlRegs.PIEIER9.bit.INTx1 = 1; implementados y las respectivas
IER |= M_INT9; EINT;
ERTM simulaciones con las que se sustenta toda
next_in = 0;
next_out = 0;
la anterior explicación del funcionamiento GNDV
del circuito.
VCC

Primera etapa: alimentación del circuito. R2


VCC U3
10k

7
LM741
R19 3 5

V+
+ OS2
6
100k R1 OUT
10k 2 1

4
- OS1

V-
V4
VOFF = 0 D4 D3 0 0
VAMPL = 170
FREQ = 60

R20 El circuito anterior presenta una


100k configuración seguidora que se rige al
voltaje DC proveniente del divisor de
Aquí se aprecia como la señal de entrada tensión con un VCC de 8v a 10v; a la
se reduce a los niveles de tensión salida de este punto se le llama GNDV,
correspondientes al voltaje de que en realidad es el punto de referencia
polarización de los diodos, oscilando sobre el cual se fijara la señal proveniente
sobre cero. de los diodos; de esta forma se tiene que:
800mV
𝑉𝑐𝑐 ∗ 10𝐾
𝐺𝑁𝐷𝑉 = = 10𝑣 ∗ 0.5 = 5𝑣
400mV
20𝑘
0V

Así el nivel de tensión obtenido será:


-400mV

4.999624V
-800mV
0s 5ms 10ms 15ms 20ms 25ms 30ms 35ms 40ms 45ms 50ms
V(R9:1,R18:2)
Time

4.999622V

La corriente máxima que pasa por los


diodos está dada por: 4.999620V

170𝑉𝑟𝑚𝑠
𝐼𝑚á𝑥 = = 1.7𝑚𝐴 4.999618V
0s 5ms 10ms 15ms 20ms 25ms 30ms 35ms 40ms 45ms 50ms

100𝑘 V(GNDV,0)
Time

Es un valor que está dentro de los Para el caso de un VCC diferente basta
parámetros permitidos según el con aplicar el divisor de tensión anterior
fabricante. para determinar el valor de GNDV.

Luego de esta etapa viene la etapa de Esta señal entra al siguiente restador junto
comparación o resta que fija esta señal con la señal proveniente de los diodos:
sobre un nivel DC; ya que a la DSP no
pueden entrar niveles de tensión
negativos o se pondrá en riesgo la
integridad del dispositivo.
GNDV Para generar la ventana de comparación
se implementa el siguiente comparador:
R22
20k VCC
VCC
R20 U8 7
3 V+ 5 R19
+ OS2
20k 10k VCC
6 8
U7B
R19 OUT 5 V+
2 1 +
- 4 OS1 7
20k V- OUT
LM741
0 R20 6
- 4
500 V-
R21 LM393
0
20k
VCC
8
U8B
5 V+
+
De esta forma el resultado obtenido a la 7
salida de este restador es el siguiente: OUT
6
- 4
5.6V

LM393 V-

5.2V

R21
4.8V
10k
0
4.4V
0s 5ms 10ms 15ms 20ms 25ms 30ms 35ms 40ms 45ms 50ms
V(U7A:+)
Time 0

De esta forma la señal queda fija sobre un El tamaño de la ventana depende de los
nivel DC que corresponde al valor de valores de las resistencias que se utilicen;
GNDV; siendo GNDV de 5v para este por ejemplo para aumentar su tamaño
caso es fácil determinar los nuevos basta con aumentar la resistencia R20 o
valores entre los cuales oscilara esta central, para disminuirlo basta con
nueva señal de la siguiente manera: disminuir el valor de resistencia de la
misma.
𝑉𝑝 𝑚á𝑥 = 𝐺𝑁𝐷𝑉 + 0.6𝑣 = 5 + 0.6
= 5.6𝑣 Así la señal obtenida correspondiente a la
ventana de comparación será la siguiente:
𝑉𝑝 𝑚𝑖𝑛 = 𝐺𝑁𝐷𝑉 − 0.6𝑣 = 5 − 0.6 5.6V

= 4.4𝑣
5.2V

Lo cual corresponde con los valores que 4.8V

la simulación entregó; de la misma


manera para un GNDV diferente basta 4.4V
0s
V(U7A:+)
5ms
V(R5:1)
10ms
V(R10:1)
15ms 20ms 25ms

Time
30ms 35ms 40ms 45ms 50ms

reemplazar su valor en la fórmula anterior


para obtener así los valores de oscilación
Los valores de tensión de la ventana de
de la señal.
comparación con un VCC de 10v estarán
dados por:
Posterior a esta etapa viene la parte
encargada de la generación de una
𝑉𝑐𝑐 ∗ 10.5𝑘
ventana de comparación para entrar a la 𝑉𝑠𝑢𝑝 = = 5.12𝑣
DSP con pulsos totalmente positivos. 20.5𝑘
𝑉𝑐𝑐 ∗ 10𝑘 Como se aprecia las señales están
𝑉𝑖𝑛𝑓 = = 4.87𝑣 desfasadas 180º, estas señales entran a las
20.5𝑘
compuertas NAND que conmutaran en
De esta forma la señal de salida de este cuando estas señales conjunto con la
comparador será la siguiente: señal proveniente de la DSP entren a las
patillas de la compuerta.
10V

De esta forma a la salida de cada


5V compuerta se obtienen las siguientes
señales:
4.0V
0V
0s 5ms 10ms 15ms 20ms 25ms 30ms 35ms 40ms 45ms 50ms
V(U5B:OUT)
3.0V
Time

2.0V

1.0V

Esta es la señal que corresponde a los 0V


0s 5ms 10ms 15ms 20ms 25ms 30ms 35ms 40ms 45ms 50ms
V(U1A:Y)

pulsos de sincronismo que entraran a la Time

DSP haciendo uso posteriormente del Señal de salida en la compuerta 1


opto acoplador. 4.0V

3.0V

Como se menciono en el procedimiento, 2.0V

paralelamente a esta parte se utilizo la 1.0V

0V

señal proveniente del restador para 0s


V(U1B:Y)
5ms 10ms 15ms 20ms 25ms

Time
30ms 35ms 40ms 45ms 50ms

generar una comparación con el valor de Señal de salida en la compuerta 2


tensión de GNDV y generar entradas
inversas a las compuertas NAND; la Estas dos señales mediante el uso de opto
salida de los comparadores es una señal triacs harán conmutar a los tiristores para
cuadrada desfasada 180º y limitada a 3.3v generar así el funcionamiento del
como máximo debido a la configuración rectificador.
de Open-Collector de los LM393 por
medio de la resistencia hacia el voltaje de Para desarrollar un uso apropiado de los
3.3v; así la señal a la salida de los opto acopladores y los opto triacs se
comparadores es la siguiente: realizan los siguientes cálculos y
4.0V
simulaciones:
3.0V

VCC
2.0V

1.0V
R20
0V
252
0s 5ms 10ms 15ms 20ms 25ms 30ms 35ms 40ms 45ms 50ms
V(U1A:B)
Time
PWM

Señal de salida del comparador 1.


4.0V

S1_2
Q1
3.0V
R22
GND_DSP
2.0V

R19
20.8k
1.0V
510k
0V
0s
V(U2B:OUT)
5ms 10ms 15ms 20ms 25ms 30ms 35ms 40ms 45ms 50ms 0
Time
GND_DSP
Señal de salida del comparador 2
La anterior imagen representa el circuito La fórmula que permite obtener el
diseñado para opto acoplar el pulso de TBPRD para la DSP es:
salida del la DSP a las compuertas
representadas con S1_2. 150𝑀𝐻𝑧
𝑇𝐵𝑃𝑅𝐷 =
𝑓𝑝𝑤𝑚 ∗ 𝐶𝐿𝐾 ∗ 𝐻𝑆𝑃𝐶𝐷𝐼𝑉
Como se sabe las compuertas están
limitadas a un voltaje de 3.3v; según 150𝑀𝐻𝑍
datos del fabricante el diodo LED 𝑇𝐵𝑃𝑅𝐷 = = 𝟑𝟗𝟎𝟔𝟑
120𝐻𝑧 ∗ 4 ∗ 8
consume una corriente de 25mA y se
asume un “beta” para el transistor de 200;
el voltaje típico en el LED es de 1.5v; de VII. CONCLUSIONES
esta forma se tiene que:
1. El desarrollo de circuitos controlados
𝑉𝑐𝑐 − 𝑉𝑑 − 𝑉𝑐𝑒 presenta un cierto nivel de “ventaja”
𝑅𝑐 =
25𝑚𝐴 sobre circuitos de la misma categoría que
no poseen esta característica; pues el
𝑉𝑐𝑐 − 1,5𝑣 − 0,2 manejo de dispositivos controlados nos
𝑅𝑐 = = 252
25𝑚𝐴 garantiza como usuarios tener el control
sobre determinadas circunstancias y en
Para un VCC de 10v y en base a este cierto modo activar o desactivar el
cálculo se tiene que: funcionamiento del dispositivo.

𝐼𝑐 = 𝐵 ∗ 𝐼𝑏 2. La importancia en el uso de los opto


acopladores, radica en la ventaja que
De donde despejando Ib, se obtiene que: estos nos brindan al separar las tierras de
un circuito con respecto a otro; pues por
25𝑚𝐴 lo general el manejo de varias tierras
𝐼𝑏 = = 125𝑢𝐴
200 implica un anclaje de todas en general
debido a las fuentes; a los osciloscopios o
Y resolviendo la maya de entrada se tiene inclusive a las mismas conexiones; esto a
que: la larga puede generar cortos entre altas
tensiones como la de alimentación y
3.3𝑣 − 𝑉𝑏𝑒 tensiones como las de polarización lo cual
𝑅𝑏 =
𝐼𝑏 causara un gran daño no solo a los
materiales y dispositivos del circuito, sino
3.3𝑣 − 0.7𝑣 también a elementos como la tarjeta DSP
𝑅𝑏 = = 20.8𝑘
125𝑢𝐴 e incluso los computadores con los que se
programa la misma; por este motivo es
De esta forma se tiene el cálculo mejor invertir un poco más garantizando
apropiado para las resistencias de seguridad en el funcionamiento del
polarización de los opto acopladores; circuito.
cabe anotar que para el opto acoplador
que va de la DSP hacia el circuito el VCC 3. Tener en cuenta el ancho de pulso que
varia a los 3.3v que puede entregar envía la DSP es fundamental, pues si es
máximo la DSP y así recalcular el valor muy ancho los scr conmutarán durante
de las resistencias. más tiempo ocasionando posibles errores
que se visualizan en la intensidad
lumínica del bombillo.

4. Se logra concluir que es necesario


ubicar por todo el circuito condensadores
entre tierra y VCC, de esta manera el
ruido se elimina considerablemente
haciendo de la salida un pulso más ideal.

VIII. REFERENCIAS

[1].http://www.electronicafacil.net/tutoria
les/El-tiristor.php

Você também pode gostar