Você está na página 1de 26

Introducción

a la electrónica digital
Este módulo trata sobre Electrónica. La Electrónica estudia el comportamiento de los electro-
nes en los circuitos con el fin de conseguir que Hlos electrones hagan lo que nosotros queramos " .
Existen dos grandes ramas dentro de la electrónica: la analógica y la digital. Comenzaremos el
estudio por la electrónica digital que hoy en día avanza a grandes pasos sustituyendo en multi-
tud de aplicaciones a la electrónica analógica. Hablamos del mundo digital: la cámara de fotos
y de vídeo, el scanner, el ordenador, Internet, el móvil, el MP3, los CD de audio, los robots, la
domótica, la automatización industrial, y un largo etcétera.

Contenido Objetivos
. Electrónica analógica y electrónica digital Operar con distintos sistema de numeración y códigos, a í
Sistemas de numeración como realizar sus conversiones.
Códigos Diferenciar la electrónica analógica de la digital.
. Niveles lógicos de las señales digitales Reconocer las ventajas de lo sistemas digitales.
~ Puertas lógicas
Describir las funciones lógicas básicas mediante puertas.
Diseño de circuitos combinacionales con puertas
lógicas Analizar el funcionamiento de un circuito combinacional.
. Construcción de puertas lógicas con circuitos Montar y analizar el funcionamiento de las puertas lógicas
integrados básicas.
Familias lógicas
Actividades de enseñanza aprendizaje
Introducción a la electrónica digital

Electrónica analógica Intensidad sonora V

y electrónica digital
t
La electrónica es una disciplina que estudia los sistemas
eléctricos desde el punto de vista del electrón (partícula
Señal de audio Senal eléctrica de audio analógica
que gira alrededor del átomo con carga eléctrica negativa).
Mediante los componentes y circuitos electrónicos (dio- Figura 1.2. Señal analógica.
dos, transistores, condensadores, resistencias, amplificado-
res, osciladores, circuitos integrados, micropocesadores, tensión siga las mismas variaciones que el sonido, según
memorias, etc.) es posible manejar a nuestro antojo el mo- cambia su volumen y su frecuencia. La señal eléctrica así
vimiento del electrón y conseguir múltiples aplicaciones, obtenida será análoga a la señal de audio original y se la
como por ejemplo: la radio, la televisión, los equipos de conoce como señal analógica (véase Figura 1.3). De esta
sonido, los ordenadores, los robots, la automatización in- forma conseguimos imitar con señales eléctricas las seña-
dustrial, los sistemas de control y gestión en el automóvil, les del mundo real.
los equipos de medida, etc.
Ondas de sonido
La electrónica se puede dividir en dos grandes ramas:
• La electrónica analógica.
• La electrónica digital. Señal de audio
Microfóno

.
amplificada

.
--
~
. _-
---
- -
- ~
-
--
--

~ Amplificador

Altavoz
Señal eléctrica de
audio analógica

Figura 1.3. Señal analógica obtenida al procesar


una señal de audio con un micrófono.
ELCTRÓNICA
Analógica En la Figura 1.3 el sonido provoca la vibración de la mem-
Digital brana del micrófono, lo que hace que se genere una señal
eléctrica analógica de muy poco nivel (entorno a unos po-
cos mili voltios); el amplificador de audio eleva dicho nivel
(entorno a unos cuantos voltios) utilizando circuitos analó-
gicos. La señal ya tiene suficiente nivel (volumen) para po-
der mover la membrana de un altavoz, donde obtenemos el
sonido original captado por el micrófono pero con un volu-
men mucho mayor.
Figura 1.1. La electrónica y sus aplicaciones.
En conclusión se puede decir que una señal analógica es
aquella que varía de forma continua, tal como lo hacen las
magnitudes físicas en la naturaleza, como las variaciones
1.1.1. Señales analógicas del sonido, las de la luz, la de la temperatura, la presión, el
tiempo, etc.
La electrónica analógica se fundamenta en el tratamiento
Las señales analógicas toman un valor instantáneo diferen-
y manejo de señales eléctricas de tipo analógico. Los fenó-
te para cada fracción del tiempo considerado. Dado que en
menos físicos que ocurren en nuestro entorno suelen variar
un determinado intervalo de tiempo existen infinitos valo-
de forma continua. Si tomamos como ejemplo, un determi-
res (los podemos tomar todo lo pequeños que queramos),
nado sonido, este irá tomando diferentes valores de intensi-
la señal eléctrica también alcanzará infinitos valores en di-
dad sonora según transcurre el tiempo (véase Figura 1.2).
cho intervalo. De esta forma, podríamos afirmar que una
Mediante un micrófono es posible transformar dicha señal señal eléctrica analógica reproduce de forma fiel la magni-
sonora en una pequeña señal eléctrica, donde el nivel de tud física de la que proviene.

2 © Ediciones Paraninfo
Introducción a la electrónica digital

Nota: Aunque la notación utilizada para la tensión, egún el Re- A í, por ejemplo, se podría digitalizar una eñal eléctrica
glamento Electrotécnico de Baja Tensión, e U, en e te texto e tomando su valor cada cierto tiempo (frecuencia de mue -
ha decido utilizar la letra V para repre entar la tensión. E ta no- treo) a cada valor se le a igna una cifra digital en formato
tación e la habitual en lo i temas electrónico , y es la que nor- binario (cifra con uno y ceros). E te proceso e realiza
malmente aparece en la hoja de caracterí ticas de lo compo-
con un conver or analógico digital (ADC), pudiéndo e
nente que lo fabricante facilitan.
guardar dicha información en un aporte de tipo digital,
como podría er un di co óptico (DVD o CD-ROM), di co
duro, tarjeta de memoria, etc. La información a í guarda-
1.1.2. Señales digitales da consiste en una secuencia enorme de cifra digitale en
formato binario, e decir unos y cero , que contienen de
Otra forma de tratar la eñale eléctricas que vamos a pro- forma codificada la señal analógica original.
ce ar es convertirla en número . La electrónica digital e
fundamenta en el tratamiento y manejo de señale eléctri- En el ejemplo de la Figura 1.5, el anido e tá grabado en
ca de tipo digital. La eñales digitale on mucho más formato digital en un disco compacto (CD). El reproductor
imple que la analógica , ya que la información e proce- de CD lee lo dato digitale gracia a un sistema óptico
a y codifica en do único e tados, tal como se mue tra en ba ado en diodo láser. La eñal digital obtenida con iste
la Tabla 1.1. en una serie de interrupcione (uno y cero ) que urgen a
gran velocidad. Si aplicásemo esta eñal directamente a
Tabla 1.1. Estados de una señal d igital. un altavoz, oiríamos un anido parecido al que produce un
fax o un modem telefónico. Las señale fí ica on analó-
gica , y por tanto si de eamo tran ferir el anido en for-
mato digital a un altavoz, hay que convertirla previamente
1 o
a formato analógico mediante un decodificador o un con-
Sí No vertidor digital-analógico (DAC). A la alida del DAC ob-
Verdadero Pal o tenemos una eñal analógica que se corre pande con la e-
ñal eléctrica original del anido. Esta eñal se amplifica y
Nivel alto de tensión Nivel bajo de tensión ya e posible e cucharla en un altavoz a gran volumen.
5V ov
eñal eléctrica de
Reproductor
Interruptor cerrado Interruptor abierto de D
audio analógica

Convertidor
digital/analógico
IUOIUIIIOOIOIUOIO
Amplificador
Altavoz
S ñal digital
Figura 1.5. Proceso de conversión de una señal digital
en una analógica.

10010111001010010 La electrónica digital opera con números. La información


Figura 1.4. Señal digital compuesta por valores binarios está contenida en los números y no en la forma de la se-
de ceros y unos. ñal eléctrica. Una señal eléctrica siempre se puede con-
vertir a números y, una vez procesada, recuperarse pos-
E to dos e tado se conocen como nivele lógico y a ca- teriormente.
da uno se le a igna una cifra o dígito, el « 1» y el «O»; lo
que da lugar a la señales digitales o binaria . En la Figura 1.6 e mue tra el proce o de digitalización de
una eñal de audio. Para ello e omete a la eñal a una
El término digital se comenzó a configurar con la llegada
medida de su valor cada cierto intervalo de tiempo (mue -
del código Mor e, pudiéndo e con iderar como el primer
treo). Para una digitalización a 8 bit , e asigna a cada
método de tran mi ión de eñales en formato digital.
mue tra un código de 8 dígito en función del valor que
En comparación con una eñal analógica que varía de for- toma la señal en la mue tra, con iguiendo 256 permutacio-
ma continua, la señal digital ólo toma dos valore (uno y ne de unos y ceros, empezando por 00000000 y terminan-
cero) en determinados intervalos de tiempo, por lo que se do con 11111111. El re ultado final e una señal digital
dice que toma un conjunto de valore di cretas. con una enorme cantidad de ecuencia de cifra binarias

© Ediciones Paraninfo 3
Introducción a la electrónica digital

de 8 dígitos, que podremos almacenar en un soporte mag- (por ejemplo, la TDT), la señal que se tran mite e una se-
nético (disco duro, tarjeta de memoria), óptico (CD-ROM, rie de cifras digitales formadas por unos y ceros (hay ten-
DVD), etc. sión, no hay ten ión), y que aunque e modifique algo el
valor de la tensión que se corresponde a un « 1» o a un «O»,
la cifra no se modifica. Por decirlo de otra forma si yo digo
el « 1» en voz alta, seguirá también siendo un « 1» en voz
más baja, siempre y cuando se pueda oír. Por e o la televi-
sión digital se suele ver bien, aunque exi tan pequeñas
interferencias; cuando las interferencias aumentan, la ima-
gen desaparece a intervalo de la pantalla.
Fuente de audio original Mue treo a velocidad con tante Los circuitos digitales que utilizan de forma repetitiva se
ha ta 44. l l O mue tra por egundo pueden incluir o integrar en un solo componente o chip,
pudiendo aportar muchas funciones en un espacio muy re-
ducido y a un coste muy bajo. Además, los si temas digita-
les pueden ser programables, lo que permite reconfigurar
-- un mismo circuito de forma rápida ólo con cambiar el
programa.

Señal digitalizada

Figura 1.6. Proceso de digitalización de una señal.

La gran ventaja de los sistemas digitales frente a los analó-


gicos e que las señales digitales e pueden almacenar,
proce ar y tran mitir en forma de dígitos o cifras. Esta in-
formación e mucho má difícil que se perturbe mediante
interferencias. Así, por ejemplo, un receptor de televi ión
analógico es u ceptible a recibir una imagen defectuosa Figura 1.8. Circuitos integrados.
debido a la interferencias de cualquier perturbación elec-
tromagnética como la atmosférica debido a las tormentas, Gracias a la electrónica digital, que opera con cifras bina-
ya que la señal analógica e puede ver modificada en su rias, se pueden realizar operaciones lógicas y aritméticas,
amplitud o frecuencia. Sin embargo, en la televisión digital que es la base para la construcción de autómatas, de los
microprocesadores y los ordenadores.
Las posibilidades que ofrece el uso de la electrónica digital
Medio de son cada vez mayores. Seguidamente exponemos alguna
tran mi ión
de la enal de sus aplicaciones:
• Calculadoras.
• Ordenadores.
• Escáner.

Señal analógica recuperada • Automatización industrial y domé tica.


Señal analógica original y distorsionada
• Electrónica del automóvil.
• Telefonía móvil.
• Audio (MP3, CD, M·ni Di e, etc.).
• Televisión digital.
- - 1 OO 1 O 1 1 1 O
• Fotografía digital.
100101110
Señal digital original Señal digital recuperada • Telecomunicaciones.
con el mismo código digital
• Internet.
Figura 1.7. Distorsión de las señales analógica y digital. • In trumento de medida.

4 © Ediciones Paraninfo
Introducción a la electrónica digital

Tabla 1.2. Ventajas de la electrónica digital frente cifras. En este apartado también estudiaremos el sistema
a la analógica. de numeración octal, el hexadecimal, el BCD y sus dife-
rentes conversiones al sistema que utilizamos habitual-
mente, el sistema decimal.
Siempre reproducen La salida puede variar con la Un sistema numérico es el conjunto ordenado de símbolos
exactamente los mismos temperatura, la tensión de
o dígitos y las reglas con que se combinan para representar
resultados. alimentación, estado de los
componentes, etc.
cantidades numéricas. Existen diferentes sistemas numéri-
cos, cada uno de ellos se identifica por su base.
El diseño de circuitos lógicos Para diseñar circuitos hay que
es sencillo. realizar operaciones complejas Un dígito en un sistema numérico es un símbolo que no es
y conocer muy bien sus combinación de otros y que representa un entero positivo.
componentes.
Un bit es un dígito binario (abreviación del inglés binary
Se pueden programar para Los circuitos sólo realizan la digit), es decir, un O o un 1.
hacer que un mismo circuito función para la que han sido
pueda ser utilizado para varias diseñados. La base de un sistema numérico es el número de dígitos
funciones. diferentes usados en ese sistema.
Mayor facilidad de integración Coste más elevado de los Tabla 1.3. Sistemas de numeración.
para circuitos repetitivos. circuitos.
Menor posibilidad de Susceptible de sufrir
interferencias en las señales interferencias de otros Binario 2 O, 1
digitales. sistemas.
Octal 8 O, 1,2, 3,4, 5, 6, 7
Facilidad de almacenamiento La información almacenada se
de la información en soporte va deteriorando, sobre todo si Decimal 10 O, 1, 2, 3, 4, 5, 6, 7, 8, 9
magnético u óptico sin se realizan copias.
Hexadecimal 16 O, 1,2, 3, 4, 5, 6, 7, 8, 9, A, B, C, D, E, F
deterioro de la fidelidad de la
señal, aunque se realicen
muchas copias.

1.2.1. Sistema decimal


El sistema decimal tiene su base en diez dígitos: O, 1, 2, 3,
4, 5, 6, 7, 8 y 9. El número de dígitos o símbolos diferentes
que se utilizan en un sistema de numeración constituye su
base. Para el sistema decimal la base es 1O.
El lugar que ocupa cada dígito en una determinada cifra
nos indica su valor. Así, por ejemplo el 956 10 se puede des-
componer de la siguiente forma:
95610 == 900 + 50 + 6 == 9 · 100 + 5 · 10 + 6 · 1
Otra forma de expresarlo sería en forma polinómica:
95 6 10 == 9 · 102 + s · 1o1 + 6 · 1oº
En conclusión, la cifra se descompone multiplicando cada
Figura 1.9. La electrónica digital ofrece múltiples dígito por su base elevada al número que representa la po-
aplicaciones. sición que ocupa. De forma general, la expresión polinó-
mica exponencial de un número (N) en el sistema decimal
sería la siguiente:
[E Sistemas de numeración N 10 == an · · · a2 a 1 aO == an · 1on+ ··· + a2 · l 0 + 2

El sistema de numeración que mejor se adaptan a la codifi-


+ ª1. 10 1 + ªº. 10º
cación de señales digitales es el binario, ya que solamente Los términos an · · · a2 a 1 a0 son los dígitos del número (del
usa dos dígitos, el uno y el cero, para formar las diferentes O al 9 en el sistema decimal).

© Ediciones Paraninfo 5
Introducción ala electrónica digital

1.2.2. Sistema binario 1.2.3. Sistema octal y hexadecimal


El i tema binario tiene u ba e en do único dígito : O y El i tema octal (ba e 8) y hexadecimal (ba e 16) e pue-
1. Su expre ión polínomica sería: den con iderar como «binario abreviado», ya que la con-
a a =an ·2n+· · ·+a2 ·22 +a 1 · 2 1 +aO ·2º
N 2 =an · · ·a21 ver ión de é to a binario y vicever a e prácticamente in-
mediata a imple vi ta, por lo que han ido utilizado para
Lo término an · · · a 2 a 1 a0 on los dígito del número (del repre entar de manera compacta información binaria en lo
O al 1 en el i tema binario). si tema digitale .
2 26 25 24 23 22 21 2°
, 1 , , , r
Sistema octal
1 1 1 1 1 1 1 1 1 1 1 La conver ión de un número octal en un número binario e
25 6 12 64 32 16 4 2 l realiza de forma encilla e inmediata, para ello hay que
Figura 1.1 O. Valores de las posiciones de los términos u tituir cada dígito octal por la cadena equivalente de tre
binarios de un número de 8 bits. bits binario , tal como e mue tra en la Tabla 1.4
Tabla 1.4. Correspondencias entre números octales
Actividad resuelta 1.1
y cadenas de tres bits binarios.
¿ Cuál e el valor decimal del número binario 11001 2 ?
Solución: Aplicamo la expre ión polinómica:
o 000
1100 l 2 === 1 . 2 + 1 . 2 + o. 2 + o . 2 + 1 . 2 ===
4 3 2 1
1 001
1 . 16 + 1 . 8 + o. 4 + o. 2 + 1 . 1 === 2510
2 010
Para convertir un número decimal a binario e realiza la 3 O1 1
divi ión continuada por 2 ha ta que el cociente sea cero.
4 100
Lo re to obtenido en lo diferente pa o no darán el
número en binario. Para ello se toman lo dígito obtenidos 5 1 O1
en lo re to de de el último ha ta el primero. 6 11O
7 111
Actividad resuelta 1.2
¿ Cuál e el valor binario del número decimal 25 10?
Solución: Actividad resuelta 1.3
División Cociente Resto ¿Cuál es el número binario del número octal 457 ?
25: 2 = 12 1 Solución: Con ultando en la Tabla 1.4 de equivalencia
12: 2 = 6 o Octal Binario
6: 2 = 3 o
4 100
3: 2 =
l :2=
1
o
1
1
t
~ 11001 • 5 101
7 111

457 - - - -~ 100 101 1112


Actividad propuesta 1.1
Convierte lo iguiente número decimale a binario : Actividad resuelta 1.4
a) 48 1 ; b) 375¡ ; e) 4.356 1 ¿Cuál e el número octal del número binario
10101112?
Convierte lo iguiente número binario a decimale :
d) 11101001 2; e) 101010011 2; Solución: Se agrupan lo bit de tre en tres comen-
zando por el bit menos significativo. Como en nue tro
f) 11001100102 ejemplo el número de bits no es múltiplo de tre , e
.:i-* Ln I 1)-ROM que \e adjunta ·011 e te f 7_\lo p "J- añaden a la izquierda del bit má ignificativo lo ceros
drt.Í\ con ultar la .,o/ución a e.,ta ti · · 1 d ¡ rnn, ?\fa. nece ario para completar un grupo de tre .

6 © Ediciones Paraninfo
Introducción a la electrónica digital

Binario Octal Actividad resuelta 1.6


01 1 ¿ Cuál es el número hexadecimal del número binario
010 2 101101001002?
111 7
Solución: Se agrupan los bits de cuatro en cuatro co-
010101112 - -~ 127 menzando por el bit menos significativo. Como en
nuestro ejemplo el número de bits no es múltiplo de
cuatro, se añaden a la izquierda del bit más significa-
Sistema he adecimal tivo los ceros necesarios para completar un grupo de
El código hexadecimal posee una ba e 16 y con ta de 1O cuatro.
dígito numéricos y 5 alfabético . En la Tabla 1.5 se mues-
tran la equivalencia entre los diferentes códigos de nu- Binario Hexadecimal
.
,;

merac1on 0101 5
Tabla 1.5. Correspondencias entre números 1010 A
hexadecimales y cadenas de cuatro bits binarios. 0100 4

0101 1010 01002 - --- 5 '


41 6

o o 0000
1 1 0001
2 2 0010 Actividad propuesta 1.2
3 3 OO 11
Convertir los siguientes número en código binario:
4 4 0100
a) 4785 10 b) 238¡
5 5 O1 O1
6 6 O1 1 O e) 345 8 d) 2368

7 7 O1 1 1 e) 45B 16 f) 675D 16

8 8 1000 Convertir los siguientes número binarios en código


9 9 1 OO 1 decimal, octal y hexadecimal:

10 A 1 O1 O g) 1100010 h) 101010101010
11 B 1 O1 1
12 e 1 1 OO
13
14
D
E
1 1 O1
1 1 1O
Códigos
15 F 1111 La información que han de procesar los sistemas digitales
debe de adaptarse lo mejor posible a la forma de trabajar
de los mismos, por lo que en la práctica se recurre a formas
Actividad resuelta 1.5
diferentes de representar la información de todo tipo (codi-
¿Cuál es el número binario del número hexadecimal ficar) utilizando combinaciones de unos y ceros. Seguida-
28D 16 ? mente estudiaremos algunos de los códigos de más uso en
Solución: Consultando en la Tabla 1.5 de equivalencias la electrónica digital.
Hexadecimal Binario
2 0010
1.3.1. Código BCD natural
8 1000
D 1101 1 El código BCD natural consiste en representar cada uno de
28D16 - - - - -- 0010 1000 11012 ' los dígitos decimales por su binario equivalente expresado
con 4 bits, tal como se muestra en la Tabla 1.6.

© Ediciones Paraninfo 7
Introducción a la electrónica digital

Tabla 1.6. Equivalencias código BCD. • ASCII extendido de 8 bit .


• Gray.

o 0000 • BCD Aiken 241.

1 0001 • BCD Aiken 541.

2 0010 • Johnson.

3 OO 1 1 • Hamming.
4 0100
5 O1 O1 Actividad propuesta 1.4
1

6 O1 1 O
7 O1 1 1 Busca en Internet información relativa a
8 1000 otros códigos.

9 1 OO 1

A ti idad res elta 1.7


Niveles ló~cos
a) Convertir el número 928 10 en BCD.
de las señales digitales
Solución: 928 1 == 1001 0010 lOOOBcD
b) Convertir el número 10000111001 lBcD en decimal. La electrónica digital trabaja con circuitos que sólo con-
Solución: 1000 0111 001 lBcD == 873 10 templan dos estados posible , verdadero o falso, sí o no,
que se representan por la cifras binarias «1» y «O». La for-
ma de convertir esta información en impul o eléctricos es
asignar a cada uno de estos dos estados, o ni veles lógicos,
1.3.2. Código ASCII una cierta ten ión eléctrica. A este respecto, se pueden
aplicar dos tipos de lógica:
El código ASCII (American Standard Code for Informa- • Lógica positiva: El « 1» equivale a una tensión de nivel
tion Interchange) es un código alfanumérico que utiliza alto (High) y el «O» a una ten ión de nivel bajo (Low)
7 bit para codificar números, letras, símbolos especiales e (Figura 1.11).
instrucciones de control para periféricos. Es el código más
utilizado en lo teclados de lo ordenadore . • Lógica negativa: El «1» equivale a una tensión de nivel
bajo (Low) y el «O» a una tensión de nivel alto (High)
A í, por ejemplo, la palabra «Hola» se presenta en código
(Figura 1.12).
ASCII de la siguiente forma:
H o 1 a
5 5
1001000 1101111 1101100 1100001 4 1 Lógico (H)
+V 3,5 +V 3 5
f..11 t.>/ ('D-R() que e adj1111ta ·011 e lt tt \to J t dra 25 25
1 O Lógico (L) 1
e 011 11/tar la equn ale,u ia del (, od,~o JI. o bien O .....__.__ ___.________._____
o
o
Figura 1.11. Lógica positiva.
Actividad propuesta 1.3
Encuentra el significado de la siguiente expre ión co- 5 5
dificada en ASCII: O Lógico (H)
+V 3 5 +V 3 5
1000010 1001001 1000101 1001110 25 2' 5
1 1 Lógico (L) 1
o o bien o . . .__.__ ___.____.____
Otro códigos utilizados en los sistemas digitale son tam- 1 O
bién: Figura 1.12. Lógica negativa.

8 © Ediciones Paraninfo
Introducción a la electrónica digital

La forma más sencilla de representar los dos niveles lógi-


cos es como la que se muestra en la Figura 1.13.
A o o o
1 --- - -
O 1 1
B
1 O 1
1 1 1
o ----
Figura 1.13. Niveles lógicos de una señal digital. Figura 1.14. Puerta lógica OR y su tabla de la verdad.

La lógica que utilizaremos en los circuitos de este texto Esta puerta lógica realiza la función «O», conocida tam-
será habitualmente la positiva, aunque en la práctica se uti- bién con el nombre de suma:
lizará la lógica que mejor se adapte al diseño.
S==A+B

1m Puertas lógicas Desde el punto de vista de la lógica, esta función se puede


interpretar así:
El origen de los circuitos lógicos comienza con la necesi-
dad de construir automatismos y es anterior al desarrollo • La salida S será verdadera cuando cualquiera de las en-
de la electrónica digital integrada. Una de las primeras tradas A o B lo sea.
aplicaciones fue la sustitución de los relés electromagnéti-
cos, que ocupaban un gran volumen y requerían de opera- Para entender mejor estos conceptos, podemos realizar una
ciones de mantenimiento constantes, por puertas lógicas simulación de esta puerta lógica utilizando interruptores,
integradas en un solo «chip», en las centrales telefónicas. tal como se muestra en la Figura 1.15, de tal forma que:
Los componentes básicos que se utilizan en la electrónica
• Un interruptor abierto se corresponde como un nivel de
digital para realizar las diferentes funciones elementales
entrada bajo == O.
reciben el nombre de puertas lógicas. Las puertas lógicas
se consiguen gracias a los circuitos integrados, y constan • Un interruptor cerrado equivale a un nivel de entrada
de diferentes entradas y de una salida. A las entradas de las alto == 1.
mismas se les aplica uno de los dos niveles lógicos: «1» o
«O», y en función del tipo de puerta utilizada, obtendremos
A=O A= O
a la salida uno de dichos niveles lógicos.
+i
En este apartado estudiaremos los circuitos combinacio-
nales, donde las salidas dependen directamente del valor
de las entradas, y no pueden por tanto almacenar ningún B =O B =l
tipo de información, sólo realizan transformaciones en las A=1 A= 1
entradas. Más adelante estudiaremos los circuitos secuen- =1
+ +
ciales, que son capaces de «recordar» números que han re-
cibido anteriormente.
B=O B =1

Figura 1.15. Simulación de una puerta OR


1.5.1. Puerta O (OR) mediante interruptores.

Es una puerta lógica de varias entradas. Para el caso de dos


entradas, la salida obtenida es de nivel alto si cualquiera de La lámpara se enciende (S == 1) si se cierra cualquiera de
sus entradas o ambas están a nivel alto, y su salida será de los dos interruptores, o ambos.
nivel bajo si ambas entradas están a nivel bajo. En la figura
se muestra su símbolo. Para representar las combinaciones
de las entradas posibles y el nivel obtenido a la salida se Actividad propuesta 1.5
utiliza la tabla de la verdad, tal como se muestra en la
Figura 1.14.
Dibuja el símbolo de una puerta OR con tres entradas
Para una puerta lógica con dos entradas, las combinaciones y escribe su tabla de la verdad
que se pueden conseguir en la tabla de la verdad son: 22 == 4.

© Ediciones Paraninfo 9
1 Introducción a la electrónica digital

1.5.2. Puerta Y (AND)


=A
1111
O 1
E ta puerta lógica realiza la función Y, conocida también 1 O
con el nombre de producto:
Figura 1.18. Puerta lógica NOT y su tabla de la verdad.
S==A·B
La función que realiza la puerta NOT e :
Para el ca o de dos entrada , la alida obtenida e de nivel
alto ólo si ambas entrada e tán a nivel alto. En la Figu- S ==A
ra 1.16 e mue tra su símbolo y su tabla de la verdad.

o
11
o o
1.5.4. Puerta NO O (NOR)
A
S =A · B o 1 o La puerta NOR, de de un punto de vi ta funcional, e tá
B formada por una puerta OR y una puerta NOT, tal como e
1 o o
1 1 l mue tra en la Figura 1.19.

Figura 1.16. Puerta lógica AND y su tabla de la verdad.

En la Figura 1.17 se mue tra una imulación de e ta puerta


lógica utilizando interruptore . Figura 1.19. Puerta NOR mediante combinación
de puerta OR y puerta NOT.

S=O A =O B= l S=O
Su funcionamiento e el inverso de la puerta NOR. Para el
+ ~ > - - - - 0- - - 0 - - - 1
caso de do entrada , la ali da obtenida e de nivel alto ó-
lo i ambas entrada e tán a nivel bajo. En la Figura 1.20
se muestra su ímbolo y u tabla de la verdad.
B=O =O B = I =1 La función que realiza la puerta NOR e :

S==A+B

Figura 1.1 7. Simulación de una puerta AND


mediante interruptores.
11
A o o 1
=A + B o 1 o
La lámpara ólo se enciende (S == 1) i se cierra ambo B
l o o
interruptore a la vez.
1 1 o
Figura 1.20. Puerta lógica NOR y su tabla de la verdad.
Actividad propuesta 1 .6
Dibuja el símbolo de una puerta AND con cuatro en- 1.5.5. Puerta NO Y (NAND)
trada y e cribe su tabla de la verdad.
La puerta NAND funcionalmente e tá formada por una
puerta AND y una puerta NOT, tal como e mue traen la
Figura 1.21.
1.5.3. Puerta inversora NOT
A
E una puerta lógica de una sola entrada. La salida obteni- =A · B
B
da e iempre el inver o al nivel lógico de la entrada, e
decir convertir unos a cero y ceros a unos. En la Figu- Figura 1.21. Puerta NAND mediante combinación
ra 1.18 e mue tra u ímbolo y su tabla de la verdad. de puerta AND y puerta NOT.

10 © Ediciones Paraninfo
Introducción a la electrónica digital

Su funcionamiento es el inverso de la puerta NAND. Para En la Figura 1.25 e muestra su ímbolo y u tabla de la
el caso de do entrada , la alida obtenida e de nivel alto verdad.
ólo i alguna de la entrada e tá a nivel alto o amba a la
La función que realiza la puerta XOR e :
vez. En la Figura 1.22 e mue tra su símbolo y u tabla de
la verdad.
S = AEB B
La función que realiza la puerta NAND e :

S = A ·B
A o o


S = A(f)B o 1 o
B
o o 1
1 o o
A l 1 1
S =A ·B o 1 1
B 1 o 1 Figura 1.25. Puerta lógica XNOR y su tabla de la verdad.
1 1 o
Figura 1.22. Puerta lógica NAND y su tabla de la verdad.
Diseño de circuitos
1.5.6. Puerta O exclusiva (XOR) combinacionales
La salida obtenida en una puerta XOR e de nivel alto ólo
con puertas lógicas
cuando lo ea exclusivamente alguna de u entrada . En
la Figura 1.23 e muestra u ímbolo y u tabla de la ver- Con la combinación de diferente puerta lógica e puede
dad. conseguir dar respuesta a una determinada aplicación prác-
tica. Para ello, lo primero es definir el número de entradas
La función que realiza la puerta XOR e : y establecer la a ociacione de la eñale de entrada con
la salida. E to e lleva a cabo con la ayuda de la tabla de la
S = AEBB verdad, de la que e obtiene la función que e corre ponde
con la salida. Una vez obtenida dicha función, ya e puede
realizar el circuito o diagrama lógico formado por la inter-
S = A(f)B conexión de la puertas lógicas nece aria .
A o o o
B o l l
1 o 1 Actividad resuelta 1.8
l l o En una nave industrial se di pone de tres motores de
las siguiente potencias: 10 kW, 20 kW y 30 kW, para
Figura 1.23. Puerta lógica XOR y su tabla de la verdad. lo que e di pone de dos generadores de 30 kW cada
uno. Dado que los tres motores no funcionan a la vez,
se desea di eñar un sistema automático que ponga en
1.5.7. Puerta NO XOR (XNOR) funcionamiento el egundo generador cuando la poten-
cia de lo motores supere los 30 kW uministrados por
La puerta XNOR funcionalmente está formada por una el primer generador.
puerta XOR y una puerta NOT, tal como e mue tra en la
Figura 1.24. En la Figura 1.26 se muestra un diagrama esquemático
de la po ible solución. A cada uno de lo motores se
les ha in talado unos sensores (A, B y C) que se cerra-
A
rán, dando lugar a un «1» lógico, cuando entren en fun-
B cionamiento los respectivos motores. El circuito digital
dará una salida de nivel alto « 1» y activará el genera-
Figura 1.24. Puerta XNOR mediante combinación dor número 2, cuando la combinación de los sensore
de puerta XOR y puerta NOT.
A, B, C, correspondiente a las entrada , cumpla la con-
dición dada (la suma de la potencia de lo motore co-
Su funcionamiento e el inverso de la puerta XOR. La a- nectado supere los 30 kW).
lida obtenida es de nivel alto si ambas entradas son iguales.

© Ediciones Paraninfo 11
1 Introducción a la electrónica digital

Actividad resuelta 1.9


Obtener la función y la tabla de la verdad del diagrama
lógico de la Figura 1.29.
A B C
ABC

alida
'"---------- s

Figura 1.26. Diagrama esquemático


de automatización.
ABC

Con esta información ya estamos en disposición de


realizar la tabla de la verdad que cumpla con la condi-
Figura 1.29. Diagrama lógico.
cione dada en el di eño (véase Figura 1.27). Como
la entrada son 3, el número de combinacione po i-
ble erá: 23 = 8. Solución: Al ob ervar la función que realiza cada
puerta lógica individual obtenemo la función que e

000
11
o
corre ponde con la alida:
S==A·B·C+A·B·C + A·B·C
OO 1 o Para realizar la tabla de la verdad de forma má enci-
O1 O o
lla, ituaremo lo término parciale de la función con
O1 1 1- - ABC
la alidas obtenida en la diferentes puerta lógica ,
1 OO o tal como e muestra en la Figura 1.30.
1O1 1- - ABC
o - -
-
1 1O
•11
1

ABC ABC
111 1- - AB 1

000 o o o o
Figura 1.27. Tabla de la verdad. 001 o o o o
010 o 1 o 1
O1 1 o o o o
Si ahora tomamo olamente lo valore de la alida 100 1 o o 1
que han dado como re ultado un «1» lógico, podremo 1 O1 o o o o
e cribir la función que deberá realizar nuestro circuito 1 1O o o o o
lógico combinacional. 111 o o l. 1 1

S = A·B·C+A · B·C+A·B · C Figura 1.30. Tabla de la verdad.

Ahora ya podemo con truir nue tro circuito mediante Como ya e tudiaremo en la Unidad Didáctica 2, con el
la puerta lógica que ya conocemo , de tal forma que conocimiento del álgebra de Boole y de i tema de sim-
e cumplan las condiciones de la función anterior. En plificación, e puede con eguir realizar circuito lógico
la Figura 1.28 e muestra la solución a nue tro i tema con el menor número de puerta po ible , e inclu o reali-
de automatización. zarlo con un solo tipo de puerta lógica.
A B
-
A BC

-
Construcción de puertas
ABC
lógicas con circuitos
ABC integrados
Para la fabricación de las puerta lógica e utilizan lo
Figura 1.28. Diagrama lógico para la automatización
del generador.
circuitos integrados (CI ). E to e tán formado por un
conjunto de componente electrónico (re i tencia , dio-

12 © Ediciones Paraninfo
Introducción a la electrónica digital

dos, transistores) integrados en una sola pieza de material


semiconductor a base de silicio e insertada en el interior de
un encapsulado.

Los circuitos integrados han ido evolucionando con el


tiempo, consiguiéndose integrar cada vez un mayor núme-
ro de puerta lógicas en un solo componente o CI. En la
Tabla 1. 7 se muestra una clasificación de los circuitos inte-
DIP
grados en función de su e cala de integración.

Tabla 1.7. Escala de integración de los circuitos


integrados.

SSI - Integración a pequeña escala Menos de 12


MSI - Integración a media escala 12 a 99
SOIC SSOP
LSI - Integración a gran e cala 100 a 9.999
Figura 1.32. Encapsulados de los Cls.
VLSI - Integración a escala muy grande 10.000 a 99.999
ULSI - Integración a escala ultragrande 100.000 a 999.999 El encapsulado DIP con ta de dos hilera paralela de pati-
GSI - Integración a gigaescala 1.000.000 o más llas que se conectan al circuito de forma encilla a travé
de un zócalo de conexión. Los Cis con encap ulado DIP
son muy fáciles de manejar para la con trucción de prototi-
pos en placas de montaje rápido, como las protobard que
vamos a utilizar en las Actividade prácticas.
SI
3 2A 2Y 4
Las entrada y alidas e tán
directamente conectada a
los pins como por ejemplo
el CI 7404 que conti en 6
puertas OT. 11 5A SY 10

13 GY 12

Figura 1.33. Zócalos de conexión para encapsulados DIP.


Hasta l 00 puertas. Realizan una
tarea e pecí fica imple como por
ejemplo un codificador de BCD a Cada uno de lo terminale del CI va numerado. El número
decimal.
1 se itúa en un pequeño agujero que e incluye en un ex-
G I tremo. En la Figura 1.34 e mue tra, como ejemplo, la di -
posición de patillas de un CI de 14 patilla .
Puede llegar a contener
millone de puerta como
por ejemplo las PU
de un ordenador.

Figura 1.31. Ejemplos de aplicaciones según


la escala de integración.

Figura 1.34. Numeración de patillas.


Los circuito integrado e fabrican con diferentes encap-
sulado dependiendo de la forma de conexión al circuito de El encap ulado SSOP es el má pequeño de todo y e uti-
sus terminal e o patilla . En la Figura 1. 32 se muestra el liza para montaje y oldadura directa obre la placa del
aspecto fí ico de diferente encap ulado . circuito impreso. Habitualmente e montan y ueldan de

© Ediciones Paraninfo 13
Introducción a la electrónica digital

forma automatizada mediante robot de posicionamiento su tituida por la familia CMOS. E ta última familia consi-
del chip en la placa y soldadura por horno de refusión. Los gue una gran densidad de integración y bajo con umo de
encapsulados SOIC y PLCC e suelen montar por soldadu- energía, lo que le ha convertido en la familia predominante
ra directamente a la placa o utilizar zócalos especiales para en el mercado. La familia BiCMOS, que e una combina-
u montaje. ción de CMOS y TTL e utiliza en forma selectiva para
ca os en que la familia CMOS no puede manejar adecua-
damente la corriente necesaria o la velocidad.

Familias lógicas Las dos familias lógicas más utilizadas en la actualidad


son la TTL basada en los transistores bipolares y MOS-
Para la fabricación de los circuitos integrados digitale se FET basada en los transistores unipolares de efecto de
pueden aplicar diferente tecnologías, conocidas por el campo.
nombre de familia lógica . El avance en la inve tigación
de circuito electrónicos digitales ha tenido como objetivo Uno de los criterios más importantes en la construcción de
el encontrar dispo itivos que ofrezcan mayare prestacio- puerta lógicas es la uniformidad, por lo que la base de una
nes, como pueden er: un menor con umo, mayor veloci- familia lógica es que las diferencia que puedan existir en-
dad de conmutación, mayor capacidad de integración, etc., tre la diferentes puerta lógicas ean las mínimas.
que ha hecho evolucionar de forma progresiva la tecnolo-
gías de fabricación. Cada una de la familias lógicas po ee
unas determinada caracterí ticas. La función del diseña- 1.8.1. Características de una
dor de circuitos digitales erá utilizar aquellas que pre en-
ten mayare ventaja y se adapten mejor al diseño, bu can-
familia lógica
do siempre una reducción del con umo de potencia Ante de pasar al estudio de las caracterí tica e pecíficas
eléctrica y un aumento de la velocidad de conmutación. de la familias más importantes, como la TTL y la CMOS,
vamos a definir los principale parámetro y caracterí ticas
Una fami lia lógica es el conjunto de todos los compo- de un circuito lógico integrado. E tos parámetro lo po-
nentes lógicos fabricados con la misma tecnología. dremos encontrar en las hojas de caracterí ticas que no fa-
cilitan los fabricante y que, en la actualidad, se encuen-
En la Tabla 1.8 se muestran alguna de las familia lógica tran con facilidad en Internet.
históricamente má importantes.
Ten ión de alimentación (Vce)
Tabla 1.8. Familias lógicas.
Para que lo circuito lógicos integrados en un CI puedan
Resistor-Transistor Logic funcionar, es necesario conectarlo a una fuente de alimen-
tación de corriente continua, que garantice que la ten ión
Diode-Transistor Logic
suministrada (Vce) al CI permanezca lo má con tante po-
Emitter-Coupled Logic sible aunque varíe la intensidad de corriente suministrada
Transistor-Transistor Logic
por la misma. El positivo de dicha fuente se suele conectar
a la patilla del CI que aparece eñalada como Vce y el ne-
Complementary Metal-Oxide Semiconductor gativo a otra denominada GND, tal como e mue traen el
Bipolar Complementary Metal-Oxide Semiconductor ejemplo de la Figura 1.35.

El rápido avance de las nuevas tecnologías provoca que


ciertas familias lógicas queden obsoletas en muy pocos
años. De e ta forma aparecen subfamilias dentro de una
determinada familia que mejoran la caracterí tica de la
versione anteriore . 7408
Las familia RTL y DTL fueron las que aparecieron prime-
ro, pero de pués aparecieron las familia TTL y ECL. La
familia TTL ha sido utilizada durante mucho año , por lo
que se con iguen componentes fácilmente en el mercado.
La familia ECL supu o un gran avance en si tema que re- Figura 1.35. Conexión de la fuente de alimentación
querían operar a gran velocidad, pero ha sido uperada y a un CI de la serie 7408.

14 © Ediciones Paraninfo
Introducción a la electrónica digital

Así, por ejemplo, para la familia lógica TTL la tensión de ,


5V
alimentación es de + 5 V, aunque se admite un rango de 1 Lógico (1-1) 1 Lógico (H)
tolerancia que varía entre 4,75 V y 5,25 V. Para alimenta- V1H mín) 4 9V VoH (mín

ción de los circuitos CMOS se admite un rango de tensión No permitido No permitido


Vil máx> O1 V Vol <rnáx>
mucho más amplio, que varía entre los 3 V y los 18 V. O Lógico (L) O Lógico (L)
ov
(a) (b)
iveles de tensión de entrada y salida
Figura 1.37. (a) Niveles de tensión de entrada de la serie
Los niveles de tensión de entrada nos indican la tensión CMOS 74HC. (b) Niveles de tensión de salida.
que deberemos aplicar a la entrada de una puerta lógica
para que ésta lo acepte como un estado lógico « 1» o «O». Inmunidad al ruido
Esta tensión puede variar dentro de un pequeño margen.
En las hojas de características nos indican los valores lími- El ruido se produce cuando aparecen variaciones indesea-
tes que se corresponden a los niveles lógicos, como son: bles en la tensión que manejan las puertas lógicas. Este rui-
do puede ser producido por fluctuaciones bruscas en la ten-
VIL(máx) = máxima tensión de entrada (I) admisible para sión de la red eléctrica, interferencias ocasionadas por
que la puerta interprete un «O» lógico o un nivel campos electromagnéticos que se inducen en los conducto-
bajo (L). res de alimentación, etc.
La inmunidad al ruido de un circuito lógico nos indica u
VIH(mín) == mínima tensión de entrada (I) admisible para
capacidad para tolerar ruido (fluctuaciones de tensión no
que la puerta interprete un «1» lógico o un nivel
deseadas) sin que se vean afectados los valore lógicos de
alto (H).
salida.
En la Figura 1.36(a) se muestra, como ejemplo, los niveles El margen de ruido en voltios (VN) que tolera un circuito
de tensión de entrada de las serie TTL estándar para conse- lógico se puede calcular de la siguiente forma:
guir los niveles lógicos.
• Margen de ruido para el nivel alto:

5V 5V V NH == V OH(mín) - VIH(mín )

2V V,n mín) 24 V Voncmín) • Margen de ruido para el nivel bajo:


o V v/l(máx 04 V VoL Cmá ·>
VNL == VIL(máx) - VOL(máx)
ov ov
a) (b)
Figura 1.36. (a) Niveles de tensión de entrada de la serie Actividad resuelta 1.1 O
TTL estándar. (b) Niveles de tensión de salida. Analiza los niveles de tensión de entrada y salida de la
serie TTL estándar (Figura 1.36) y de las serie CMOS
Dado que las puerta lógicas se interconectan entre sí, es 74HC (Figura 1.37) y averigua su margen de ruido.
importante conocer la tensión que suministra una puerta a
Solución: Para la serie TTL estándar:
su salida en los dos estados lógicos, para así asegurarnos
de que puede activar a las siguientes puertas que se conec- V NH == VOH(mín) - VIH(mín) == 2,4 V - 2 V == 0,4 V
ten a su salida. Los niveles de tensión de salida on:
V NL == VIL(m áx) - V OL(m áx) == 0,8 V - 0,4 V == 0,4 V
VoL(máx) == máxima tensión que aparece en la salida (O)
para el estado lógico «O» o nivel alto (L). Para la serie CMOS 74HC:

VoH(mín) == mínima tensión que aparece en la salida (O) VNH == VOH(mín) - VIH(mín) == 4,9 V - 3,5 V == 1,4 V
para el e tado lógico «1 » o nivel bajo (H).
VNH = VIL(m áx ) - V OL(máx) = 1 V - 0,1 V = 0,9 V
En la Figura 1.36(b) se muestra, como ejemplo, los niveles De los resultados de estos cálculos se puede deducir
de tensión de salida de las serie TTL estándar y en la Figu- que los circuitos de la familia CMOS poseen una
ra 1.37 los niveles de tensión de entrada y salida para el mayor inmunidad al ruido que los de la familia TTL.
circuito CMOS 74HC.

© Ediciones Paraninfo 15
Introducción a la electrónica digital

retardo de propagación de 8 n y una frecuencia máxima


de eñal de 40 Mhz.
Lo circuito lógico consumen una cierta potencia cuando
e tán en funcionamiento. Esta potencia hace que lo circui- ntrada - -
tos se calienten por efecto Joule, lo que provoca una eleva- R tardo =9 n
ción de u temperatura, que podría dañar lo di po itivos i - - - .- - - -- - - - - -• t
no e di eñan adecuadamente. En las hojas de característi-
cas de lo fabricante de circuitos lógicos normalmente se
indica la di ipación de potencia en mW por cada una de la
puerta lógica incluida en el CI.
Figura 1.39. Ejemplo de retardo de propagación
A í, por ejemplo, la familia TTL 74 posee una di ipación de una puerta lógica de la familia TTL 74AS.
de potencia por puerta de 10 mW, mientra que la familia
CMOS 74HC po ee una disipación de potencia mucho me-
nor, del orden de 0,0025 mW.
1.8.2. Comparativa entre las
- familias lógicas
En el di eño de circuito lógicos e muy habitual conectar A la hora de eleccionar una determinada familia lógica
varia entradas de otra puerta a la mi ma alida de una para un determinado diseño, habrá que tener en cuenta la
puerta lógica (Figura 1.38). Dado que la corriente que pue- característica que mejor e adapten al mi mo, teniendo en
de sumini trar la alida de una puerta es limitada, i conec- cuenta que siempre erá mejor:
tá emo má puerta de las indicada por el fabricante, no • Una gran densidad de integración.
e podría garantizar que la ten ión de salida de la mi ma • Un mayor rango de la ten ión de alimentación
ea uficiente para activar la puerta conectada .
• Un mayor margen de ruido o inmunidad al ruido.
El fan-out no indica el número máximo de puerta que • Un menor consumo o di ipación de potencia.
pueden conectar e a la alida de otra puerta de la mi ma
• Una mayor capacidad de carga o fan-out.
familia lógica. A í, por ejemplo, la familia TTL 74 po ee
fan-out de 10 puertas, mientras que la familia CMOS • Un menor tiempo de propagación.
74HC po ee un fan-out mucho mayor, del orden de 100 • Compatibilidad con otras familia lógica .
puerta . • Menor co te económico.
En la Tabla 1.9 se muestra, como ejemplo, una comparativa
entre la caracterí ticas principale de do familia lógica .
Tabla 1.9. Comparativa entre las características
principales entre dos familias lógicas comerciales.

Figura 1.38. Ejemplo de un fan-out de 1 O para la salida


de una puerta NOT de la familia TTL 74.
Ten ión de alimentación Vcc (V) 1
4,5-5,5 3-15
VNH (V) 0,4 1,4
Margen de ruido
Cuando aplicamo una eñal de entrada a una puerta lógica V NL (V) 0,4 0,9
y ésta cambia u e tado lógico en la alida tran curre un
1

Potencia con umida P(mW) ¡ 10 0,0025


pequeño tiempo, que e conoce como retardo de propaga-
Capacidad de carga Fan-out 10 100
ción (Figura 1.39). E te retardo limita el funcionamiento
de la puerta lógica cuando la señal de entrada cambia Tiempo de propagación tP (ns) '
9 '
8
!

a gran velocidad, es decir, a frecuencia de impulso eleva- Frecuencia máxima F (MHz) 35 40


da . El retardo de propagación e mide en nano egundos '

(n ), o ea 10 - 9 egundo . ' V/L(máx) 0,8 1


Nivele de ten ión de entrada
A í, por ejemplo, la familia TTL 74AS posee un retardo de V/H(mín) 2 3,5
propagación de 3 n (véa e Figura 1.39) y una frecuencia VOL(máx) 0,4 0,1
máxima de eñal de 200 Mhz (millone de impul o por Nivele de tensión de salida
VOH(mín) 2,4 4,9
egundo), mientras que la familia CMOS 74HC po ee un

16 © Ediciones Paraninfo
ntroducción ala electrónica digital
1

Tabla 1.1 O. Denominación de las series TTL por orden


1.8.3. Familia lógica TIL de aparición, así como la potencia consumida en mW,
el tiempo de retardo en ns y la frecuencia máxima
La familia TTL (Transitor-Transistor-Logic), que proviene en MHz.
del término lógica de transistor a transistor, está constitui-
da por resistencias, diodos y transistores bipolares. En la
Figura 1.40 se muestra, como ejemplo, el circuito interno
de una puerta NAND de dos entradas. Para poder entender 74 Estándar 10 10 35
este circuito, primero habrá que estudiar el funcionamiento 74S Mejora del tiempo de 20 3 125
del diodo y el transistor bipolar, y esto lo dejamos para la .,
propagac1on
segunda parte de este texto, donde se estudia la electrónica
analógica. 74LS Menor consumo 2 10 45

74ALS Menor consumo y buen tiempo 1 4 70


de propagación

74AS Tiempo bajo de propagación 7 1,5 200


74F Buen equilibrio entre potencia 4 3 100
An------ y tiempo

Para identificar las puertas lógicas que van incluidas en ca-


da uno de los circuitos integrados y la cantidad de entradas
que posee cada una, se le añaden un par de dígitos a la
denominación de la serie. Así, por ejemplo, el circuito in-
tegrado 7404, se correspondería con un CI de tecnología
TTL y con 6 puertas NOT. En la Tabla 1.11, se muestra el
significado de estos dos dígitos. Esta denominación es co-
mún para la familia CMOS.
G D
Tabla 1.11. Significado de los dos últimos dígitos
Figura 1.40. Puerta NAND de dos entradas con tecnología en el número de serie de un CI digital.
TTL estándar.
4 NAND de 2 entradas
De alguna forma, se puede decir que los circuitos electró- 4 NOR de 2 entradas
nicos que componen un circuito digital son analógicos, pe-
ro que operan en sólo dos estados, proporcionando niveles 6NOT
de tensión alto o bajo en función de los niveles de tensión 4 AND de 2 entradas
de las entradas.
3 NAND de 2 entradas
La familia TTL ha sido la predominante en el mercado du-
rante más de 20 años. Su éxito se ha basado en su bajo 3 AND de 2 entradas
coste y en la gran variedad de circuitos fabricados por la 2 NAND de 4 entradas
mayor parte de las casas comerciales. En la actualidad van
siendo desplazados por otras tecnologías como la CMOS y 2 AND de 4 entradas
la BiCMOS, limitándose su uso a la construcción de CI de 3 NOR de 3 entradas
pequeña y mediana escala (SSI y MSI).
1 AND de 8 entradas
Dentro de la familia lógica TTL se han ido desarrollando
nuevas series con el fin de mejorar las prestaciones de las 4 OR de 2 entradas
anteriores. La primera serie que aparece en el mercado es 4 XOR de 2 entradas
la TTL estándar o más comúnmente conocida como serie 7 4
(54 para aplicaciones militares). 1 NAND de 13 entradas

En la Tabla 1.1 O se muestra la denominación de las dife-


rentes series por orden de aparición y algunas de sus carac- En la Figura 1.41 se muestra, como ejemplo, los diagra-
terísticas más relevantes. Todas ellas tienen en común una mas de conexión de las puertas de dos Cls de la familia
tensión de alimentación comprendida entre 4,5 y 5,5 V. TTL 74.

© Ediciones Paraninfo 17
Introducción ala electrónica digital

T_

T
Be>-------~.....- -
'--~~~~~~~-. ...... G D
Figura 1.42. Puerta NAND CMOS.

a 7404 (b) 7408


Sin embargo, el tiempo de propagación de los CMOS es
Figura 1.41. Diagramas de conexión de dos Cls algo mayor que los TTL y además son muy sensibles a la
de la familia ITL 74. electricidad estática, que los puede dañar si no se manejan
de forma adecuada.
Actividad propuesta 1.7 La familia CMOS ha ido desplazando a la TTL en la cons-
trucción de CI de pequeña y mediana escala (SSI y MSI),
Consulta las hojas características de circuitos integra- habiéndose impuesto en las escalas más altas de integra-
dos 74F00, 74F02, 74F04, 74F08,74F32, 74F86,ana- ción, como la LSI y la VSI (construcción de memorias,
liza sus características más relevantes, y realiza un contadores, registros, microprocesadores, etc.)
cuadro con sus diagramas de conexión.
Al igual que la familia lógica TTL, en la CMOS se han ido
desarrollando nuevas series mejoradas. La primera serie
Estas hojas características las podrás en- que aparece es la CMOS 4000.
contrar con facilidad en Internet en las si- En la Tabla 1.12 se muestra la denominación de las dife-
guientes páginas Web: rentes series por orden de aparición, y algunas de sus ca-
• http://www.datasheetlocator.com/es/ racterísticas más relevantes. Todas ellas tienen en común
• http://www.datasheetcatalog.net/es/ una tensión de alimentación de 5 V, excepto la serie 4000
que admite una tensión de alimentación entre 3 y 15 V.
** tn l l ( l)-R
1
)M qu l) at~ju11t , con 7
• te te. ·to e
inc/11. >11 la hoj,n de cara ·fl>rÍ ticale ircuito Tabla 1.12. Denominación de las series ITL por orden
i111 r¿r u/o 7.:Jf 00, 74/10_, 74FO , 741 O , 74F _ \ de aparición, así como la potencia consumida en mW,
74f >6. el tiempo de retardo en ns y la frecuencia máxima
en MHz.

1.8.4. Familia lógica CMOS 4000 Baja velocidad 0,3 50 12


La familia CMOS (Complementary Metal-Oxide Semi- 74HC Mejora de la velocidad 1 8 40
conductor) construye sus puertas lógicas con transistores
unipolares MOSFET de canal N y de canal P, que ya estu- 74HCT Compatible con TTL 1 8 40
diaremos en posteriores unidades didácticas. En la Figura 74AC Mejora la velocidad 0,5 4 125
1.42 se muestra, como ejemplo, una puerta NANO de dos
entradas con tecnología CMOS. 74ACT Compatible con TTL 0,5 4 125

Los circuitos integrados con tecnología CMOS se han ido 74AHC Mejora la velocidad 0,006 3 130
imponiendo en el mercado gracias a la mejora de algunas 74AHCT Alta velocidad y compatible 0,006 3 130
de su características, como son: con TTL
• Mayor inmunidad al ruido.
• Tensión de alimentación más flexible. La primera serie CMOS es la 4000 que poseía el inconve-
• Menor consumo. niente de que los terminales de lo Cls no se encontraban
• Mayor densidad de integración. en el mismo orden que los TTL. Posteriormente aparecen

© Ediciones Paraninfo
Introducción a la electrónica di ita

la erie 74HC y 74HCT, que mejoran la velocidad de eléctrica que puede destruir las uniones de los semiconduc-
conmutación y poseen el mi mo orden en los terminales tores que forman el chip, sobre todo en el caso de lo
que lo TTL· además la erie 74HCT e eléctricamente CMOS.
compatible con TTL. Despué aparecen la erie 74AC y
En la actualidad se ha conseguido minimizar los efectos de
74ACT, que ofrecen una mayor inmunidad al ruido y una
las posibles descargas electrostática gracias a la inclu ión
mayor velocidad de conmutación, con el inconveniente de
de circuitos de protección dentro del CI, como pueden er
que no existe compatibilidad en el orden de los terminales
la conexión de diodo zener a las entradas que conducen y
con TTL, aunque la 74ACT e compatible eléctricamente
con TTL. limitan la tensión de entrada a unos ni vele no peligroso .
A pe ar de todo, a continuación se indican las precaucio-
La erie 74HCT es la que po ee una menor potencia de nes a tomar para trabajar con CMOS:
disipación y un menor tiempo de propagación, lo que su-
pone una mayor frecuencia de conmutación. Además es • Los CMOS deberían e tar almace acto con lo termina-
compatible eléctricamente con la familia TTL, lo que hace les en contacto con e puma conductora.
que esta erie ea una de la que más se utiliza en la actua- • En ningún caso deben tocarse lo terminales con los
lidad. dedos.
Con el objetivo de reducir la potencia y el tamaño de los • Si se retiran de la espuma conductora e deben in ertar
Cis han aparecido nuevas erie que operan a baja tensión en el circuito o depo itar con los terminales en contacto
de alimentación (Vce == 3,3 V), como por ejemplo las se- con una superficie conductora a ma a.
ries 74LV, 74LVC y 74ALVC.
• No insertar CMOS en los zócalos de conexión con la
ten ión de alimentación conectada.
Actividad propuesta 1.8 • Las herramientas y bancos de trabajo e deben conectar
a tierra.
Con ulta las hojas caracterí ticas de circuitos integra-
dos 74AHCTOO, 74AHCT02, 74AHCT04, 74AHCT08, En la Figura 1.43 e mue tra a un operario trabajando con
74AHCT32, 74AHCT86, 74AHCT30, analiza su ca- MOSFET con medida excepcionale de precaución, como
racterí tica má relevante , y realiza un cuadro con pueden ser la puesta a tierra del equipo de soldadura y de
sus diagrama de conexión. la muñeca del operario.

esa ai lante ircuito Pue ta a ti rra Equi~ de


Estas hojas características las podrás en- 1mp de mesa oldadura
contrar con facilidad en Internet en las si-
guientes páginas Web:
• http://www.datasheetlocator.com/es/
• http://www.datasheetcatalog.net/es/ --
** l:..11 el D-R()M que 1 at(iunta e >n e te te to ',) Pu ta a tierra
inclu ·t II la lu~ja dt 'aracten rica d e,to c1r- Soldador
c11ito i11te,¿ rado ,.
one ión ~uipotencial
de operario a la mesa

Figura 1.43. Medidas de precaución excepcionales para


1.8.5. Precauciones con los manipular MOSFET.

circuitos CMOS • Nunca se debe dejar ninguna entrada de una puerta lógi-
Los CMOS on unos dispo itivo muy sensibles a las des- ca sin conectar, ya que no se podría predecir el nivel ló-
cargas electro táticas, de tal forma que si no se toman las gico que alcancen dichas entrada . La entradas in co-
medidas oportunas podrían llegar a destruirlo . Las cargas nectar on sensible a las interferencia y una carga
electro tática uelen generar e al frotarse las superficies estática podría desestabilizar el funcionamiento correcto
aislante , como por ejemplo al arrastrar lo zapato por una de la puerta.
moqueta en un ambiente eco, y pueden llegar a alcanzar Esta última precaución es valida también para los Cls de la
tensione ba tante elevada . Si una persona cargada toca familia TTL. ¿ Qué hacemos entonce con los terminales
los terminale de un CI, se produce una pequeña de carga de entrada de una puerta lógica que no necesitamo ?

© Ediciones Paraninfo
1 Introducción ala electrónica digital

La solución más acertada es conectar todas las entradas Vcc Vcc


que no se utilicen a la tensión de alimentación Vce o masa R= 1 k!l R = 1 k!l
(GND) dependiendo del tipo de puerta lógica:
• Para las puertas AND y NAND se conectan las entradas
a Vce a través de una resistencia de 1 kQ con el fin de A A s
B B
llevarlas al nivel lógico « 1».
• Para las puertas OR y NOR se conectan las entradas a
masa para fijarlas al nivel lógico «O» . A A
B s B s
En la Figura 1.44 se muestra, como ejemplo, una puerta de
tres entradas en las que solamente se necesitan dos para la
realización del circuito lógico.
Figura 1.44. Entradas sin utilizar conectadas a la tensión
de alimentación o masa dependiendo del tipo de puerta.

COMPROBACIÓN PRÁCTICA EN EL IABORATORIO a la salida. Para la activación de la entrada se utiliza


un conmutador deslizante (Figura 1.46), de tal forma
1.1 Puerta lógica NOT. Se trata de que compruebes de
que proporcionará un « 1>> lógico cuando su posición
forma práctica la tabla de la verdad de la puerta NOT.
conecte con la tensión de alimentación y un «O» lógi-
Para ello vamos a necesitar los siguientes componentes:
co cuando cambie su posición a masa.
1 CI 74HCT04 (6 x NOT) o similar
1 conmutador deslizante
1 diodo LED rojo de 5 mm
1 diodo LED verde de 5 mm
2 resistencias de 330 Q 2 1 3 2 1 3

1 placa protoboard de montaje rápido de circuitos 1~2 r>- 2


En la Figura 1.45 se muestra el esquema del circuito -0- 3 1~3
que se usa habitualmente para representar las cone- (a) (b)
xiones, donde no se incluye el conexionado del CI a
la fuente de alimentación. Figura 1.46. Conmutador deslizante.
(a) Posición 1-2. (b) Posición 1-3.
1
Al
Vista superior
R, 74HCT04 A K
3300 - 1º cifra = naranja = 3
- 2° cifra = naranja = 3
- negro = xlO
Ds

R = 330Q / 5 %
Figura 1.45. Esquema del circuito puerta NOT. Símbolo
(b)
El diodo verde se conecta a la entrada de la puerta y Figura 1.47. (a) Conexiones del diodo LED.
nos indicará el estado de la entrada. El rojo se conecta (b) Código de colores de la resistencia.

20 © Ediciones Paraninfo
Introducción a la electrónica digital 1
En la Figura 1.48 se muestra cómo sería el esquema tados entre sí, donde se pueden conectar de forma
práctico de montaje del circuito, donde se ha incluido rápida los componentes. En la Figura 1.50 se mues-
la alimentación eléctrica del CI. tra el esquema de conexiones de un modelo de placa
protobard.
l
+5 V Al
GD~~ BOG~ GODO 080~ BDDD 0008
1---~ºo- YI

330 n

330 n

74HCT04 Figura 1.50. Esquema de conexionado interno


de una placa protoboard de montaje rápido.
Figura 1.48. Esquema práctico del CI.
Las filas superior e inferior, más separadas que el res-
Para el montaje del circuito se puede utilizar una pla- to, se suelen utilizar para conectar la tensión de ali-
ca protobard de montaje rápido sin soldadura o un en- mentación a la placa.
trenador didáctico de electrónica digital. La ventaja
En la Figura 1.51 se muestra el esquema práctico de
de los entrenadores es que vienen equipados con los
la puerta NOT montado sobre una placa proto-
diferentes dispositivos necesarios para la realización
board.
rápida de la práctica, como pueden ser: las fuentes de
alimentación, generadores de señales digitales, con-
mutadores, diodos LEDS, etc. En la Figura 1.49 se +
muestra, como ejemplo, el aspecto de un entrenador
comercial. Se trata del entrenador Universal Trainer
que sirve para realizar experiencias tanto con circui- - .
tos digitales como analógicos. t 7.iH('TO-t
5V
- -

Figura 1.51. Montaje práctico del circuito


sobre placa protoboard.

Realiza el montaje práctico y completa la tabla de la


verdad de la Figura 1.52.

1111
S=A o
1
Figura 1.49. Entrenador Universal Trainer.
Figura 1.52. Tabla de la verdad.
l 11 ( / ( D /l(J 1 ¡,odr ,~ < 01nultar ( / "''"''ª'del l ""'( 1-
"'"' JIOtlli I 1.2 Puerta lógica OR. Comprueba de forma práctica la
Nosotros vamos a proponer realizar el montaje de tabla de la verdad de una puerta OR mediante el CI
esta actividad práctica sobre una placa protobard. 74HCT32 (4 x OR), según los esquemas de la Figu-
Estas placas posee una serie de orificios interconec- ras 1.53, 1.54 y 1.55.

© Ediciones Paraninfo 21
Introducción a la electrónica digital

1.3 Puerta lógica ANO. Comprueba de forma práctica la


74HCT32 tabla de la verdad de una puerta AND mediante el CI
7 4HCT08 (4 x AND), según los esquemas de la Fi-
guras 1.57, 1.58 y 1.59.

R.
n n
5 ((
74HCT08
\1
YI
HI
Figura 1 .53. Esquema del circuito •
o
R
3 n
5 V V

-er
-----1 D
on

- \ Figura 1.57. Esquema del circuito

1
----- e r
n
5\

n f

74HCT32 ---1-er

Figura 1.54. Esquema práctico del CI •

+ - 1

n
74HCT08

Figura 1 .58. Esquema práctico del CI •

Figura 1.55. Montaje práctico del circuito


sobre placa protoboard.

Realiza la lista de materiales necesarios para llevar a


cabo esta actividad práctica y completa la tabla de la
verdad.

B
- A B
o
o
o
1

1 o
1
Figura 1.59. Montaje práctico del circuito
Figura 1.56. Tabla de la verdad. sobre placa protoboard.

22 © Ediciones Paraninfo
Introducción a laelectrónica digital 1
Realiza la lista de materiales necesarios para llevar a
cabo esta actividad práctica y completa la tabla de la +
verdad.

o o
11 5V
.

t 7~11('T02
.

A
. [
S =A·B o
_, ~

l
B
1 o
1 l

Figura 1.60. Tabla de la verdad.

1.4 Puerta lógica NOR. Comprueba de forma práctica la Figura 1.63. Montaje práctico del circuito
tabla de la verdad de una puerta NOR mediante el CI sobre placa protoboard.
74HCT02 (4 x NOR), según los esquemas de la Fi-
guras 1.61 , 1.62 y 1.63. R ealiza la lista de materiales necesarios para llevar a
cabo esta actividad práctica y completa la tabla de la
t 5 i'<c verdad.
74HCT02
o
1
Al

BI
11
o A o o
R,
S=A+ B o 1
R2 RJ B
330 o 330 o 330 o
1 o
1 1

Ds o Figura 1.64. Tabla de la verdad.

1.5 Puerta lógica NAND. Comprueba de forma práctica


Figura 1.61. Esquema del circuito. la tabla de la verdad de una puerta NAND mediante el
CI 74HCT008 (4 x NAND), según los esquemas de
la Figuras 1.65, 1.66 y 1.67.
5 V
A l
1
---~ + 5 Vcc
74HCTOO
330 o
o
Al
1
BI
+5 V o

1
----~ R,
3300 330 o
RJ
330 o
3300

D Da D
330 o
74HCT02

Figura 1.65. Esquema del circuito.

Figura 1.62. Esquema práctico del CI.

© Ediciones Paraninfo 23
Introducción ala electrónica digital

l 1
+5 V + 5 Vcc
74HCT86
e>
o
1 1
Al
330 n 81
o
+5 V R, R2 R3
330 n 330 n 330 n
e>
1
,,ºll 330 n De Ds

330 n Figura 1.69. Esquema del circuito.


74HCTOO

1
+5 V
Figura 1.66. Esquema práctico del CI.
1---<>
3300

+ 1
+5 V
8
- - 1- e >

5V 330 n

330 n
74HCT86

Figura 1.67. Montaje práctico del circuito


Figura 1.70. Esquema práctico del CI.
sobre placa protoboard.

Realiza la lista de materiales necesarios para llevar a + -


cabo esta actividad práctica y completa la tabla de la
verdad.

A B 11 5V

A
o o
S = A·B O 1
B 1 O
1 1

Figur~ 1.68. Tabla de la verdad. Figura 1.71. Montaje práctico del circuito
sobre placa protoboard.

1.6 Puer ta lógica XOR. Comprueba de forma práctica la


tabla de la verdad de una puerta XOR mediante el CI Realiza la lista de materiales necesarios para llevar a
74HCT86 (4 x X OR), según los esquemas de la Fi- cabo esta actividad práctica y completa la tabla de la
guras 1.69, 1.70 y 1.7 1. verdad.

24 © Ediciones Paraninfo
Introducción ala electrónica digital 1
A B 1.5 ¿Cuál es la familia lógica que más se tiende a utili-
S = A© B zar en la actualidad?
A o o
B O I A O RTL
I O B O TTL
1 1
C O CMOS
Figura 1.72. Tabla de la verdad.
1.6 ¿ Cuál es el significado de la característica V1L (m áx) ?
l.7 Encuentra las hojas características de los circuitos in- A O Máxima tensión de entrada admisible para
tegrados utilizados en estas actividades prácticas y que la puerta interprete un «O» lógico.
observa sus características más significativas.
B O Mínima tensión de entrada admisible para que
L11 t l ( D-R(J 1 qtu. ,e adjunta e 011 c\lt r, ,10 H 111< l,n·l 11
la puerta interprete un« l » lógico.
lll" l,o¡a~ d<:. ( ira< f(; n -..1ic<n di lrH < ir< 11110., i11tt ~rado C O Máxima tensión que aparece en la salida para
7-11{ 100. 741/( 70_. 74H '104. 74IIC7lJN. 74fl( 7 {2. el estado lógico «O».
741-1( 1 ~6.
l. 7 ¿ Cuál es el significado de la característica V 0H(min:?
~ A O Máxima tensión de entrada admisible para
AUTOEVALUACION que la puerta interprete un «O» lógico.
1.1 Si en un circuito integrado digital se consigue el « l » B O Mínima tensión de entrada admisible para que
lógico con una tensión de entrada de 5 V y el «O» con la puerta interprete un «1>> lógico.
una tensión de O V, dicho circuito trabaja con lógica:
C O Mínima tensión que aparece en la salida para
A O Negativa. el estado lógico « 1».
B O Positiva. 1.8 Calcula el nivel de ruido de una puerta lógica si en
C :1 Indefinida. sus hojas de características se leen los siguientes da-
tos:
1.2 Indica cuál de las afirmaciones es correcta respecto a
VOH(mín) == 2,6 V; VJH( mi n ) == 1,9 V
los circuitos digitales frente a los analógicos:
VIL(m áx) == 0,9 V; V OL(m áx) == 0,6 V
A O Susceptible de sufrir interferencias de otros sis-
temas. 1.9 ¿Qué familia lógica posee un menor consumo de
potencia?
B O Mayor facilidad de integración para circuitos
repetitivos. A O RTL
C O La salida puede variar con la temperatura, la B O TTL
tensión de alimentación, estado de los compo-
C O CMOS
nentes etc.

1.3 Las siglas SLI significan integración a:


1.10 El número máximo de puertas que pueden conectar-
se a la salida de otra puerta de la misma familia ló-
A O Pequeña escala. gica se le conoce como:
B O Mediana escala. A O Capacidad de carga.
C O Gran escala. B O Fan-out.
C O Número lógico.
1.4 El encapsulado de los circuitos integrados digitales
para conectar sobre zócalo que empleamos en las ac- 1.11 Un retardo grande en la propagación de la señal en
tividades prácticas de laborato1io son del tipo: una puerta lógica nos indica que:
A O DIP A O Puede trabajar a una frecuencia más elevada.
B O SOIC B O Es más rápida.
C O SSOP C O Puede trabajar a una frecuencia de señal baja.

© Ediciones Paraninfo 25
1 Introducción ala electrónica digital

1.12 La mayor escala de integración se consigue con la 1.16 Convertir los siguientes números binarios en código
familia lógica: octal, hexadecimal y BCD
A O RTL A O 11001010
B O TTL B O 1010101110
C O CMOS 1.17 Dibuja el símbolo de una puerta OR con cuatro en-
tradas y escribe su tabla de la verdad. Haz lo mismo
1.13 Calcula el valor decimal de los siguientes números para una NOR una AND, una NAND una XOR y
binarios: una XNOR de cuatro entradas.
A O 111111 2 1.18 Dibuja el diagrama lógico con puertas para que se
B O 101010101 2 cumpla la siguiente función de salida. Realiza tam-
bién su tabla de la verdad.
eo 10111 2
S=A·B · C+A·B·C+A · B·C
1.14 Calcula el valor binario de los siguientes números 1.19 Escribe la función de salida y la tabla de la verdad
decimales : que se co1Tesponde con el circuito lógico de la Figu-
A :l 1.458 10 ra 1.73.
B O 324 10 A B C
eo 86 10

1.15 Convertir los siguientes números en código binario:


s
A O 2468
B O 35689 8
C O 485C 16
D O 5765A 16
E O 10011001001000BCD Figura 1.73.

26 © Ediciones Paraninfo

Você também pode gostar