Você está na página 1de 9

CONCEPÇÃO DE INVERSOR MULTINÍVEL PARA APLICAÇÃO EM UPS

/LQFROQ02OLYHLUD/HY\)&RVWD'HLYLG60DULQV6HUJLR'DKHU)HUQDQGR/0Antunes
*UXSRGH3URFHVVDPHQWRGH(QHUJLDH&RQWUROH- *3(&'HSDUWDPHQWRGH(QJHQKDULD(OpWULFD8QLYHUVLGDGH)HGHUDOGR&HDUi
&[3RVWDO- &DPSXVGR3LFL-)RUWDOH]D- &(- Brasil
e-mailsOLQFROQVREUDO#\DKRRFRPEUIDQWXQHV#GHHXIFEU

Resumo - Este trabalho apresenta o modo rede de I. ,1752'8d­2


operação de um sistema ininterrupto de energia on-line
monofásico de 3 kVA operando em baixa frequência, alta Os inversores multiníveis há muito tempo vem sendo
eficiência, alto fator de potência e com tensão de entrada REMHWR GH HVWXGR SDUD DSOLFDo}HV TXH HQYROYDP
e saída de 220 Vca. O estágio de entrada da UPS é SURFHVVDPHQWR GH DOWRV QtYHLV GH WHQV}HV H SRWrQFLDV
composto por um retificador realizando correção de fator tornando-VHPXLWRDWUDWLYRSDUDDSOLFDo}HV HPPpGLDHDOWDV
de potência, através de uma ponte completa de diodo em WHQV}HV FRQGLFLRQDPHQWR GH SRWrQFLD VLVWHPDV GH
série com um conversor boost, alimentando por meio de DFLRQDPHQWRV GH PRWRUHV GLVWULEXLomR GH HQHUJLD HOpWULFD H
um barramento CC um inovador inversor multinível. O DLQGD HP VLVWHPDV GH JHUDomR GLVWULEXtGD XWLOL]DQGR IRQWHV
inversor multinível é baseado em um transformador de UHQRYiYHLV>-2]. 1HVWDVDSOLFDo}HVGHYLGRDVOLPLWDo}HVGH
múltiplos enrolamentos com um primário e vários FRUUHQWH H WHQVmR SURYHQLHQWHV GDV WHFQRORJLDV HPSUHJDdas
secundários, que produzem tensões alternadas parciais QDIDEULFDomRGRVVHPLFRQGXWRUHVGHSRWrQFLDesses tipos de
com amplitudes diferenciadas entre si, seguindo o modelo inversores são JHUDOPHQWH D ~QLFD DOWHUQDWLva porque
binário. O estágio de saída do inversor combina essas possuem D FDUDFWHUtVWLFD GH GLYLGLU RV HVIRUoRV HQWUH RV
formas de onda parciais para formar uma tensão de saída semicondutores de potência >@.
multinível. A análise, princípios de operação, exemplo de $ IRUPDomR GH XPD RQGD PXOWLQtYHO GH DOWD TXDOLGDGH
projeto e resultados experimentais do sistema proposto operando com baixa IUHTXrQFLD de comutação LPSOLFD HP
são apresentados neste artigo. menores taxas GH LQWHUIHUrQFLD HOHWURPDJQpWLFD (0, 
menores perdas por chaveamento e DOWD HILFLrQFLD (VWDV
Palavras-Chave ± Inversores Multiníveis, Sistemas FDUDFWHUtVWLFDVGRVFRQYHUVRUHVPXOWLQtYHLVWHPUHFHQWHPHQte
Ininterruptos de Energia, Retificador com Correção de VXUJLGRFRPRXPD alternativa em unidades de conversão de
Fator de Potência. SRWrQFLDPHVPRHPEDL[DVHPpGLDVSRWrQFLDVWRUQDQGR-se
XPD DOWHUQDWLYD DWUDWLYD SDUD DSOLFDo}HV HP VLVWHPDV
CONCEPTION OF MULTILEVEL IRWRYROWDLFRV>].
PDUDDSOLFDo}HVHPVLVWHPDVGHEDL[DSRWrQFLD  kVA)
INVERTER APPLIED TO UPS SYSTEM onde o alto rendimento é um dos principais parâmetros de
SURMHWR RV LQYHUVRUHV PXOWLQtYHLV HVWmR WRUQDQGR-se
Abstract ± This paper presents the grid connected mode
competitivos com inversores PRGXODGRVSRUODUJXUDGHSXOVR
of a 3 kVA single-phase uniterruptible power supply
3XOVH:LGWK0RGXODWLRQ- 3:0) em alta IUHTXrQFLD. Além
(UPS), with features of low frequency operation, high
GLVVR RV PHQRUHV FXVWRV GDV FKDYHV VHPLFRQGXWRUDV GH
efficiency and unit power factor of the input. The input
potência e a demanda de inversores de alto rendimento vêm
stage of the proposed UPS is composed by a power factor
contribuindo para a sua maior utilização [].
correction rectifier based on classical boost converter, No estudo realizado por [@ REVHUYD-se o
which is used to supply the dc bus. The output stage is desenvolvimento de um inversor multinível com
composed by a multilevel inverter, which is based on a WUDQVIRUPDGRUGHP~OWLSORVHQURODPHQWRVGH N9$DSOLFDGR
low frequency full-bridge converter associate to a a sistemas isolados GHJHUDomRGHHQHUJLDHOpWULFDTXHRSHUD
multiple winding transformer with one primary coil and XWLOL]DQGR FRPR IRQWH GH DOLPHQWDomR XP EDUUDPHQWR &&
several secondary coils. Each secondary coil is used to
IRUPDGR D SDUWLU GH SDLQpLV IRWRYROWDLFRV (VWH LQYHUVRU
produces the partial alternating voltage and the series
possui todas as características necessárias para a aplicação
combination of the output coils are used to generating the
em 6LVWHPDV,QLQWHUUXSWRVGH(QHUJLD UPS)FRPRIRUPDGH
complete output voltage. The theoretical analysis, design
RQGD GD WHQVmR QD VDtGD GH DOWD TXDOLGDGH DOWD HILFLrQFLD H
example, as well as experimental results of the proposed
XWLOL]DomRGHDSHQDVXPDIRQWH&&QDHQWUDGDGRFRQYHUVRU
UPS system are presented in this paper.
$ WRSRORJLD SURSRVWD SDUD HVWH WUDEDOKR FRQWHPSOD R

estudo do modo rede GH XP VLVWHPD LQLQWHUUXSWR GH HQHUJLD
Keywords - Multilevel inverter, Power factor correction QDFRQILJXUDomRon-lineRSHUDQGRFRPFRUUHomRGH IDWRUGH
rectifier, Uniterruptible power supply. SRWrQFLDQDHQWUDGDHSRWrQFLDGH kVA na saída através de
um inversoU PXOWLQtYHO FRP WUDQVIRUPDGRU GH P~OWLSORV
enrolamentos.
$UWLJR VXEPHWLGR HP  3ULPHLUD UHYLVmR HP  $FHLWR
para SXEOLFDomRHPSRUUHFRPHQGDomRGR(GLWRU+HQULTXH$& $)LJXUDPRVWUDDWRSRORJLDSURSRVWDGH836RSHUDQGR
%UDJD no modo rede. A descrição dRFLUFXLWRPRGRVGHRSHUDomRH
resultados experimentais são apresentados.

Eletrôn. Potên., Campo Grande, v. 19, n.1, p.015-023, dez. 2013/fev. 2014 15
)LJ 7RSRORJLDSURSRVWDGH836RSHUDQGRQRPRGRUHGH.

II. '(6&5,d­2'$83623(5$1'2 1202'25('( o conversor apresenta duas etapas de operação. Neste casoa
UD]mRFtFOLFDSRVVXLXPYDORUFRQVWDQWHVHQGRGHILQLGDSRU
A proposta de UPS on-line apresentada neste trabalho
contempla somente o modo de operação onde a rede elétrica
DOLPHQWDDFDUJD FKDPDGRPRGRUHGHGHRSHUDomRGD836 
através de um circuito TXH UHDOL]D D FRUUHomR GR IDWRU GH
potência (Power )actor &orrection – 3)& e um inversor
PXOWLQtYHO VHQGR FDSD] GH DWHQGHU RV VHJXLQWHV UHTXLVLWRV
[@
x Tensão de saída senoidal com taxa de distorção
KDUP{QLFDPHQRUTXH
x &RUUHQWH GH HQWUDGD VHQRLGDO FRP IDWRU GH SRWrQFLD
XQLWiULR
x $OWDFRQILDELOLGDGHH UREXVWH]
x %DL[DHPLVVmRGHLQWHUIHUrQFLDHOHWURPDJQpWLFD (0, 
x ,VRODomR*DOYkQLFDGDFDUJDFRPDUHGHHOpWULFD
x Alto rendimento.
$ VHJXLU VHUmR DSUHVHQWDGDs as análises qualitativas e
quantitativas dos conversores utilizados no sistema. )LJ 5HWLILFDGRUFRP3)&Hcontrole.

III. 5(7,),&$'2523(5$1'2&20&255(d­2'( t on_ret


D= 
)$725'(327Ç1&,$ Tret
2QGH
A. Descrição do Retificador ton_ret – tempo de condução no interruptor Sb
3DUD836FRPSRWrQFLDVDFLPDGH N9$REVHUYD-se o Tret – período de comutação.
HPSUHJRGHUHWLILFDGRUHV3:0[7] RXUHWLILFDGRUHVRSHUDQGR
As etapas de operação do conversor DSUHVHQWDGDV QD
FRP FRQYHUVRUHV &&-&& HP VpULH >@ $ WRSRORJLD )LJXUD  FRP DV OLQKDV HVFXUDV correspondendo ao caminho
HPSUHJDGD FRQWHPSOD D VHJXQGD RSomR RQGH XPD SRQWH GH SHUFRUULGRSHODFRUUHQWHHOpWULFD são descritas DVHJXLU
GLRGRHPVpULHFRPXPFRQYHUVRU&&-&&boost operando no 1º Etapa ,QLFLD-se quando o interruptor Sb entra em
PRGRGH FRQGXomRFRQWtQXD 0&& , através de um controle FRQGXomR VHQGR D WHQVmR GD IRQWH DSOLFDGD VREUH D
SRU PRGR FRUUHQWH PpGLD UHDOL]D D FRUUHomR GR IDWRU GH LQGXWkQFLD/b FXMDFRUUHQWHFUHVFHOLQHDUPHQWHFRPRWHPSR
SRWrQFLD $ )LJXUD  PRVWUD D WRSRORJLD GR UHWLILFDGRU FRP 'XUDQWH esta etapa de operação ()LJXUD (a)) o GLRGR'b ILFD
3)&H RGLDJUDPDGHEORFRVGR FRQWUROHHPSUHJDGRDWUDYpV inversamente SRODUL]DGR QmR RFRUUHQGR WUDQVIHUrQFLD GH
GR&, HQHUJLDGDIRQWHSDUDDVDtGDGRFRQYHUVRUHa alimentação da
FDUJDpPDQWLGDSHORFDSDFLWRU&(VWDHWDSDILQDOL]DTXDQGR
B. Princípio de Operação e Principais Formas de Onda do o interruptor Sb é bloqueado.
Conversor Boost 2º Etapa 4XDQGR R LQWHUUXSWRU 6b p EORTXHDGR R GLRGR 'b
3DUD R HQWHQGLPHQWR GR SULQFtSLR GH IXQFLRQDPHQWR GR SDVVDDFRQGX]LUDHQHUJLDGDIRQWHHDHQHUJLDDUPD]HQDGD
UHWLILFDGRU FRP FRUUHomR GH IDWRU GH SRWrQFLD UHDOL]DPRV QR LQGXWRUQR SHUtRGR DQWHULRU VmR WUDQVIHULGRV D FDUJD H DR
SULPHLUDPHQWH D DQiOLVH GR FRQYHUVRU &&-&& boost com FDSDFLWRU GH VDtGD RQGH D FRUUHQWH QD HQWUDGD GHFUHVFH
WHQVmRGHHQWUDGDFRQWtQXDRQGHQXPSHUtRGRGHFRPXWDomR linearmente ()LJXUD (b) 2ILPGHVVDHWDSDRFRUUHTXDQGR

16 Eletrôn. Potên., Campo Grande, v. 19, n.1, p.015-023, dez. 2013/fev. 2014
R LQWHUUXSWRU HQWUD HP HVWDGR GH FRQGXomR UHLQLFLDQGR R PDQWHUDWHQVmRGHVDtGDFRQVWDQWHHJDUDQWLUTXHDFRUUHQWH
SURFHVVRGHVFULWRQDHWDSD no indutor tenha XPIRUPDWRGHRQGDVHQRLGDOUHWLILFDGDHHP
IDVH FRP D WHQVmR GH HQWUDGD. A razão cíclica instantânea
SRGHUiVHUFDOFXODGDDWUDYpVGDVHJXLQWHHTXDomR
Vpk sin(Zt )
d t   (2)
Vo
3DUDRFRQWUROHGDFRUUHQWHQDHQWUDGDGRUHWLILFDGRUWRUQD-
VH QHFHVViULR D LPSOHPHQWDomR GH GXDV PDOKDV GH FRQWUROH
(a) sendo uma de corrente através do indutor que é responsável
SHOD PRGHODJHP GR IRUPDWR GD FRUUHQWH GH HQWUDGD H XPD
malha de teQVmRDWXDQGRQDUHJXODomRGDWHQVmRGHVDtGDGR
conversor boost H FRUULJLQGR SRVVtYHLV GHVYLRV GHFRUUHQWHV
GHYDULDo}HVQDFDUJD
$ OyJLFD GH IXQFLRQDPHQWR GR FLUFXLWR LQWHJUDGR 
HPSUHJDGR SDUD UHDOL]DU R FRQWUROH PRGR FRUUHQWH PpGLD
baseia-VH HP XP VLQDO GH UHIHUrQFLD JHUDGR SRU XP
(b)
PXOWLSOLFDGRUGLYLVRU DQDOyJLFR TXH p FRPSDUDGR FRP XP
)LJ. Etapas de operação do conversor boost. VLQDO GH DPRVWUDJHP GD FRUUHQWH GH HQWUDGD O resultado
dessa comparação é utilizado pela malha de corrente que
$V SULQFLSDLV IRUPDV GH RQGD GR FRQYHUVRU boost são RSHUDJHUDQGRRVLQDOGHFRQWUROH SDUDRFRPSDUDGRU3:0
apresentadas na )LJXUDRQGH vSb(t)L/E W LSb W Ldb W Yo W  A )LJXUD  PRVWUD R GLDJUDPD de blocos do método de
i& W  Lo W  UHVSHFWLYDPHQWH VmR os valores instantâneos da controle modo corrente média . Onde Kv pRJDQKRGRVHQVRU
tensão sobre a chave Sb FRUUHQWH DWUDYpV GR LQGXWRU /b da tensão do barraPHQWR FF +Y V  p D IXQomR GH
corrente através da chave Sb FRUUHQWH DWUDYpV GR GLRGR 'b WUDQVIHUrQFLD )7  GR FRQWURODGRU GD WHQVmR GR EDUUDPHQWR
tensão na saída do conversor Vo FRUUHQWH DWUDYpV GR FF+L V pD)7GRFRQWURODGRUGDFRUUHQWHGHHQWUDGD*Y V 
capacitor & FRUUHQWH QD VDtGD GR conversor. Os valores de pD)7GDSODQWDSDUDRFRQWUROHGDWHQVmRGREDUUDPHQWRFF
I0 e Im correspondem respectivamente ao valor máximo e (vo/iL  H ILQDOPHQWH *Y V  p D )7 GD SODQWD para o controle
mínimo da corrente na entrada do circuito e Io é a corrente da corrente de entrada (iL/d).
média através da saída do conversor.
Vref + Iref VRmo Vo(s)
1
Hv(s) Rmo + Hi(s) 1 Gi(s) Gv(s)
_ Vff2 _ Vpk

I Lb Ki He(s)

Kv

)LJ. 'LDJUDPDGHEORFRVGRPpWRGRGHFRQWUROHFRUUHQWHPpGLD

1R PXOWLSOLFDGRUGLYLVRU DQDOyJLFR R VLQDO GH VDtGD GR


compensador de tensão (entrada A na )LJXUD 2) é dividido
pelo quadrado da tensão da malha de realimentação de
entrada ou da malha de IHHGIRUZDUG HQWUDGD&QD)LJXUD2)
e depois é multiplicado pelo sinal da tensão de entrada
UHWLILFDGD HQWUDGD % QD )LJXUD   PDQWHQGR FRQVWDQWH R
JDQKR GD PDOKD GH WHQVmR $ PDOKD GH IHHGIRUZDUG provê
uma correção em laço aberto com características
DQWHFLSDWyULDVVREUHDPDOKDGHWHQVmR>@
A )LJXUD  PRVWUD IRUPD GH RQGD HVSHUDGDGD WHQVmR HP
IDVH FRP D FRUUHQWH QD HQWUDGD SRVVXLQGR XP ULSSOH
característico da IUHTXrQFLD GH FKDYHDPHQWR FRPR
observado no detalhe.
Iin(t) Iin(t)
Vin(t)

)LJ. 3ULQFLSDLVIRUPDVGHRQGDGRFRQYHUVRUboost.
0 ʌ 2ʌ Ȧt

C. Conversor Boost Operando com PFC


Para a análise do conversor boost realizando correção de Ȧt
IDWRU GH SRWrQFLD DFUHVFHQWD-VH XPD SRQWH UHWLILFDGRUD GH
RQGDFRPSOHWDQDHQWUDGDGRFRQYHUVRUFRPRDSUHVHQWDGRQD
)LJXUD 2. 1HVWH FDVR FRPR D WHQVmR QD HQWUDGD QmR p PDLV )LJ. Tensão e corrente instantânea na entrada do conversor.
FRQWtQXD D UD]mR FtFOLFD YDULD FRQWLQXDPHQWH GH IRUPD D

Eletrôn. Potên., Campo Grande, v. 19, n.1, p.015-023, dez. 2013/fev. 2014 17
IV. ,19(562508/7,1Ë9(/%$6($'2(0 WUDQVIRUPDomR GDGD SRU YYS  . Esses parâmetros IRUDP
75$16)250$'25&2008/7Ë3/266(&81'È5,26 HVFROKLGRV FRP D ILQDOLGDGH GH IDFLOLWDU H YLVXDOL]DomR GR
SULQFtSLRGHIXQFLRQDPHQWRGRFRQYHUVRU
A. Descrição do Inversor Multinível
$ WRSRORJLD HVWXGDGD GR LQYHUVRU SRGH VHU YLVWD FRPR D
XQLmR GH WUrV HVWiJLRV VHQGR XP FRQYHUVRU SRQWH-+ XP
WUDQVIRUPDGRU FRP P~OWLSORV VHFXQGiULRV H XP HVWiJLR GH
VDtGDFRPRPRVWUDGRQD)LJXUD7.

)LJ 7RSRORJLDGRLQYHUVRUPXOWLQtYHOsLPSOLILFDGD

O princípio de operação do conversor será descrito a


VHJXLURQGHD)LJXUDFRPDVOLQKDVHPQHJULWRLQGLFDQGRR
FDPLQKR GD FRUUHQWH QR FLUFXLWR UHSUHVHQWDUi FDGD HWDSD GH
RSHUDomR
1º Estágio: Os interruptores Sa 6b 6c e Sd HVWmR DEHUWRV
SRUWDQWRQmRH[LVWHWUDQVIHUrQFLDGHHQHUJLDGRSULPiULRSDUD
RVHFXQGiULRGRWUDQVIRUPDGRURQGHRVinterruptores S2 e S
estão na posição de condução e a tensão na saída é zero. A
)LJXUD D DSUHVHQWDHVWHHVWDGRGHRSHUDomR
2º Estágio: Os interruptores Sa e Sd entram em condução e
RSULPiULRGRWUDQVIRUPDGRUUHFHEHWHQVmRSRVLWLYD1DVDtGD
)LJ 7. 7RSRORJLDHVWXGDGDSDUDRLQYHUVRUPXOWLQtYHO. S2 e S são comandados a entrar em condução IRUQHFHQGR
uma tensão nDVDtGDLJXDO a V TXHpLJXDOà WHQVmRGDIRQWH
A ponte-+WHPDIXQomRGHJHUDUXPDRQGDTXDGUDGDFRP Vi. A )LJXUD E DSUHVHQWDHVWHHVWDGRGHRSHUDomR
IUHTrQFLD LJXDO j GHVHMDGD QD tensão de saída. As chaves 3º Estágio: Os interruptores Sa e Sd permanecem em
semicondutoras GHVWHHVWiJLR estarão submetidas à tensão do FRQGXomR SRUpP QR HVWiJLR GH VDtGD RV LQWHUUXSWRUHV TXH
EDUUDPHQWR&& entram em condução serão S e S IRUQHFHQGRXPDWHQVmRQD
2WUDQVIRUPDGRUFRPP~OWLSORVVHFXQGiULRVUHFHEHHPVHX VDtGDLJXDO D 92 TXH p LJXDO D 9L A )LJXUD  F  DSUHVHQWD
primário uma tensão quadrada proveniente da ponte-+ (P este estado de operação.
VHXVVHFXQGiULRVVmRLQGX]LGDVIRUoDVHOHWURPRWUL]HVWDPEpP 4º Estágio: Os interruptores Sa e Sd permanecem em
TXDGUDGDV FRP PDJQLWXGHV TXH GLIHUHQFLDP HQWUH VL FRP R FRQGXomR FRP D QRYD )LJXUD QR HVWiJLR GH VDtGD FRP RV
REMHWLYR GH VHUHP combinadas SDUD D IRUPDomR GD RQGD GH semicondutores S e S em condução. Na saída a tensão será
tensão multinível. A estrutura responsável pela combinação LJXDO D VRPD de V e V2 TXH p LJXDO D  Vi. A )LJXUD  G 
dos vários secundários p R HVWiJLR GH VDtGD FRPSRVWR SRU apresenta este estado de operação.
chaves HVWiWLFDVTXHUHDOL]DPDFRUUHWDVRPDGDVWHQV}HVGRV 5º Estágio: (VWH HVWiJLR p LJXDO DR ž 1HVWH PRPHQWR D
VHFXQGiULRV H JDUDQWHP D UHJXODomR GD PDJQLWXGH H da tensão de saída está diminuindo QRV PHVPRV GHJUDXs de
IUHTXrQFLDGDWHQVmRGHVDtGD WHQVmR SHODV TXDLV IRUDP JUDGDWLYDPHQWH DSUHVHQWDGDV nos
e LPSRUWDQWH UHVVDOWDU TXH RV HVIRUoRV GH WHQVmR QRV HVWiJLR DQWHULRUHV A )LJXUD  c) apresenta este estado de
VHPLFRQGXWRUHVVmRUHGX]LGRV'HYLGRà EDL[DIUHTXrQFLDGH operação.
FRPXWDomR GRV LQWHUUXSWRUHV DV SHUGDV SRU FRPXWDomR VmR 6º Estágio: (VWH HVWiJLR p LJXal ao 2ž. A )LJXUD  b)
GHVSUH]tYHLVDFDUUHWDQGRPDLRUHILFLrQFLDGDHVWUXWXra. apresenta este estado de operação.
'H DFRUGR FRP >@ H >@ HVIRUoRV GH WHQVmR H DOWD 7º Estágio: (VWH HVWiJLR p LJXDO DR ž $ SDUWLU GDt VHUi
WHPSHUDWXUDVmRIDWRUHVTXHLPSOLFDPQDUHGXomRGDYLGD~WLO LQLFLDGD D IRUPDomR GR VHPLFLFOR QHJDWLYR GD VHQRLGH A
GRVHPLFRQGXWRU3RUWDQWRFRPRDSUHVHQWHHVWUXWXUDWHQGHD )LJXUD e) apresenta este estado de operação.
apresentar DOWD HILFLrQFLD DFDUUHWDQGR HP PHQRU GLVVLSDomR 8º Estágio: Os interruptores Sc e Sb entram em condução e
GHHQHUJLDHPHQRU WHPSHUDWXUDHEDL[RHVIRUoRVGHWHQVmR RSULPiULRGRWUDQVIRUPDGRUUHFHEHWHQVmRQHJDWLYD. Na saída
HQWmRHODSRGHDWLQJLUXPDOWRJUDXGHrobustez. S2 e S VmR FRPDQGDGRV D HQWUDU HP FRQGXomR IRUQHFHQGR
XPDWHQVmRQDVDtGDLJXDOD9 TXHpLJXDOà WHQVmRGDIRQWH
B. Princípio de Operação FRP YDORUQHJDWLYR -Vi. A )LJXUD  I) apresenta este estado
3DUD D GHVFULomR GH RSHUDomR GD WRSRORJLD GR FRQYHUVRU de operação.
PXOWLQtYHO VHUi FRQVLGHUDGD FRPR H[HPSOR XPD HVWUXWXUD 9º Estágio: Os interruptores Sc e Sb permanecem em
VLPSOLILFDGDFRPDSHQDVGRLVHVWiJLRVGHVDtGDDVVLPFRPR FRQGXomR SRUpP QR HVWiJLR GH VDtGD RV LQWHUUXSWRUHV TXH
ilustrado na )LJXUD  &RQVLGHUD-VH DLQGD TXH R SULPHLUR entram em condução serão S e S IRUQHFHQGRXPDWHQVmRQD
HVWiJLR DSUHVHQWD XPD UHODomR GH WUDQVIRUPDomR GDGD SRU
YYS   H R VHJXQGR HVWiJLR DSUHVHQWD XPD UHODomR GH

18 Eletrôn. Potên., Campo Grande, v. 19, n.1, p.015-023, dez. 2013/fev. 2014
1:2 1:2 1:2 1:2
Sa Sc S1 Sa Sc S1 Sa Sc S1 Sa Sc S1
0 S2 S2 2Vi S2 2Vi S2
Vi L Vi L Vi L Vi
0
O
A 0 Vi O
A Vi Vi O
A 2Vi Vi
L
O
3Vi
S3 D
S3 D
S3 D
S3
A
D

0 S4 Vi S4 S4 S4
Vi
Sb Sd 1:1 Sb Sd 1:1 Sb Sd Sb Sd
1:1 1:1

(a) (b) (c) (d)

1:2 1:2 1:2 1:2


Sa Sc S1 Sa Sc S1 Sa Sc S1 Sa Sc S1
0 S2 S2 -2Vi S2 -2Vi S2
Vi L Vi L Vi L Vi
0
O
A 0 Vi O
A -Vi Vi O
A -2Vi Vi
L
O
-3Vi
S3 D
S3 D
S3 D
S3
A
D

0 S4 S4 S4
-Vi -Vi S4
Sb Sd 1:1 Sb Sd 1:1 Sb Sd Sb Sd
1:1 1:1

(e) (f) (g) (h)


)LJ. Princípio de operação do inversor multinível.

JUDGDWLYDPHQWH DSUHVHQWDGDV QRV HVWiJLR DQWHULRUHV A


)LJXUD J DSUHVHQWDHVWHHVWDGRGHRSHUDomR
VSa 12º Estágio: (VWH HVWiJLR p LJXDO DR ž. A )LJXUD  I 
VSb apresenta este estado de operação.
VSc $V SULQFLSDLV IRUPDV GH RQGD GR LQYHUVRU PXOWLQtYHO
VSd EHPFRPRDVWHQV}HVHPWRGDVDVFKDYHVVmRDSUHVHQWDGDV
na )LJXUD3RGHVHUREVHUYDGRQD)LJXUDque as chaves
Vp GRHVWiJLRGHVDtGDRSHUDPFRPIUHTXrQFLDVGLIHUHQWHV

VC1 C. Configuração das Chaves Bidirecionais


2 LQWHUUXSWRU GR HVWiJLR GH VDtGD GHYH VHU FDSD] GH
operar com tensão e corrente alternada. Na práWLFD QmR
H[LVWH XP VHPLFRQGXWRU FRP HVWDV FDUDFWHUtVWLFDV
VC2 entretanto, usando MOSFET’s, poderá ser implementado
através da associação GHDOJXQVFRPSRQHQWHV
$FRQILJXUDomRSDUDRVLQWHUUXSWRUHVPRVWUDGDQD)LJXUD
 UHIHUHQWH D XPD FpOXOD GH FRPXWDomR GR HVWiJLR GH
VS1 VDtGD IRL HVFROKLGD GHYLGR D FDUDFWHUtVWLFD GH IRUQHFHU
VS2 menores perdas devido a baixa resistência de condução dos
modernos MOSFET’s.
VS3
VS4
S1 L
O
S2 A
D

Vo

)LJ. &RQILJXUDomRGDVFKDYHVHPXPHVWiJLRGHVDtGDGR
tempo inversor.

)LJ. 3ULQFLSDLVIRUPDVGHRQGDGRLQYHUVRUPXOWLQtYHO. D. Descrição da Estratégia de Controle da Tensão de


Saída
VDtGD LJXDO D 92 TXH p LJXDO D -2Vi. A )LJXUD  J  3DUD FRQWURODU R YDORU HILFD] GD WHQVmR GH VDtGD GXDV
apresenta este estado de operação. HVWUDWpJLDVGLVWLQWDVSRGHPVHUXWLOL]DGDVDOWHUDURQ~PHUR
10º Estágio: Os interruptores Sc e Sb permanecem em GHQtYHLVGDWHQVmRGHVDtGDRXDOWHUDUDIRUPDGHRQGDGD
FRQGXomR FRP D QRYD FRQILJXUDomR QR HVWiJLR GH VDtGD WHQVmRGHVDtGDLVWRpDOWHUDURWHPSRGHGXUDomRGHFDGD
com os semicondutores S e S em condução. Na saída a GHJUDX Para obter um melhor desempenho do sistema de
WHQVmRVHUiLJXDOà soma de V e V2 TXHpLJXDOD-9L$ controle os dois métodos podem ser utilizados. No
)LJXUD K DSUHVHQWDHVWHHVWDGRGHRSHUDção. HQWDQWRSRUPRWLYRVGHVLPSOLFLGDGHDHVWUDWpJLDXWLOL]DGD
11º Estágio: (VWHHVWiJLRpLJXDODRž$WHQVmRYROWDD neste trabalho para controlar DWHQVmR GH VDtGD IRL DSHQDV
GLPLQXLUQRVPHVPRVGHJUDXVGHWHQVmR SHODVTXDLVIRUDP DOWHUDU VHX Q~PHUR GH QtYHLV 3RUWDQWR SDUD FDGD Q~PHUR

Eletrôn. Potên., Campo Grande, v. 19, n.1, p.015-023, dez. 2013/fev. 2014 19
GHQtYHLVGDWHQVmRGHVDtGDIRLLPSlementado uma tabela 2 ˜ Vimin ˜ D
FRPRVWHPSRVGHVLQDLVGHJDWLOKRGHFDGDLQWHUUXSWRU$R Lb P H 
fs ˜ 'I
WRGR  WDEHODV IRUDP LPSOHPHQWDGDV RQGH R Ptnimo
Q~PHURGHQtYHLVpHRPi[LPRQ~PHURGHQtYHLVp 2YDORUGRILOWURFDSDFLWLYRpGDGRSRU
O FRQWUROH IRL LPSOHPHQWDGR HP XP PLFURFRQWURODGRU 2 ˜ Po
C  mF 
$70(/ $76 onde WRGDV DV WDEHODV IRUDP  ˜ S ˜ fr ˜ Vcc 2 ˜ 'Vcc
armazenadas. 'HDFRUGRFRPDWHQVmRGREDUUDPHQWRFFH 1HVWH WUDEDOKR IRL XWLOL]DGR D DVVRFLDomR GH 
D FRUUHQWH GH VDtGD XPD WDEHOD p HVFROKLGD FRP D capacitores em paralelo com capacitância e tensão de
ILQDOLGDGH GH PDQWHU R YDORU HILFD] GD WHQVmR GH VDtGD —)9
constante. 0DLVGHWDOKHVGDLPSOHPHQWDomRGRVLVWHPDGH
controle podem ser encontrados HP>@H>@ B. Projeto Inversor Multinível
2Q~PHURGHQtYHLVGRLQYHUVRUpGDGRSRU
V. 352-(726,03/,),&$'2 '2&,5&8,72'( n N     níveis 
327Ç1&,$ 2Q~PHURGHSDVVRVHPXPTXDUWRGHFLFORVHUi
n 
$V SULQFLSDLV HVSHFLILFDo}HV GR VLVWHPD LQLQWHUUXSWR GH p'  
HQHUJLDRSHUDQGRQRPRGRUHGHVmRPRVWUDGDVQDWDEHOD 2
2SURMHWRGRLQYHUVRUPXOWLQtYHOHUHWLILFDGRUFRP3)&VmR A corrente de saída do LQYHUVRUpGDGDSRU
mostrados nesta seção. Vo
Io   A 
TABELA I Po
Especificações da UPS Operando no Modo Rede $Pi[LPDUHODomRGHWUDQVIRUPDomRGRWUDQVIRUPDGRUp
Potência de Saída do Sistema Po = N9$ GDGDSRU
Tensão de Entrada Vi = 9 § Vs ·
Variação Tensão Entrada ǻ9L  Rmáx p ' ˜ ¨ min ¸  
9DULDomR&RUUHQWH(QWUDGD ǻ,L  © Vp ¹
)UHTrQFLDGD5HGH(OpWULFD IU +] A corrente HILFD]DWUDYpVGRSULPiULRGRWUDQVIRUPDGRU
)DWRUGH3RWrQFLD WHyULFR  pGDGDSRU
5HQGLPHQWR3)& WHyULFR Ș 
Ip  ˜ Rmax ˜ Io A 
%DUUDPHQWR&& 9FF 9
Tensão de Saída Vo = 9 A IUHTXrQFLD de chaveamento em cada célula de
Variação Tensão da Saída ǻ9R  FRPXWDomR GR HVWiJLR GH VDtGD GR inversor é dada pelas
)UHTrQFLDGD7HQVmRGH6DtGD IVo = +] HTXDo}HV  DWp  RQGHQ c pRQ~PHURGDFpOXODH1R
)UHTrQFLDGHOperação GR3)& IV N+] Q~PHURWRWDOGHFpOXODVGHFRPXWDomRTXHSDUDeste caso é
Secundários do TransIRrmador 1  9999H9
LJXDO D  $ QXPHUDomR RFRUUH VHQGR  SDUD FpOXOD de
3ULPiULRGRWUDQVIRUPDGRU Vp = 9
5HJXODomR7HQVmRQD6DtGD + -  PHQRUWHQVmRDWpDQ~PHURSDUDDGHPDLRUWHQVmR
7D[DGH'LVWRUomR+DUP{QLFDQD6DtGD  fc fr ˜ N  nc 2   Hz 
fc2 fr ˜ N nc  2   Hz 
A. Projeto Simplificado PFC N  nc  2
fc fr ˜    Hz 
A tensão máxima e mínima na entrada do sistema pode
N  nc  2
ser FDOFXODGDDWUDYpVGH fc fr ˜    Hz 
Vimáx Vi  'Vi ˜Vi V  fc fr ˜ N  nc  2   Hz 
Vimin Vi  'Vi ˜Vi V  Através dos cálculos das IUHTXrQFLDV de operação de
A corrente máxima e mínima na entrada do sistema é FDGDFpOXODGHFRPXWDomRREVHUYD-se que quanto menor a
FDOFXODGDDWUDYpVGH  H  UHVSHFWLYDPHQWH WHQVmR QR HQURODPHQWR GR WUDQVIRUPDGRU PDLRU VHUi D
Po IUHTXrQFLD de comutação.
Iimáx   A 
K ˜Vimin
VI. 5(68/7$'26(;3(5,0(17$,6
Po
Iimin   A  &RP R REMHWLYR GH YHULILFDU D RSHUDomR H DYDOLDU R
K ˜ Vimax
GHVHPSHQKRGDVWRSRORJLDVSURSRVWDVIRLLPSOHPHQWDGRH
A razão cíclica para a tensão mínima na entrada é dada
WHVWDGR XP SURWyWLSR GH  kVA RQGH IRUPDV GH RQGD GR
SRU
VLVWHPDRSHUDQGRHPUHJLPHSHUPDQHQWH com cDUJDOLQHDU
2 ˜ Vimin e não-linear IRUDPREWLGDs. $FDUJDOLQHDUXWLOL]DGDQRWHVWH
D    (7)
Vcc apresentava natureza apenas resistiva HSRWrQFLDGHN:
$YDULDomRPi[LPDQDFRUUHQWHGHHQWUDGDpGDGDSRU $ FDUJD QmR-linear utilizada é EDVHDGD HP XP UHWLILFDGRU
Po FRP ILOWUR FDSDFLWLYR SRWrQFLD DSDUHQWH GH N9$ H IDWRU
'I 'Ii   A  GHSRWrQFLDGH
K ˜ Vi
2SURMHWRGRVFRQYHUVRUHVpapresentado na secção V e
O valor da LQGXWkQFLDSRGHVHUHQFRQWUDGRDWUDYpVGH os componentes utilizados QR SURWyWipo são apresentados
na tabela II para os componentes GR3)&WDEHOD,,, para a

20 Eletrôn. Potên., Campo Grande, v. 19, n.1, p.015-023, dez. 2013/fev. 2014
HVSHFLILFDomR GR WUDQVIRUPDGRU e tabela IV para os TABELA IV
componentes do inversor. Vale ressaltar que na saída do Especificação dos Componentes do Inversor
inversor PXOWLQtYHOIRLXWLOL]DGRXPILOWURSDVVDEDL[D/& Interruptores Sa - Sd ,5)*3'
FRPLQGXWkQFLDGH μH HFDSDFLWkQFLDGH nF. ,QWHUUXSWRUHV6– 6 ,5)31
Pela Tabela IVREVHUYD-VHTXHGLIHUHQWHVLQWHUUXSWRUHV Interruptores S7 – 6 ,5)31
,QWHUUXSWRUHV6– 6 ,5)3'
IRUDP XVDGRV SDUD D LPSOHPHQWDomR do inversor
PXOWLQtYHOGHYLGRDGLIHUHQWHVQtYHLVGHSRWrQFLDH tensão
SURFHVVDGRVGDVFpOXODVGRHVWiJLRGHSRWrQFLD A. Principais Formas de Onda para a UPS Operando no
Modo Rede.
TABELA II As )LJXUDs  D H E mostram a corrente e a tensão
Especificação dos Componentes do PFC na entrada do circuito quando o sistema operando com
'LRGRGR5HWLILFDGRU *%3&
FDUJD OLQHDU H QmR-linear na saída com SRWrQFLD QRPLQDO
Interruptor Sb ,5*3%3' respectivamente. Nestas )LJXUDs pode ser observado o
'LRGR'E +)$3% elevadRIDWRUGHSRWrQFLD$)LJXUD F mostra a tensão
&DSDFLWRU& [—)9 na saída do inversor SDUD FDUJD OLQHDUQD VDtGD GD 836 e
/E —+ SRWrQFLDQRPLQDORQGHVHREVHUYDXPDRQGDVHQRLGDOFRP
,QGXWRU/E NEE –  DOWDTXDOLGDGH'DPHVPDIRUPDD)LJXUD G PRVWUDR
N = YROWDV $:*
Entre-IHUUR PP
GHWDOKHGDWHQVmRGHVDtGDRQGHSRGHPVHUREVHUYDGRVRV
níveis da tensão de saída.
A )LJXUD H mostra a corrente e a tensão no primário
TABELA III GR WUDQVIRUPDGRU SDUD DV PHVPDV FRQGLo}HV GH Rperação
Especificação do Transformador
medidas para a )LJXUD F .
Primário 9$
6HFXQGiULR 9$
A )LJXUD I PRVWUDDWHQVmRHFRUUHQWHQDVDtGDSDUD
Secundário 2 9$ o LQYHUVRU DOLPHQWDQGR FDUJD QmR-linear. Observa-VH TXH
6HFXQGiULR 9$ tensão de saída apresentou um achatamento devido às
6HFXQGiULR 9$ perdas no inversor durante o intervalo de tempo em que o
6HFXQGiULR 9$ FRQYHUVRU DOLPHQWD D FDUJD ID]HQGR FRP TXH D WD[D GH
)UHTXrQFLD +] GLVWRUomR KDUP{QLFD 7'+   DXPHQWH consideravelmente
DWp

Vca(t)
Iin(t)
Vca(t)
Iin(t)

(a) (b) (c)

Vo_inv(t)
Vp(t)
Io_inv(t)

Ip(t)

(d) (e) (I)


)LJ  5HVXOWDGRV H[SHULPHQWDLV D Tensão e corrente na entrada da UPS DOLPHQWDQGR FDUJDOLQHDU 9GLY $GLY PV  E 
tHQVmRHFRUUHQWHQDHQWUDGDGD836DOLPHQWDQGRFDUJDQmR-OLQHDU 9GLY$GLYPV  F 7HQVmRPXOWLQtYHOde saída em um ciclo
9GLY PV  G  GHWDOKHV GRV QtYHLV GD WHQVmR GH VDtGD 9GLY XV  H) cRUUHQWH H WHQVmR QR SULPiULR GR WUDQVIRUPDGRU
($GLY9GLYPV  I) tHQVmRHFRUUHQWHQDVDtGDGRLQYHUVRUDOLPHQWDQGRFDUJDVQmR-OLQHDUHV 9GLY$GLY PV 

Eletrôn. Potên., Campo Grande, v. 19, n.1, p.015-023, dez. 2013/fev. 2014 21
As )LJXUDV  H  PRVWUDP R HVSHFWUR KDUP{QLFR GD
WHQVmRGHVDtGDTXDQGRRLQYHUVRUDOLPHQWDFDUJDOLQHDUe
não-OLQHDUUHVSHFWLYDPHQWH 3RU HVWDV )LJXUDV REVHUYD-se
que a 7'+ GD WHQVmR GH VDtGD SDUD FDUJD OLQHDU p

Eficiência
consideravelmente baixa VHQGR HP WRUQR GH . Por
RXWUR ODGR D 7'+ GD WHQVmR GH VDtGD TXDQGR R LQYHrsor
alimenta FDUJDQmR-linear torna-VHPDLVHOHYDGDDWLQJLQGR
 Este valor pode ser reduzido melhorando a
HVWUDWpJia de controle da tensão de saída.
$ )LJXUD  LOXVWUD R IDWRU GH SRWrQFLD QD HQWUDGD GD
836 HP IXQomR GD SRWrQFLD GH VDtGD SDUD R sistema
Potência de Saída (W)
RSHUDQGR FRP FDUJD QmR-OLQHDU QD VDtGD (VWD FXUYD IRL
obtida com o analisador de potência Power Analyzer )LJ. &XUYDGDHILFLrQFLDGRVLVWHPDHPIXQomRGDSRWrQFLDGH
P4000. 'H IRUPD VHPHOKDQWH D )LJXUD  apresenta a saída.
FXUYD GH HILFLrQFLD GD 836 HP IXQomR GD SRWrQFLD GH
VDtGD 2 UHQGLPHQWR GR VLVWHPD IRL PHGLGR FRP R 3RUILPD)LJXUD apresHQWDDIRWRGR3)&HD)LJXUD
ZDWWtPHWURGLJLWDOYokogawa WT130.  jIRWRGRLQYHUVRUPXOWLQtYHO

0.5%
THDv = 1.24%
0.45%

0.4%

0.35%

0.3%

0.25%

0.2%

0.15%

0.1%

0.05%
0%

2 6 10 14 18 22 26 30 34 38 42 46 50
Amplitude da Harmônica como uma % da Fundamental

)LJ. 7'+GDWHQVmRGHVDtGDTXDQGRD836DOLPHQWDFDUJD
nominal linear. )LJ. 3URWyWLSRGR3)&

4.9%
THDv=6.56%
4.41%

3.92%

3.43%
2.94%

2.45%

1.96%
1.47%
0.98%

0.49%
0%
2 6 10 14 18 22 26 30 34 38 42 46 50
Amplitude da Harmônica como uma % da Fundamental

)LJ. 7'+GDWHQVmRGHVDtGDTXDQGRD 836DOLPHQWDFDUJD


nominal não-linear.

0.98

)LJ. 3URWyWLSRGRinversor multinível


Power Factor

0.96

0.94
VII. &21&/86®(6

0.92 Neste trabalho é apresentado o modo rede de operação


GH XP VLVWHPD LQLQWHUUXSWR GH HQHUJLD RQ-line com
0.9
0 500 1000 1500 2000 2500 3000 3500 4000
potência de saída GH  N9$ e FRP FRUUHomR GH IDWRU GH
Power (W) SRWrQFLDGHHQWUDGD2UHWLILFDGRUde entrada com correção
GR IDWRU GH SRWrQFLD p EDVHDGR QD FOiVVLFD HVWUXWXUD GR
)LJ. )DWRUGHSRWrQFLDQDHQWUDGDGRVLVWHPDHPIXQomRGD
potência de saída.
conversor boost operando no modo de condução contínua
HFRQWUROHSRUPRGRFRUUHQWHPpGLD2HVWiJLRGHVDtGDGD

22 Eletrôn. Potên., Campo Grande, v. 19, n.1, p.015-023, dez. 2013/fev. 2014
836 p EDVHDGR HP XP LQRYDGRU LQYHUVRU PXOWLQtYHO TXH >@ 3 & 7RGG “8& &RQWUROOHG 3RZHU &RUUHFWLRQ
XWLOL]D XP WUDQVIRUPDGRU FRP P~OWLSORV VHFXQGiULRV QD &LUFXLW 'HVLJQ” Application Note U-134 8QLWURGH &RUS
VDtGD H RSHUDQGR HP EDL[D IUHTXrQFLD Uma breve S-
descriçmR GDV WRSRORJLDV IRL UHDOL]DGD DVVLP FRPR XP >] +LWDFKL Ltd., “Reliability Handbook” ADE--
SURFHGLPHQWRGHSURMHWRGHFDGDXPGHODV. 5HY-DSmR
5HVXOWDGRV H[SHULPHQWDLV IRUDP REWLGRV H D HVWUXWXUD >@ B. W. Willians “Power Electronics: devices, drivers,
proposta apresentou rendimento máximo de applications and passive components” 0F*UDZ-+LOO 2ª
DSUR[LPDGDPHQWH  $SHVDU GD EDL[D IUHTXrQFLD GH Edição .
RSHUDomR QHQKXPUXtGR DXGtYHO IRL YHULILFDGR durante os
testes. Os resultados experimentais comprovaram a '$'26%,2*5È),&26
DQiOLVH WHyULFD DSUHVHQWDGD QHVWH DUWLJR H FRPSURYDP D
viabilidade de aplicação de um inversor multinível em Lincoln Moura de Oliveira QDVFLGR HP  em
sistemas de baixa potência. IbLDSLQD &HDUi %UDVLO 7HFQyORJR HP (letromecânica
A principal contribuição deste trabalho consiste em () SHOR &(17(&-Sobral e mestre HP (QJHQKDULD
mostrar a possibilidade da utilização de inversores Elétrica () SHOD 8QLYHUVLGDGH )HGHUDO GR &HDUi –
PXOWLQtYHLVRSHUDQGRHPEDL[DVSRWrQFLDVDFUHVFHQWDQGRD 8)& $WXD FRPR WpFQLFR GH RSHUDo}HV QD 3HWUREUDV H p
HVWHV WLSRV GH VLVWHPDV D DOWD FRQILDELOLGDGH H DOWD PHPEUR GR *UXSR GH 3URFHVVDPHQWR GH (QHUJLD H
HILFLrQFLDLQHUHQWHVDHVVHWLSRGHWHFQRORJLDUHGuzindo as &RQWrole – *3(& RQGH Mi DWXRX FRPR FRQVXOWRU QR
intHUIHUrQFLDV HOHWURPDJQpWLFDV Srovenientes dos 3URMHWR ,QYHUVRO estando voltados à área de pesquisa em
chaveamentos e PHQRUJHUDomRGHFDORU 836 LQYHUVRUHV PXOWLQtYHLV H DSOLFDomR GH VLVWHPDV
IRWRYROWDLFRVLVRODGRVHFRQHFWDGRVDUHGH
$*5$'(&,0(1726
Levy Ferreira Costa é JUDGXDGR HP (QJHQKDULD (OpWULFD
Os autores DJUDGHFHP a )XQGDomR &HDUHQVH GH $SRLR SHOD 8QLYHUVLGDGH )HGHUDO GR &HDUi   H PHVWUH HP
DR'HVHQYROYLPHQWR&LHQWtILFRH7HFQROyJLFR )81&$3  (QJHQKDULD (OpWULFD SHOD 8QLYHUVLGDGH )HGHUDO GH 6DQWD
&DWDULQD   $WXDOPHQWH é HQJHQKHLUR GH 3 ' da
5()(5Ç1&,$6%,%/,2*5È),&$6 Schneider Electric Brasil.
>@ 33DQDJLV)6WHUJLRSRXORV30DUDEHDV60DQLDV Deivid Marins QDVFLGR HP  HP )RUWDOH]D
“Comparison of State of the Art Multilevel Inverters”, &HDUi%UDVLO %DFKDUHOHP(QJHQKDULD(OpWULFD  SHOD
Power Electronics Specialists Conference SS - 8QLYHUVLGDGH )HGHUDO GR &HDUi – 8)& $WXD FRPR
 -XQH. HQJHQKHLUR GH SURMHWRV HOpWULFRV SDUD SDUTXHV HyOLFRV QD
[2] - 5RGUtJXH] --S. Lai, F. Z. Peng, “Multilevel ,QRYD(QHUJ\
,QYHUWHUV $ 6XUYH\ RI 7RSRORJLHV &RQWUROV DQG
Applications” IEEE Transactions on Industrial Sergio Daher é JUDGXDGR HP (QJHQKDULD (OpWULFD SHOD
ElectronicsYROQRSS- $XJXVW 8QLYHUVLGDGH )HGHUDO GD 3DUDtED   PHVWUH HP
>@ &DODLV0$JHOLGLV9*DQG0HLQKDUGW0   (QJHQKDULD (OpWULFD SHOD 8QLYHUVLGDGH )HGHUDO GR &HDUi
0XOWLOHYHO &RQYHUWHUV IRU 6LQJOH-3KDVH *ULG  HGRXWRUHP(QJHQKDULD(OpWULFDSHOD8QLYHUVLW\RI
&RQQHFWHG 3KRWRYROWDLF 6\VWHPV $Q 2YHUYLHZ .DVVHO   Alemanha $WXDOPHQWH p SURIHVVRU GD
Solar Energy9ROQRSS- 8QLYHUVLGDGH )HGHUDO GR &HDUi DWXDQGR QR
>@ S. A. Khajehoddin, P. Jain, A. Bakhshai, “Cascaded desenvolvimento de LQYHUVRUHVSDUDHQHUJLDVUHQRYiYHLV
0XOWLOHYHO &RQYHUWHUV DQG 7KHLU $SSOLFDWLRQV LQ
Photovoltaic Systems”, 2nd Canadian Solar Buildings Fernando Luiz Marcelo Antunes é Bacharel em
Conference Calgary-XQH (QJHQKDULD (OpWULFD SHOD 8QLYHUVLGDGH )HGHUDO GR &HDUi
>@ Daher, S., “Analysis, Design and Implementation of a Bacharel em Administração de Empresas pela
High Efficiency Multilevel Converter for Renewable 8QLYHUVLGDGH (VWDGXDO GR &HDUi 0HVWUH HP (QJHQKDULD
Energy Systems” Universität Kassel, 2006, 96p. Elétrica pela UniversLGDGH GH 6mR 3DXOR H 3K' SHOD
>@ /. M. Oliveira, “Uma Nova Concepção de Inversor /RXJKERURXJK 8QLYHUVLW\ RI 7HFKQRORJ\ ,QJODWHUUD
Multinível para Aplicação em UPS” Universidade   e 3URIHVVRU 7LWXODU GR 'HSDUWDPHQWR GH
)HGHUDOGR&HDUi– 8)&S (QJHQKDULD (OpWULFD GD 8QLYHUVLGDGH )HGHUDO GR &HDUi
[7] 76KLPL]X7)Xjita, G. Kimura, J. Hirose, “A Unity ensinando e pesquisando nas áreas de eletrônica de
3RZHU )DFWRU 3:0 5HFWLILHU ZLWK '& 5LSSOH SRWrQFLDPiTXLQDVHOpWULFDVHSURGXomRGHHQHUJLDHOpWULFD
Compensation”, IEEE Transactions on Industrial DSDUWLUGHIRQWHVUHQRYiYHLVGHHQHUJLD&RRUGHQDR*UXSR
ElectronicsYROQRSS-$XJXVW GH3URFHVVDPHQWRGH(QHUJLDH&RQWUROH- *3(&GR'((
>@ C. Qiao, K. M. Smedley, “A Topology Survey of GD8)&RQGHVmRUHDOL]DGDVSHVTXLVDVFRPILQDQFLDPHQWR
6LQJOH-6WDJH 3RZHU )DFWRU &RUUHFtor with a Boost GH DJrQFLDV GH IRPHQWR H HPSUHVDV QDFLRQDLV e EROVLVWD
7\SH ,QSXW-&XUUHQW-Shaper”, IEEE Transactions on GR&13TPHPEURGD62%5$(3GD6%$HGR,((()RL
Power Electronics YRO  QR  SS - 0D\ Editor da revista Eletrônica de Potência da Sociedade
 %UDVLOHLUD GH (OHWU{QLFD GH 3RWrQFLD H Ex-Presidente da
62%5$(3 $WXDOPHQWH p FRRUGHQDGRU GR 3URJUDPD GH
3yV-*UDGXDomRHP(QJHQKDULD(OpWULFDGD8)&

Eletrôn. Potên., Campo Grande, v. 19, n.1, p.015-023, dez. 2013/fev. 2014 23