Você está na página 1de 5

UNIVERSIDAD DE LAS FUERZAS ARMADAS ESPE-L

Nombre: Alex Dario Chiliquinga Chiliquinga

Fecha: 14 de noviembre del 2017.

Asignatura: Circuitos digitales.

CARACTERÍSTICAS DE LOS CIRCUITOS INTEGRADOS TTL Y CMOS.

Características de la lógica CMOS:

• Disipación de baja potencia: La disipación de potencia depende de la potencia de la


fuente de poder, su frecuencia, carga en la salida y el tiempo de arranque. A 1 MHz y a
50pF de carga, la disipación de potencia es típicamente 10nW por compuerta.

• Retrasos de propagación corta: Depende de la fuente de poder, los retrasos de


propagación son usualmente de 25 ns a 50 ns.

• Tiempos de subida y bajada controlados: Los flancos de subida y de bajada son


usualmente denominados como rampas en lugar de funciones de escalón, y tardan entre
20% – 40% más que los retrasos de propagación.

• La inmunidad al ruido ronda el 50% o 45% de la oscilación lógica.

• Niveles lógicos serán esencialmente iguales a la fuente de poder, esto debido a la alta
impedancia de entrada.

• Nivel de tensión desde 0 a VDD donde VDD es la fuente de tensión. Un nivel bajo es
cualquier valor entre 0 y 1/3 de VDD mientras que un nivel alto se representa como
cualquier valor entre 2/3 VDD y VDD.

Características de la lógica TTL:

 La tensión o voltaje de alimentación es de + 5 Voltios,con Vmin = 4.75 Voltios y


Vmax = 5.25 Voltios.
 Su fabricación es con transistores bipolares multiemisores.
 La velocidad de transmisión entre los estados lógicos es su mejor ventaja, ciertamente
esta característica le hacer aumentar su consumo.
 Su compuerta básica es la NAND

NIVELES DE ACTIVACIÓN

 En los circuitos digitales es muy común referiste a las entradas y salidas que
estos tienen como si fueran altos o bajos. (niveles lógicos altos o bajos). A la
entrada alta se le asocia un “1” y a la entrada baja un “0”. Lo mismo sucede con
la salida.
Ilustración 1. Niveles de activación. Obtenido de: unicrom.

LÓGICA POSITIVA, NEGATIVA Y MIXTA

 Lógica Positiva

En esta notación al 1 lógico le corresponde el nivel más alto de tensión (positivo, si


quieres llamarlo así) y al 0 lógico el nivel más bajo (que bien podría ser negativo), pero
que ocurre cuando la señal no está bien definida. Entonces habrá que conocer cuáles son
los límites para cada tipo de señal (conocido como tensión de histéresis), en este gráfico
se puede ver con mayor claridad cada estado lógico y su nivel de tensión.

 Lógica Negativa

Aquí ocurre todo lo contrario, es decir, se representa al estado "1" con los niveles más
bajos de tensión y al "0" con los niveles más altos.

 Lógica Mixta

La lógica mixta permite separar la convención (positiva, negativa) y el estado (activo,


inactivo) que no se desarrolla en la lógica tradicional.

OPERACIONES LÓGICAS Y COMPUERTAS FÍSICAS EN LÓGICA MIXTA

La lógica mixta toma prestada las convenciones de la lógica positiva y negativa. Además,
está basada sobre tres funciones lógicas como lo son: AND, OR y el OR exclusivo, cuyas
operaciones son realizadas por tres componentes: la puerta lógica AND, la puerta lógica
OR y el "NON". La puerta NON (inversor) tiene como función invertir una tensión
(voltaje) más no la lógica de una variable.

Ilustración 2. Compuerta la lógica mixta. Obtenido de: unicrom.


Ilustración 3. Tabla de verdad en lógica mixta. Obtenido de: unicrom.

Donde H significa Alto, L significa Bajo. También para " NON " (Z = A) tenemos que:

Ilustración 4. Tabla de verdad de la compuerta NON en lógica mixta. Obtenido de: unicrom.

Operaciones: Con base en las tablas anteriores, podemos constatar que una puerta AND
en lógica positiva es equivalente a una puerta OR en lógica negativa;

Z = A+ B (ecuación 1)

A lo largo del artículo se utiliza para la notación anterior como Z=A + B luego:

Z = A.B (ecuación 2)

o en general

X=X (ecuación 3)

DUALIDAD Y RELACIONES DE INVERSIÓN

Dualidad: Toda igualdad lógica sigue siendo válida si se intercambian los operadores (+
y) y los elementos de identidad (0 y 1). La simetría de los postulados demuestra este
teorema.

¿QUÉ ES UNA VARIABLE INTRODUCIDA? EJEMPLOS.

A veces suelen aparecer en la tabla de verdad de una función, una o más variables no
explicitadas como variables de referencia. Esto conduce a tablas más compactas, aunque
conteniendo, no obstante, toda la información.
 Lectura del mapa suponiendo nulas todas las casillas con variable introducida
(se leen sólo los 1's y los valores no especificados).
 2) Lectura del mapa habilitando (activando) de a una por vez las casillas con
variable introducida y adecuando las otras en consecuencia, hasta considerar
todas estas casillas.
Tabla 1
A B C F
0 0 0 0
0 0 1 1
0 1 0 P
0 1 1 1
1 0 0 0
1 0 1 Q'
1 1 0 1
1 1 1 1
Ejemplo:
Minimizar mediante el mapa de Karnaugh la función dada por la tabla de verdad

CD
AB 00 01 11 10
00 1 1 1
01 1 1 1
B
11 1
A
10 1 1

Ilustración 5: Mapa de Karnaugh para F

¿QUÉ ES UNA CONDICIÓN NO IMPORTA? EJEMPLOS.

Una condición don’t care es una combinación de entradas para las cuales la salida no
importa si es un 1 o un 0. Esto permite al diseñador del circuito simplificar su
implementación ya que le permite elegir el valor de salida más favorable para sus
intereses.
Ejemplo:

Siguiente con el ejemplo de este apartado, si trasladamos al Mapa de Karnaugh la tabla


de verdad que describe la función se obtendrá lo siguiente:
Mapa de Karnaugh. Los valores “x” indican condiciones don’t care

En este mapa se puede observar que las casillas con los valores decimales 2, 3, 5 y 7
deben ser obligatoriamente 1 (son números primos). Las casillas con los valores
decimales 0, 1, 4, 6, 8, 9 deben ser obligatoriamente 0 (no son números primos). Y
finalmente, los valores decimales 10.15 ostentan la condición de don’t care.
BIBLIOGRAFIA:

 Floyd, T. (2006). fundamentos de sistemas digitales. Person education. Madrid.


 Sosa, L. (2016). Compuertas lógicas en tecnologías TLL. Electrónica unicrom.

ANEXOS

Você também pode gostar