Escolar Documentos
Profissional Documentos
Cultura Documentos
I. OBJETIVO:
1. Analizar el principio de funcionamiento de los flip-flops RS, D, JK y T utilizados comercialmente.
2. Identificar las diferencias entre un Flip-Flop y un “latch” de tipo D.
3. Observar el efecto del reloj en los Flip Flop temporizados y la sincronía de las entradas y salidas.
4. Implementar circuitos utilizando estos dispositivos de almacenamiento.
2. Para verificar el funcionamiento de los flip-flops, utilizar los siguientes circuitos, con el CI 7474, 7476 o 74112 u
otro (flipflop JK), con la conexión de terminales mostrada. Conectar y verificar las formas de onda de salida indicadas .
4.- Obtener un flip-flop tipo T a partir del circuito anterior. Conecte la salida B del generador de combinaciones a
la entrada T del flip-flop. Con el nuevo circuito, obtenga el diagrama de tiempos. Verificar su tabla de
verdad.
Invertir las entradas T y CLK y obtenga un nuevo diagrama de tiempos. Analizar los resultados.
V. CUESTIONARIO FINAL:
7. Para el circuito mostrado, con los CI y señales de entrada indicados, obtener las señales de salida correspondientes.
8. Utilize los manuales de especificaciones de TTL y CMOS y haga una lista de dos flip -flops con señal de reloj
disparado por flanco de subida y otros dos flip-flops con señal de reloj disparado por flanco de bajada. Dibuje el
diagrama de terminales de estos circuitos.
9. Se prueba el flip flop de la figura bajo todas las posibles combinaciones de entrada. ¿Está funcionando
correctamente?. Si no es así, ¿cuál es la causa de fallo más probable?