Você está na página 1de 11

LOS FLIP - FLOPS

FABIÁN RENÉ CRUZ REYES


Ingeniero Electrónico
Esp. Tecnologías de la Información Aplicadas a la Educación
FLIP – FLOPS DISPARADOS POR FLANCO
Los Flip – Flops son dispositivos síncronos, de dos estados,
también conocidos como multivibradores biestables. Un Flip -
Flop se diferencia de un Latch, en la forma en que cambian sus
datos de salida, ya que es un dispositivo controlado por una
señal de reloj, en el cual solamente cambiará sus datos de salida
mientras ocurra un flanco de subida o de bajada de una señal de
reloj, como lo indica la entrada dinámica.

D Q D Q

C C

Indicador Q Q
de Entrada
Dinámica (a) Positive edge-triggered (b) Negative edge-triggered
FLIP-FLOP (S-R)
Las entradas S y R de un Flip – Flop se denominan entradas síncronas, dado
que los datos de estas entradas se transfieren a la salida del Flip-Flop sólo
con el flanco de disparo del pulso de reloj.
Cuando S está a nivel ALTO, y R está a nivel BAJO, la salida Q se pone a nivel
ALTO con el flanco de disparo del pulso de reloj, pasando el Flip-Flop al
estado SET.

S Q

CLK
R Q
̃
Símbolo lógico Flip-Flop S-R
S R CLK Q ̃Q Comentarios
0 0 X NC NC No cambio
0 1 ↑ 0 1 RESET
1 0 ↑ 1 0 SET
1 1 ↑ 1 1 Condición no válida
FLIP-FLOP TIPO D
Un Flip-Flop tipo D resulta muy útil cuando se necesita almacenar un
único bit de datos (1 o 0). Si se añade un inversor a un Flip-Flop S-R
obtenemos un Flip-Flop tipo D básico.

D Q

CLK
Q
̃
Símbolo lógico Flip-Flop Tipo D

Inputs Outputs Inputs Outputs


D CLK Q Q Comments D CLK Q Q Comments

1 1 0 SET 1 1 0 SET
0 0 1 RESET 0 0 1 RESET

a) Con flando de subida b) Con flanco de bajada


FLIP-FLOP J-K
Un Flip-Flop J-K es versátil y es uno de los tipos de Flip-Flop más utilizados, el
funcionamiento de este Flip-Flop es idéntico al de un S-R en las condiciones de
operación SET, RESET y de permanencia en estado NO Cambio. La diferencia
está en que el Flip-Flop J-K no tiene condición no válida como ocurre en el S-R .

Inputs Outputs
J K CLK Q Q Comments
0 0 Q0 Q0 No change
0 1 0 1 RESET
1 0 1 0 SET
1 1 Q0 Q0 Toggle

El estado Toggle o de Basculación, lo que hace es tomar la frecuencia del


reloj y dividirla en cada pico sucesivo del reloj, primero Q en ALTO y Q̃ en
BAJO e inversamente.
Símbolo lógico Flip-Flop J-K

J Q
Determine la salida Q para el Flip-Flop J-K,
depeendiendo de las entradas mostradas. CLK
K Q
̃
Note que las salidas cambian con el flanco de subida del reloj.

Set Toggle Set Set

CLK

Q
ENTRADAS ASÍNCRONAS DE
INICIALIZACIÓN Y BORRADO
En los Flip-Flops que acabamos de ver,
también se pueden encontrar con entradas
asíncronas, estas son entradas que pueden PRE
variar el estado del Flip-Flop
independientemente del reloj. Se
Q
denominan de inicialización (PRE) y borrado J
(CLR) ó de activación directa. Un nivel activo
en la entrada de inicialización (preset) pone CLK
a SET el dispositivo, y un nivel activo en la
entrada de borrado (clear) lo pone en
K Q
estado RESET.
Si queremos que el Flip-Flop funcione CLR
síncronamente, debemos desactivar estas
entradas colocándolas en un nivel ALTO.
PRE

J Q

Determine la salida Q del Flip-Flop J-K si


CLK
tenemos las siguientes entradas:
K Q

CLR
Set Toggle Set Reset Toggle Latch
CLK

K Set
PRE Reset
CLR

Q
APLICACIONES
Salidas
D Q0
C
HIGH HIGH
R

D Q1
J QA J QB fout
C

fin CLK CLK R

D Q2
K K C
Entradas de
fin datos en R

paralelo D Q3
Clock C

fout R
Clear
a) Divisores de frecuencia b) Almacenamiento de datos en paralelo
ACTIVIDADES EN GRUPO
1. El propósito de la entrada de Reloj de un Flip- Flop es:
a. Borrar el dispositivo
b. Activar a SET el dispositivo
c. Obligar siempre a la salida a cambiar de estado
d. Obligar a las salidas a asumir un estado dependiendo de las entradas
de control (S-R, J-K ó D)

2. En un Flip-Flop Tipo D disparado por flanco.


b. Un cambio en el estado del Flip-Flop puede producirse únicamente en el
flanco del pulso del reloj
c. El estado al que pasa el Flip-Flop depende de la entrada D
d. La salida sigue a la entrada en cada pulso del reloj.
e. Todas las anteriores.

3. Una característica que diferencia al Flip-Flop J-K del S-R es:


b.El estado de basculación
c.El tipo de reloj
d.La entrada de inicialización
e.La entrada de borrado
4. Un Flip-Flop está en estado de basculación cuando:
b.J = 1, K = 0
c.J = 0, K = 0
d.J = 1, K = 1
e.J = 0, K = 1

5. Haga el dibujo de un ejemplo de una aplicación práctica que se le


pueda dar a un Flip-Flop, diferente a la vista en esta unidad.

ACTIVIDADES DE AUTOEVALUACIÓN
FORMATIVA
1. Haga el dibujo del circuito con el cual se puede generar una señal de
reloj con el Integrado LM 555

Você também pode gostar