Você está na página 1de 5

> Laboratorio Nº 1: Aplicación de las Compuertas Universales < Subgrupo 01 - 01 – Puesto 2 19/09/2018 1

UNIVERSIDAD SURCOLOMBIANA
Ingenieria Electronica
Electrónica digital
Informe Nº1
Aplicación de las Compuertas Universales
Juan Pablo Cavides Silva
20162151827
Julian Guillermo Ortiz
20162151542
Subgrupo 01 - 01 – Puesto 2

Resumen— Esta práctica se realizo con el fin de comprobar y II. JUSTIFICACIÓN


comprender mediante la implementación de la función lógica
La importancia del estudio de la aplicación de las compuertas
la universalidad de las compuertas NOR y la efectividad del
universales reside en que estas son los elementos fundamentales
Teorema de Demorgan y el Algebra de Boole. Se analizaron
en la mayoría de aparatos electrónicos modernos; memorias de
las características de esta compuerta en las familias CMOS y
almacenamiento, interconexión de elementos de hardware a
TTL asi como sus salidas de tensión y corriente, mediante la
unidades de procesamiento, las mismas unidades de
medición (comprobación de la Tabla de Verdad) y
procesamiento, poseen básicamente interconexiones entre
comparación de sus respectivos comportamientos cuando
compuertas lógicas que permiten el manejo de información y
interactúan con otros elementos circuitales. Se identificaron
facilitan los procesos por los que debe pasar la misma.
problemas a la hora de montaje y desarrollo de la práctica, y
Ademas Dentro de la electrónica digital, existe un gran número
se resolvieron dudas y comprobó la teoría de los circuitos
de problemas a resolver que se repiten normalmente. Por
lógicos.
ejemplo, es muy común que al diseñar un circuito electrónico
Palabras claves—Compuertas Universales, Algebra de Boole,
necesitemos tener el valor opuesto al de un punto determinado,
Teoremas de Demorgan, Tabla de Verdad, Perfiles de tensión
o que cuando un cierto número de pulsadores estén activados,
y corriente.
una salida permanezca apagada. Todas estas situaciones
pueden ser expresadas mediante ceros y unos, y tratadas
I. OBJETIVOS mediante circuitos digitales.
• Aplicar los conocimientos obtenidos en clase para Estos procesos pueden ser implementados por medio de
simplificar unfuncion lógica y representarla a través de compuertas logicas como la AND, NOR, NOT, XOR, XNOR,
compuertas universales utilizando algebra Booleana o los pero ademas si llevamos la aplicacion de la univesalidad de
mapas de karnaugh. las compuertas podemos obtener que nuestros circuitos pueden
• Implementar un circuito combinancional con compuertas ser mas simplificados y reducir los costos que en la vida real
NOR y analizar las diferentes combinaciones posibles de es lo que se trata de conseguir.
las variables de entradas y salidas respectivas, estudiando
los comportamientos tanto de tensiones como de III. MARCO TEORICO
corrientes. UNIVERSALIDAD DE LA COMPUERTA LÓGICA NOR:
• Observar y analizar aquellas diferencias existentes entre
los perfiles de tensión y corriente de la familia de (Ronal J. Tocci, 2007) “Todas las expresiones booleanas
compuertas lógicas TTL comparada con la familia de consisten de varias combinaciones de las operaciones básicas
compuartas lógicas CMOS. de OR, AND e INVERSOR. Por lo tanto, cualquier expresión
puede implementarce mediante el uso de combinaciones de
compuertas OR, AND, INVERSOR. No obstante, es posible
implementar cualquier expresión lógica utilizando solo
compuertas NOR. Esto se debe a que las compuertas NOR, sí
se combinan en forma apropiada, pueden usarse para realizar
> Laboratorio Nº 1: Aplicación de las Compuertas Universales < Subgrupo 01 - 01 – Puesto 2 19/09/2018 2

cada una de las operaciones booleanas OR, AND e 𝑉𝑙𝑒𝑑 = 2.3𝑉


INVERSOR. La figura 3-30 demuestra este concepto.
La parte (a) muestra que una compuerta NOR con sus 𝑉𝐶 = 𝑉𝑠𝑎𝑡 = 0.16𝑉
entradas conectadas entre si se comporta como un INVERSOR
debido a que la salida es x = (A+A)’ = A’. +Circuito C en alto:
En la figura 3-30 (b) hay dos compuertas NOR conectadas de −𝑉𝑥 + 𝑉𝐷 (−2.92𝑉 + 2.12𝑉)
tal forma que se lleve a cabo la operación OR. La compuerta 𝐼𝑂𝐻 = = = −10.25𝑚𝐴
𝑅𝐻 78Ω
NOR (b) se utiliza como un inversor para cambiar (A+B)’ por
(A+B)’’ = A+B, que es la función OR deseada. 𝑉𝐷 = 2.12𝑉 = 𝑉𝑙𝑒𝑑
La operación AND puede implementarce con compuertas
NOR, como se muestra en ala figura 3-30 (c) aquí las +Circuito D en bajo:
compuertas NOR 1 Y 2 se utilizan como inversores para las −𝑉𝐷 + 𝑅𝐶 ∗ 𝐼𝑂𝐿 + 𝑉𝑥 = 0
entradas de manera que la salida final sea x = (A’+ B’ )’ que
puede simplificarce, mediante el uso del teorema de Demorgan −2.72𝑉 + 148 ∗ 𝐼𝐶 + 0.35𝑉 = 0
como x = A . B. Como cualquiera de las operaciones booleanas
pueden implementarse con solo utilizar compuertas NOR, 2.35𝑉
puede construirse cualquier circuito si se utilizan solo 𝐼𝑂𝐿 = = 15.87𝑚𝐴
148Ω
compuertas NOR.”
−𝑉𝑐𝑐 + 𝑉𝑙𝑒𝑑 + 𝑉𝐷 = 0

IV. ELEMENTOS, MATERIALES, EQUIPO 𝑉𝑙𝑒𝑑 = 2.28𝑉

• 1 Fuente de tensión DC (5 voltios). Para CMOS


• Circuito Integrado compuesto de compuertas NOR:
74LS002 (Familia TTL). + Circuito B en alto:
𝑉𝑥 − 𝑉𝐵 4.8𝑉 − 0.72𝑉
• Circuito Integrado compuesto de compuertas NOR: 𝑖𝐵 = = = 124.7𝑢𝐴
4001 (Familia CMOS). 𝑅𝐵 32.7𝑘Ω
• 2 transistores NPN: 2N3904.
−𝑉𝐷 + 𝑉𝐶 + 𝐼𝑐𝑅𝐶 = 0
• 2 LED
• 1 resistores de 33KΩ. −2.67𝑉 + 0.15𝑉 + 𝐼𝑐 ∗ 148 = 0
• 4 resistores de 150 Ω.
• 1 resistores de 47 Ω. 2.52𝑉
• 1 resistor de 33 Ω. 𝐼𝑐 = = 17.02𝑚𝐴
148Ω
• 1 resistor de 20 kΩ.
−𝑉𝑐𝑐 + 𝑉𝐷 + 𝑉𝑙𝑒𝑑 = 0
1
NOTA: Todos los resistores utilizados eran de watt.
4
𝑉𝑙𝑒𝑑 = 2.33𝑉

V. DESARROLLO ANALÍTICO
+Circuito C en alto:
−𝑉𝑥 + 𝑅𝐻 ∗ 𝐼𝑂𝐻 + 𝑉𝐷 = 0
En base a los datos medidos en el laboratorio que están
anexados en el preinforme se procede a calcular los valores que −2.13𝑉 + 148 ∗ 𝐼𝑂𝐻 + 1.89𝑉 = 0
se muestran la la table 1 (para TTL) y la figura 2 (para CMOS).
0,29𝑉
Para TTL 𝐼𝑂𝐻 = = 1.95𝑚𝐴
148Ω
+ Circuito B en alto:
𝑉𝑥 − 𝑉𝐵 3.66𝑉 − 0.75𝑉 𝑉𝐷 = 1.89𝑉 = 𝑉𝑙𝑒𝑑
𝑖𝐵 = = = 148.09𝑢𝐴
𝑅𝐵 19.65𝑘Ω
+Circuito D en bajo:
−𝑉𝐷 + 𝑉𝐶 + 𝐼𝑐𝑅𝐶 = 0 −𝑉𝐷 + 𝑅𝐶 ∗ 𝐼𝑂𝐿 + 𝑉𝑥 = 0

−2.7𝑉 + 0.16𝑉 + 𝐼𝑐 ∗ 148 = 0 −2.97𝑉 + 147 ∗ 𝐼𝐶 + 2.41𝑉 = 0

2.54𝑉 0.56𝑉
𝐼𝑐 = = 17.17𝑚𝐴 𝐼𝑂𝐿 = = 3.8𝑚𝐴
148Ω 147Ω
−𝑉𝑐𝑐 + 𝑉𝐷 + 𝑉𝑙𝑒𝑑 = 0 −𝑉𝑐𝑐 + 𝑉𝑙𝑒𝑑 + 𝑉𝐷 = 0
> Laboratorio Nº 1: Aplicación de las Compuertas Universales < Subgrupo 01 - 01 – Puesto 2 19/09/2018 3

Cuando el circuito lógico se encuentra sin carga, la salida


𝑉𝑙𝑒𝑑 = 2.03𝑉 final y las salidas parciales tienen niveles de tensión
relativamente muy similares, en ambos estados lógicos; pero
Tabla 1. Valores calculados para integrado TTL. cuando se conecta una carga a la salida final, esta altera
CIRCUITO IB IC IOH IOL VLED VCE(SAT) significativamente el nivel de tensión, disminuyéndolo, pero sin
que entre en la zona prohibida. Es de anotar que esto no sucedió
CIRCUITO B EN ALTO 148.09uA 17.16mA 2.3V 0.16V en la última configuración. Mientras que las salidas parciales
CIRCUITO C EN ALTO 10.25mA 2.12V permanecieron sin variación con respecto al circuito de salida
CIRCUITO D EN BAJO 15.87mA 2.28V sin carga.

Tabla 2. Valores calculados para integrado CMOS COMPUERTA CMOS 4001:


CIRCUITO IB IC IOH IOL VLED Cuando el circuito se encuentra sin carga, la salida final y las
CIRCUITO B EN ALTO 124.7uA 17.02mA 2.33V salidas parciales tienen niveles de tensión casi iguales en ambos
CIRCUITO C EN ALTO 1.95mA 2.12V estados; pero cuando le conectamos una carga a la salida final,
CIRCUITO D EN BAJO 3.8mA 2.03V en la segunda y tercera configuración, esta altera
significativamente el nivel de tensión, tanto como para entrar
en la zona prohibida, debido a la poca corriente que entrega la
VI. ANALISIS DE RESULTADOS pastilla en estado alto; mientras que las salidas parciales
En base a los valores medidos para el circuito C, se evidencia permanecen sin variación con respecto al circuito de salida sin
que el led consume más potencia de lo que el integrado en sí carga.
puede suministrar, por tanto, estos tipos de circuitos en el que
se exceden los perfiles de voltaje y corriente no se deben C. Compare los resultados obtenidos en las salidas del
utilizar, ya que se puede dañar los integrados o ser menos eficaz integrado TTL con las del integrado CMOS y explique las
que las demás conexiones. diferencias que encuentre.
1) CUESTIONARIO.
Una de las diferencias de las salidas de los integrados es la
A. Compare los resultados obtenidos en las salidas precisión de la tensión de salida de la compuerta CMOS, tanto
parciales y final, con los niveles de voltaje alto y bajo dados para el nivel lógico alto como para el nivel lógico bajo.
en los perfiles de tensión para las entradas y salidas de las Mientras que en las de la compuerta TTL, la variación con
compuertas lógicas TTL y CMOS y explique. respecto a Vcc y 0 es más notable. En cambio, la respuesta en
corriente de la TTL es mayor que la de la CMOS, razón por la
COMPUERTA TTL 74LS02: cual, en la aplicación del resistor y el LED como carga a la
Las salidas parciales y la salida final para las diversas salida del dispositivo, los niveles lógicos de la compuerta
configuraciones de entrada presentaron variaciones poco CMOS sufrieron cambios significativos en la salida.
significativas, lo cual no representaban grandes riesgos para
que las tensiones llevaran a trabajar las compuertas en el rango D. Explique la razón por la cual el visualizador en la
de la zona prohibida, como se puede observar ya que el perfil conexión d muestra el estado complementado de la salida de
de tensión mas pequeño para un voltaje de salida en alto es de la compuerta.
2,7V y el voltaje de salida en alto mas pequeño que obtuvimos
en la practica fue de 4,61V y el perfil de tensión mas alto para Debido a que conectamos en inverso el diodo, la diferencia
un voltaje de salida en bajo es de 0,5V y el voltaje de salida en de potencial que se genera en la salida es contraria y por lo tanto
bajo mas alto que obtuvimos fue de 0,06V. su visualización nos va a mostrar un estado complementado de
la salida es decir invierte la polaridad.
COMPUERTA CMOS 4001:
Las salidas parciales y finales no tuvieron un cambio
significativo en la práctica, ya que los voltajes que se midieron VII. CONCLUSIONES
fueron muy cercanos a los perfiles de tensión especificados en
la hoja de datos.
• Para la mejora de deficiencias o desventajas tales
B. Compare los resultados de los voltajes medidos en como el poco manejo de corriente de las compuertas
las salidas parciales con el de la salida final cuando con tecnología CMOS, se debe acudir a la aplicación,
dichas salidas se encuentran en alto y explique las como carga, de configuraciones similares a la del
diferencias que se presentan. Estas comparaciones se transistor bipolar.
hacen separadamente para el integrado de la familia
TTL y la familia CMOS. • Las puertas con tecnología TTL manejan corrientes de
salida mayores que las CMOS y la regularidad en los
niveles de voltajes es muy baja, mientras que las que
COMPUERTA TTL 74LS02:
usan tecnología CMOS son muy precisas.
> Laboratorio Nº 1: Aplicación de las Compuertas Universales < Subgrupo 01 - 01 – Puesto 2 19/09/2018 4

• Para visualizar el funcionamiento de las compuertas


sin usar transistores es mejor usar el circuito D, ya que
en el C el diodo consume más potencia de la que la
compuerta puede suministrar, por ese motivo es mejor
el circuito D, pero se debe tener en cuenta que el led
en dicho circuito solo enciende cuando está en bajo.

• El uso de las compuertas NOR en la practica nos


permite observar su universalidad, evidenciada en el
uso de estas para hacer NOT (inversores) y AND (y’s)
y compuertas OR. La razón por la que se hace uso de
compuertas NAND y/o NOR en su respectivos casos
es debido a que la homogenización de estas
compuertas, en vez de usar compuertas básicas
combinadas, permite una mayor rapidez en la
respuesta del circuito, cuestión que puede parecen
insignificante en un circuito de laboratorio, pero si le
damos una mirada a nivel industrial en una placa
madre donde existe millones de compuertas cada
milisegundo menos que consume cada compuerta es
una gran ganancia en conjunto de velocidad

VIII. BIBLIOGRAFÍA
[1]Ronal J. Tocci, n. S. (2007). Universalidad de las
compuertas logicas NAND Y NOR. En R. J. Tocci,
n. S. Widmer, & G. L. Moss, Sistemas digitales
principios y aplicaciones (págs. 83-86). Mexico:
Person Educacion de mexico.
[2]Tocci, R. J. (2007). Sistemas digitales principios y
aplicaciones . mexico: person educacion mexico.
> Laboratorio Nº 1: Aplicación de las Compuertas Universales < Subgrupo 01 - 01 – Puesto 2 19/09/2018 5

Você também pode gostar