Você está na página 1de 16

UNIVERSIDAD NACIONAL MAYOR

DE SAN MARCOS
Decana de América

FACULTAD DE ING. ELECTRÓNICA Y ELECTRICA

EXPERIMENTO:

CONTADORES EN CI Y DISEÑO

ALUMNO  Sevilla Sanchez Gerardo


Alexander 16190185

CURSO : Sistemas Digitales

HORARIO : Viernes 10-12 horas

FECHA DE REALIZACIÓN : 21/06/2019

FECHA DE ENTREGA : 28/06/2019

PROFESOR : Ing. Guillermo Tejada M.


CONTENIDO

RESUMEN ............................................................................................................................... 1
OBJETIVOS .............................................................................................................................. 1
DATOS .................................................................................................................................... 1
DESARROLLO DE PROBLEMAS............................................................................................... 2
RESULTADOS ........................................................................................................................ 11
CONCLUSIONES: .................................................................................................................. 12
APÉNDICE ............................................................................................................................. 12
RESUMEN

En este experimento desarrollaremos la parte experimental de la clase sobre contadores


binarios. Primero se procedió a implementar los circuitos secundarios como el circuito
antirebote con el fin de obtener un correcto funcionamiento del circuito secuencial. Luego se
procedió a analizar el correcto funcionamiento del decodificador BCD74LS48 y del contador
74LS193.

Luego de implementar dichos circuitos y del análisis teórico de los circuitos contadores, se
procedió a experimentarlo en el laboratorio, donde se pudo corroborar los datos obtenidos
teóricamente.

OBJETIVOS

 Diseñar y comprobar el funcionamiento de contadores binarios mediante diversos


circuitos.

DATOS

 Flip Flop tipo JK con flanco negativo

 CI 74LS193

 CI 74LS48

 Leds

 Display 7 segmentos cátodo común

 Resistores de 1KΩ, 220Ω

pág. 1
DESARROLLO DE PROBLEMAS

1.- Utilizando el FF JK con flanco negativo, diseñar un secuenciador con una línea de control X.
Cuando X es igual a 1, la secuencia de conteo es: 0, 4, 2, 1, 6, 0, 4, 2, 1, 6,… Mientras que cuando
X tiene el valor de 0, la secuencia de conteo se invierte desde su valor actual. Para visualizar el
conteo utilizar un decodificador BCD a 7 segmentos con un Display de leds de cátodo común.
Siga los procesos formales del diseño: diagrama de estados, tablas de transición y mapa de
Karnaught según los Flip Flops seleccionados.

a) DIAGRAMA DE ESTADOS:

B) TABLA DE ESTADOS

TABLA 1

TABLA DE ESTADOS DEL CIRCUITO

pág. 2
Ahora cada estado lo definimos arbitrariamente:

 A=0000
 B=0100
 C=0010
 D=0001
 E=0110

C) TABLA DE TRANSICIÓN

TABLA 2

TABLA DE TRANSICIÓN DEL CIRCUITO

D) MAPA DE KARNAUGHT DE LOS FLIPS FLOPS

Para Y2

TABLA 3

pág. 3
Para J2

TABLA 4

Para K2

TABLA 5

pág. 4
Para Y1

TABLA 6

Para J1

TABLA 7

Para K1

TABLA 8

pág. 5
Para Y0

TABLA 9

Para J0

TABLA 10

Para K0

TABLA 11

pág. 6
E) GRÁFICO DEL CIRCUITO OBTENIDO

IMAGEN 1: DISEÑO DEL CIRCUITO

IMAGEN 2: IMPLEMENTACIÓN DEL CIRCUITO

Dado que el problema nos pide visualizar el conteo mediante un decodificador BCD,
procedemos a armar el siguiente circuito con el decodificador BCD 7448 y una Display cátodo
común para poder visualizar la secuencia obtenida.

pág. 7
2.- Muestre un arreglo con el CI 74LS193 que funcione como un contador módulo 10
ascendente, el estado de la salida debe ser visualizado en un Display de 7 segmentos.

DISEÑO DEL CIRCUITO

Para el clock ajustamos el generador de señales a 1Hz para que el conteo sea visible,
posteriormente implementamos el circuito obtenido teóricamente.

pág. 8
pág. 9
3.- Muestre un arreglo utilizando 74LS193 que genere la siguiente salida: 0, 1, 2, 3, 4, 5, 6, 7, 8,
9, 10, 11, 12, 13, 14, 15, 14, 13, 12, 11, 10, 9, 8, 7, 6, 5, 4, 3, 2, 1, 0 … Utilice leds para visualizar
los estados de la salida.

DISEÑO DEL CIRCUITO

CONTEO DEL 0 CONTEO DEL 1

CONTEO DEL 2 CONTEO DEL 3

pág. 10
CONTEO DEL 15 CONTEO DEL 16

RESULTADOS

 El diagrama 1 nos muestra el diagrama de estados, que en forma gráfica nos muestra
los cambios de estado a medida que la entrada X sea 0 o 1 lógico en cada pulso del
clock; respetando la secuencia pedida en el primer enunciado.
 Además en el primer diagrama utilizamos solo 5 estados (dado que nuestra secuencia
requerida tiene 5 valores distintos) los cuales los definimos por letras A, B, C, D, E
donde en la primera tabla lo hemos distribuido, formando asi nuestra tabla de
estados.
 De nuestra tabla de estados definimos arbitrariamente cada estado:
A= 0000
B= 0100
C= 0010
D= 0110
Donde el MSB es Y2 y el LSB es el Y0.
Y reemplazamos los estados en la primera tabla, nos quedará una tabla lógica, asi
como en la segunda tabla (tabla de transición) donde nos muestra cómo va cambiando
las salidas de los FF (Y2, Y1, Y0) a medida que el X sea un 0 o 1 lógico.
 Las tablas del 3-11 nos muestra las tablas de excitación para cada FF con sus
respectivos mapas de Karnaught con sus ecuaciones respectivas para cada una de sus
entradas J,K. De estas ecuaciones salió el diseño del primer circuito.
 En la imagen 1 y 2 tenemos el diseño y la implementación del primer circuito. Para
poder observar la secuencia en BCD hacemos uso del decodificador BCD 7448,
conectado cada salida de FF con cada entrada del codificador, mandando la entrada
D(MSB) a tierra dado que ninguna salida de la secuencia requerida tiene un 1 en el
MSB.
 Para el circuito 2, se mostraron en imágenes el conteo ascendente del 0 al 9 (MOD
10).
 Para el circuito 3, se utilizó el FF JK que se encarga de controlar la activación del conteo
ascendente y descendente. Y se muestra el conteo del 0 al 15.

pág. 11
CONCLUSIONES:

- Para el diseño de los circuitos fue necesario el uso de tablas y diagramas de estados, a
su vez del mapa de Karnaught para obtener las ecuaciones de cada Flip Flops.
- Se vio la utilización del uso del decodificador BCD para lograr la conversión de los
códigos binarios a código decimal y mostrarlo en el Display.
- El uso del Display nos sirvió para mostrar la secuencia de conteo en BCD y asi facilitar la
visualización de lo obtenido teóricamente.

APÉNDICE

DATASHEET DEL CI 7448

pág. 12
SEGMENTOS QUE SE ENCIENDEN SEGÚN EL CÓDIGO BINARIO EN LA
ENTRADA DEL DECODIFICADOR

DATASHEET DEL CI 74LS193

pág. 13
DIAGRAMA GENERAL DEL 74LS193

DISPLAY CÁTODO COMÚN

pág. 14

Você também pode gostar