Você está na página 1de 55

capítulo 1

Eletrônica digital
Teste seus conhecimentos – Página 3
Complete as frases utilizando as palavras adequadas. 3. Observe a Figura 1‑4. A entrada do bloco que representa o circuito eletrô‑
nico é classificada com um sinal _______________ (analógico, digital).
1. Observe a Figura 1‑2. O nível 15 V do sinal ________________ (di‑
gital, analógico) também pode ser denominado nível lógico “1” ou 4. Observe a Figura 1‑4. A saída do bloco que representa o circuito eletrô‑
____________________ (ALTO, BAIXO). nico é classificada com um sinal ______________ (analógico, digital).
5. Um circuito analógico é aquele que processa sinais analógicos, enquan‑
2. Um dispositivo ____________________ (analógico, digital) é aquele
to um circuito digital processa sinais _____________.
que possui um sinal que varia continuamente no tempo.

ENTRADA SAÍDA
Circuito
eletrônico

Figura 1‑4  Diagrama de blocos de um circuito eletrônico responsável por transformar uma onda senoidal em uma onda quadrada.

Página 7
Complete as frases utilizando as palavras adequadas. 9. Observe as Figuras 1-5 e 1-6. Se o reservatório for parte do sistema de
abastecimento de água de uma cidade onde as taxas do consumo de
6. Geralmente, circuitos eletrônicos são classificados como analógicos ou água são importantes, o sistema da Figura _______________________
_______________________. (1-5, 1-6) será mais apropriado.
7. Medições de tempo, velocidade, peso, pressão, intensidade luminosa e 10 Marque Verdadeiro (V) ou Falso (F). O motivo mais importante pelo qual
posição são grandezas _______________________ (analógicas, digi‑ circuitos digitais têm se tornado cada vez mais populares é devido à
tais) por natureza. maior simplicidade e rapidez se comparados aos circuitos analógicos.
8. Observe a Figura 1‑5. À medida que o nível da água é reduzido, a re‑ (____)
sistência de entrada aumenta. Isso leva a um(a) ______________
(aumento, diminuição) da corrente e a leitura do limnímetro será
_________________ (maior, menor).

Página 13
Complete as frases utilizando as palavras adequadas. 18. Observe a Figura 1‑13. O CI 74121 possui duas saídas (denominadas Q
e ) que geram pulsos de saída _______________ (complementares,
11. Observe a Figura 1‑7(c). O sinal digital em t2 é ____________ (ALTO,
em fase).
BAIXO), enquanto em t3 é _________ (ALTO, BAIXO).
19. Observe a Figura 1‑13. O intervalo de duração ou a largura de pulso
12. Observe a Figura 1‑8(a). Quando o botão é liberado (chave aberta), a
da saída do multivibrador com disparo único é determinado pelo(s)
saída é ______________________.
_______________________:
13. Observe a Figura 1‑7(c). O latch antitrepidação é também chamado de
a. Intervalo de tempo durante o qual SW1 permanece fechada.
flip-flop ou multivibrador ___________________.
b. Valores dos componentes C1 e R3.
14. Observe a Figura 1‑8(b). O multivibrador com disparo único utiliza‑
20. Observe a Figura 1‑14. O circuito com disparo único à esquerda da
do na geração do sinal digital também é chamado de multivibrador
placa do módulo DT-1000 emite um único pulso a cada vez que o bo‑
_______________________.
tão é pressionado. Esse circuito também é chamado de multivibrador
15. Observe a Figura 1‑10. Um CI _________________ 555 e diversos ________________ (astável, monoestável).
componentes discretos são utilizados para gerar uma série de pulsos
21. Observe a Figura 1‑14. O clock único à esquerda da placa do módulo
TTL contínuos. Esse circuito é chamado de clock ou multivibrador
DT-1000 gera uma sequência de pulsos digitais. O clock também é cha‑
___________________.
mado de multivibrador ________________ (astável, biestável).
16. Observe a Figura 1‑12. O circuito temporizador 555 é usado com diversos
22. Observe a Figura 1‑14. A placa do módulo DT-1000 à esquerda apresenta
componentes discretos como ______________ (circuito antitrepidação,
diversos dispositivos de saída. Cite pelo menos três desses dispositivos.
forma de aumentar a tensão) no botão SW1.
23. Observe a Figura 1‑14. A placa do módulo DT-1000 à direita possui quais
17. Observe a Figura 1‑13. O CI 74121 é utilizado como multivibrador
tipos de displays de sete segmentos?
_______________________ (astável, com disparo único).
Página 16
Complete as frases utilizando as palavras adequadas. 27. A _______________________ construída em laboratório da Figu‑
ra 1‑18 pode ser usada para testar tanto circuitos digitais TTL como
24. Observe a Figura 1‑15. Se a entrada possuir nível ALTO, o LED _______________________.
____________(acenderá, não acenderá) porque o diodo está
28. Observe a Figura 1‑19 e considere que a tensão de alimentação seja 15
_______________________ (conduzindo, bloqueado).
V. Em um circuito TTL, uma tensão de 2,5 V deve ser considerada um
25. Observe a Figura 1‑16. Se a entrada possuir nível BAIXO, o transis‑ nível lógico _______________________ (ALTO, BAIXO, indefinido).
tor estará _____________________ (ligado, desligado) e o LED
_______________________ (acenderá, não acenderá). 29. Observe a Figura 1‑19 e considere que a tensão de alimentação seja 110
V. Em um circuito CMOS, uma tensão de 2 V deve ser considerada um ní‑
26. Observe a Figura 1‑17. Se a entrada possuir nível ALTO, o LED vel lógico _______________________ (ALTO, BAIXO, indefinido).
______________ (inferior, superior) acenderá porque há uma tensão
de 15 V aplicada no seu terminal _______________ (catodo, anodo),
polarizando o diodo diretamente.

Página 19
Complete as frases utilizando as palavras adequadas. 32. Observe a Figura 1‑23. Quantos ciclos são mostrados na tela?
33. Observe a Figura 1‑23. Qual é o tempo de duração de cada ciclo?
30. Cite dois instrumentos de medição próprios para detectar e medir sinais
digitais. 34. Observe a Figura 1‑23. Qual é a frequência do sinal de entrada?
31. Um _______________________ (gerador de funções, analisador lógi‑ 35. Observe a Figura 1‑23. Qual é o valor da tensão de pico a pico do sinal de
co) é um instrumento de laboratório capaz de gerar sinais eletrônicos. entrada?
Esse instrumento permite variar a tensão, formato e frequência do sinal 36. Observe a Figura 1‑23. O sinal de entrada digital assume nível ALTO duran‑
de saída. te _______________________ (1 ms, 10 ms) e se torna BAIXO durante
_______________________ (4 ms, 8 ms).

ALTO HORIZONTAL – TEMPO


DE VARREDURA
5
10 2
20 1

50 0,5
LOW
BAIXO
100 0,2
200 0,1
TEMPO/DIVISÃO
EM MSEG

VERTICAL DEFLECTION
– DEFLEXÃO
0,5 0,2
1
2 0,1
ENTRADA
5 0,05

100
VOLTS/DIVISÃO

MODO DE MUDANÇA DE ESTADO  AUTOMÁTICO


Entrada CC
SINAL DE ENTRADA
EQUIPAMENTO LIGADO
Figura 1‑23  Osciloscópio utilizado no enunciado das questões do Teste.

Questões de revisão do capítulo – Página 20


1.1 Defina os seguintes termos: 1.2 Desenhe um sinal digital que corresponda a uma onda quadrada.
a. Sinal analógico Defina os patamares superior e inferior como sendo 5 V e 0 V,
b. Sinal digital respectivamente. Assim, identifique os níveis ALTO e BAIXO, bem
como os níveis lógicos “1” e “0” na forma de onda.
1.3 Cite dois dispositivos que empregam circuitos digitais e realizam 1.19 A ponteira lógica da Figura 1‑18 pode ser utilizada em quais
cálculos matemáticos. famílias de circuitos lógicos digitais?
1.4 Observe a Figura 1‑6. O processamento, o armazenamento de 1.20 Observe a Figura 1‑18(b). Se a saída possui nível BAIXO, o pino
dados e a saída desse sistema utilizam principalmente circuitos 3 do CI 555 possuirá nível ______________ (ALTO, BAIXO).
_____________________ (analógicos, digitais). Consequentemente, o LED ______________ (inferior, superior)
1.5 Tradicionalmente, a maioria dos aparelhos eletrônicos acenderá.
em geral (TVs, rádios e telefones) empregam circuitos 1.21 Observe a Figura 1‑19 e considere que a tensão de alimentação é
_______________________ (analógicos, digitais). 5 V. Em um circuito TTL, uma tensão de 1,2 V seria considerada um
1.6 A interferência eletromagnética indesejável em circuitos eletrô‑ nível lógico _________________ (ALTO, BAIXO, indefinido).
nicos é normalmente chamada de _______________________ 1.22 Observe a Figura 1‑19 e considere que a tensão de alimentação é
(barulho, ruído). 10 V. Em um circuito CMOS, uma tensão de 9 V seria considerada
1.7 Um produto eletrônico que possui um display alfanuméri‑ um nível lógico ________________ (ALTO, BAIXO, indefinido).
co e é programável, possuindo também capacidade de ar‑ 1.23 Observe a Figura 1‑19 e considere que a tensão de alimentação
mazenamento de informações, certamente utiliza circuitos é 10 V. Em um circuito CMOS, uma tensão de 0,5 V seria conside‑
_______________________ (analógicos, digitais). rada um nível lógico ______________________ (ALTO, BAIXO,
1.8 Circuitos digitais tornaram-se populares porque o armazenamen‑ indefinido).
to de informações é simples, são programáveis e apresentam 1.24 Quando se trata de circuitos digitais, a sigla TTL significa
_______________________ (maior, menor) precisão e exatidão. ______________________.
1.9 Observe a Figura 1‑7. Quando se utiliza uma chave de polo 1.25 Quando se trata de circuitos digitais, a sigla CMOS significa
simples e contato duplo para gerar um sinal digital, um circuito ______________________.
_______________________ é necessário para condicionar a 1.26 Observe a Figura 1‑12. O CI temporizador 555 desempenha o
saída. papel de um circuito ______________________ (multivibrador
1.10 Observe a Figura 1‑8. Um circuito multivibrador astável, antitrepidação).
_______________________ é normalmente utilizado para 1.27 Observe a Figura 1‑12. Ao se aumentar o valor da capaci‑
condicionar o sinal de saída resultante do uso de uma botoeira tância C2, o tempo de atraso da forma de onda de saída
para se gerar um único pulso digital. ______________________ (aumentará, diminuirá).
1.11 Um multivibrador _______________________ produz uma 1.28 Observe a Figura 1‑13. O CI 74121 pode ser entendido como um
sequência de pulsos digitais. multivibrador _______________________ (astável, biestável,
1.12 O circuito da Figura 1‑10 é classificado como um multivibrador monoestável).
________________________ (astável, biestável). 1.29 Observe a Figura 1‑13. Ao se ativar a chave SW1, tem-se um pulso
1.13 Observe a Figura 1‑14. O multivibrador com disparo único utili‑ _____________________ (negativo, positivo) de curta duração
zado no módulo DT-1000 produz ___________________ (uma na saída Q do CI multivibrador com disparo único 74121.
série de pulsos, um único pulso) quando o botão é pressionado 1.30 Flip-flop é o nome também dado a um multivibrador
uma única vez. __________________ (astável, biestável, monoestável).
1.14 Observe a Figura 1‑14. O clock no módulo DT-1000 produz 1.31 A ação repetitiva de uma chave ou outro dispositivo capaz de ge‑
_______________________ (uma série de pulsos con‑ rar um sinal de saída com níveis lógicos BAIXO-ALTO-BAIXO-ALTO
tínuos, um único pulso) e o circuito pode ser chamado de é chamada de _______________________ (complementação,
_______________________ (astável, monoestável). mudança de estado).
1.15 Observe a Figura 1‑14. As duas chaves lógicas de estado sólido no 1.32 Observe a Figura 1‑20. A saída do gerador de funções é uma
módulo DT-1000 ______________________ (são analógicas, tensão 5 V TTL com forma de onda quadrada que possui uma
possuem circuito antitrepidação). frequência de ____________________ Hz.
1.16 Observe a Figura 1‑14. A placa do módulo DT-1000 emprega 1.33 Observe a Figura 1‑21. Essa ponteira lógica é capaz de testar
quais tipos de displays de sete segmentos? tanto circuitos lógicos TTL quanto _______________________
1.17 O LED na Figura 1‑15 (b) acende quando a chave lógica está na (CMOS, PPC).
posição ______________________ (ALTO, BAIXO). 1.34 A vantagem do uso do osciloscópio em testes e reparos reside na
1.18 Observe a Figura 1‑17. O LED ____________________ (infe‑ capacidade de determinar o nível de tensão, período, frequência
rior, superior) acende quando a chave lógica está na posição e _______________________ (forma de onda, nível quântico)
______________________ (ALTO, BAIXO). de um dado sinal.

Respostas dos testes – Página 22


1. Digital, ALTO. 11. ALTO, BAIXO 21. Astável 29. BAIXO
2. Analógico. 12. Indefinida 22. LED (indicadores lógicos), 30. Ponteira lógica, osciloscó‑
3. Analógico. 13. Biestável campainha piezoelétrica, pio
4. Digital. 14. Monoestável motor CC, relé 31. Gerador de funções
5. Digitais. 15. Temporizador, astável 23. LED, LCD, VF 32. 2
6. Digitais. 16. Circuito antitrepidação 24. Acenderá, conduzindo 33. 5 ms ou 0,005 s
7. Analógicas. 17. Com disparo único 25. Desligado, não acenderá 34. 200 Hz
8. Diminuição, menor. 18. Complementares 26. Inferior, anodo 35. 3V
9. 1-6. 19. b 27. Ponteira lógica, CMOS 36. 1 ms, 4 ms
10. F 20. Monoestável 28. ALTO
capítulo 2

Números utilizados
em eletrônica digital
Teste seus conhecimentos – Página 24
Complete as frases utilizando as palavras adequadas. 3. O número binário 0110 equivale a _____________________ no siste‑
ma decimal.
1. O sistema de numeração binário é também chamado de
4. O número binário 1001 equivale a _____________________ no siste‑
____________________.
ma decimal.
2. O número decimal 8 equivale a _______________________ no siste‑
ma binário.

Página 26
Complete as frases utilizando as palavras adequadas. 8. O número 27 equivale a _____________ no sistema decimal.
9. O número binário 1111 1111 equivale a __________________ no sis‑
5. O dígito 1 no número binário 1000 possui um valor posicional equiva‑
tema decimal.
lente a ____________________ no sistema decimal.
10. A primeira posição à esquerda da vírgula binária equivale a 1 ou
6. O número binário 1010 equivale a _____________________ no siste‑
_______________________ (20, 21).
ma decimal.
6
7. O número binário 100000 equivale a ____________________ no siste‑ 11. A expressão 2 corresponde a 23232323232, o que equivale a
___________________ no sistema decimal.
ma decimal.

Página 26
Complete as frases utilizando as palavras adequadas. 13. O número binário 100010 equivale a ____________________ no siste‑
ma decimal.
12. O número binário 1111 equivale a ______________________ no sis‑
14. O número binário 1000001010 equivale a ________________ no siste‑
tema decimal.
ma decimal.

Página 27
Complete as frases utilizando as palavras adequadas. 16. O número decimal 100 equivale a ______________________ no siste‑
ma binário.
15. O número decimal 39 equivale a _______________________ no siste‑
17. O número decimal 133 equivale a ______________________ no siste‑
ma binário.
ma binário.

Página 28
Complete as frases utilizando as palavras adequadas. 20. Traduzir ou criptografar dados legíveis na forma binária é o mesmo que
_______________________(decodificar, codificar).
18. Um _______________________ é um dispositivo eletrônico que con‑
verte uma entrada numérica decimal em binária. 21. Traduzir um código criptografado em uma forma que seja compreen‑
sível (como decimal) é o mesmo que _______________(decodificar,
19. A unidade de processamento de uma calculadora disponibiliza dados codificar).
de saída na forma binária. Estes são convertidos em dados decimais de
modo a serem exibidos no display por um dispositivo eletrônico deno‑
minado _____________________.
Página 30
Complete as frases utilizando as palavras adequadas. 24. O número binário 11110 equivale a _____________________ no sis‑
tema hexadecimal.
22. O número decimal 15 equivale a _______________________ no siste‑
25. O número hexadecimal 1F6 equivale a ___________________ no sis‑
ma hexadecimal.
tema decimal.
23. O número hexadecimal A6 equivale a ___________________ no siste‑
26. O número decimal 63 equivale a _______________________ no siste‑
ma binário.
ma hexadecimal.

Página 32
Complete as frases utilizando as palavras adequadas. 29. O número octal 753 equivale a _______________________ no siste‑
ma decimal.
27. O número octal 73 equivale a _______________________ no sistema
30. O número decimal 63 equivale a _______________________ no siste‑
binário.
ma octal.
28. O número binário 100000 equivale a ____________________ no siste‑
ma octal.

Página 33
Complete as frases utilizando as palavras adequadas. 34. O comprimento de grupos de dados em um sistema computacional é
normalmente chamado de tamanho da _______________________
31. Um único dígito binário (como 0 ou 1) é normalmente chamado de (palavra, memória).
_______________________ (bit, palavra).
35. Um grupo de dados com 32 bits em um sistema computacional é nor‑
32. Um grupo de dados com oito bits representando uma palavra, le‑ malmente chamado de _______________________ (palavra dupla,
tra, vírgula ou caractere de controle é normalmente chamado de nibble).
_______________________ (byte, nibble).
36. Uma palavra em um sistema computacional normalmente corresponde
33. Um grupo de dados com quatro bits representando algum número ou a um grupo de dados de _____________________ (16 bits, 64 bits).
código é normalmente chamado de _______________________ (ni-
bble, octeto).

Questões de revisão do capítulo – Página 34


2.1 Como se pronuncia o número decimal 1001? 2.9 Escreva os números decimais de 0 a 15 em binário.
2.2 Como se pronuncia o número binário 1001? 2.10 Codifique os números hexadecimais nos itens a até d em núme‑
2.3 Converta os números binários nos itens a até j em números deci‑ ros binários:
mais: a. 8A c.  6C
a. 1 f.   10000 b. B7 d. FF
b. 100 g. 10101 2.11 Codifique os números binários nos itens a até d em números
c. 101 h. 11111 hexadecimais:
d. 1011 i.   11001100 a. 01011110 c.  11011011
e. 1000 j.   11111111 b. 00011111 d.  00110000
2.4 Converta os números decimais nos itens a até j em números 2.12 3E6 em hexadecimal 5_______________________10.
binários: 2.13 4095 em decimal 5_______________________16.
a. 0 f.  64 2.14 156 em octal 5_______________________10.
b. 1 g.   69 2.15 391 em decimal 5_______________________8.
c. 18 h.  128 2.16 Um único algarismo 0 ou 1 é normalmente chamado de
d. 25 i.  145 _______________________ (bit, palavra).
e. 32 j.  1001 2.17 Um grupo de oito bits contendo 1s e 0s representando um
2.5 Codifique os números decimais nos itens a até f em números número, letra ou código operacional é normalmente chamado de
binários: _______________________ (byte, nibble).
a. 9 d. 13 2.18 Nibble é um termo empregado para descrever um conjunto de
b. 3 e. 10 dados com _______________________ (quatro bits, 12 bits).
c. 15 f.   2 2.19 Sistemas microprocessados (como um computador) normal‑
2.6 Decodifique os números decimais nos itens a até f em números mente identificam o tamanho de um grupo de dados como
binários: sendo o tamanho do(a) _______________________ (arquivo,
a. 0010 d. 0111 palavra).
b. 1011 e. 0110 2.20 Criptografar dados de uma forma legível (como alfanumérica)
c. 1110 f.   0000 para código de máquina utilizável por circuitos digitais é o mes‑
2.7 Qual é o papel ou função de um codificador? mo que _______________________ (codificar, interfacear).
2.8 Qual é o papel ou função de um decodificador?
Respostas dos testes – Página 34
0
1. Base 2 10. 2 19. Decodificador 28. 40
2. 1000 11. 64 20. Codificar 29. 491
3. 6 12. 15 21. Decodificar 30. 77
4. 7 13. 34 22. F 31. Bit
3
5. 8 (ou 2 ) 14. 522 23. 10100110 32. Byte
6. 10 15. 100111 24. 1E 33. Nibble
7. 32 16. 1100100 25. 502 34. Palavra
8. 128 17. 10000101 26. 3F 35. Palavra dupla
9. 255 18. Codificador 27. 111011 36. 16 bits
capítulo 3

Portas lógicas
Teste seus conhecimentos – Página 40
Complete as frases utilizando as palavras adequadas. 4. Observe a Figura 3‑6. A saída da porta AND no intervalo t2 é um nível
lógico _______________________ (0, 1).
1. Escreva a expressão booleana para uma porta AND de duas entradas.
5. Observe a Figura 3‑6. A saída da porta AND no intervalo t3 é um nível
2. Observe a Figura 3‑3. Quando ambas as entradas são ALTAS, a lógico _______________________ (0, 1).
saída Y será _______________________ (ALTA, BAIXA) e o LED
_______________________ (acenderá, não acenderá). 6. Observe a Figura 3‑6. A saída da porta AND no intervalo t4 é um nível
lógico _______________________ (0, 1).
3. Observe a Figura 3‑6. A saída da porta AND no intervalo t1 é um nível
7. A saída de uma porta AND é _______________________ (ALTA, BAI‑
lógico _______________________ (0, 1).
XA) quando todas as entradas forem ALTAS.

ENTRADAS SAÍDA

0 0 1 1 A

t1 t2 t3 t4
B
Y
?
1 0 1 0

Figura 3‑6  Sequência de pulsos mencionada no enunciado das questões do Teste.

Página 41
Complete as frases utilizando as palavras adequadas. 11. Observe a Figura 3‑11. A saída da porta OR no intervalo t3 é um nível
lógico _______________________ (0, 1).
8. Escreva a expressão booleana para uma porta OR de duas entradas.
12. A saída de uma porta OR é _______________________ (ALTA, BAIXA)
9. Observe a Figura 3‑11. A saída da porta OR no intervalo t1 é um nível quando todas as entradas forem BAIXAS.
lógico _______________________ (0, 1).
13. Tecnicamente, a tabela verdade da Figura 3‑10 descreve a função lógica
10. Observe a Figura 3‑11. A saída da porta OR no intervalo t2 é um nível OR _______________________ (exclusiva, inclusiva).
lógico _______________________ (0, 1).

ENTRADAS SAÍDA

0 0 1 A

t1 t2 t3
B
Y
?
1 0 1

Figura 3-11  Sequência de pulsos mencionada no enunciado das questões do Teste.


Página 44
Complete as frases utilizando as palavras adequadas. 19. Observe a Figura 3-17. A saída do buffer de três estados no intervalo t1
corresponde a um _______________________ (nível ALTO, nível BAI‑
14. Observe a Figura 3-12. Se a entrada A for ALTA, a saída Y do inversor será XO, estado de alta impedância).
_______________________.
20. Observe a Figura 3-17. A saída do buffer de três estados no intervalo t2
15. Observe a Figura 3-14. Se a entrada A do inversor à esquerda for BAIXA, corresponde a um _______________________ (nível ALTO, nível BAI‑
então a saída do inversor à direita será _______________________. XO, estado de alta impedância).
16. Escreva a expressão booleana para uma porta inversora. 21. Observe a Figura 3-17. A saída do buffer de três estados no intervalo t3
17. Cite dois sinônimos do termo “invertido”. corresponde a um _______________________ (nível ALTO, nível BAI‑
18. Observe a Figura 3-15(b). Se a entrada A for BAIXA, então a saída do XO, estado de alta impedância).
inversor à direita será _______________________.

ENTRADAS SAÍDA
C
0 0 1

t1 t2 t3

1 0 1
A
Y
?
Buffer/Circuito
de três estados
Figura 3-17  Sequência de pulsos mencionada no enunciado das questões do Teste.

Página 45
Complete as frases utilizando as palavras adequadas. 24. Observe a Figura 3-21. A saída da porta NAND no intervalo t2 é um nível
lógico _______________________ (0, 1).
22. Escreva a expressão booleana para uma porta NAND de duas entradas.
25. Observe a Figura 3-21. A saída da porta NAND no intervalo t3 é um nível
23. Observe a Figura 3-21. A saída da porta NAND no intervalo t1 é um nível lógico _______________________ (0, 1).
lógico _____________________ (0, 1).
26. A saída de uma porta NAND é _______________________ (ALTA, BAI‑
XA) quando todas as entradas forem ALTAS.

ENTRADAS SAÍDA

0 1 0 A

t1 t2 t3
B
Y
?
1 1 0

Figura 3-21  Sequência de pulsos mencionada no enunciado das questões do Teste.

Página 46
Complete as frases utilizando as palavras adequadas. 29. Observe a Figura 3‑25. A saída da porta NOR no intervalo t2 é um nível
lógico _______________________ (0, 1).
27. Escreva a expressão booleana para uma porta NOR de duas entradas.
30. Observe a Figura 3‑25. A saída da porta NOR no intervalo t3 é um nível
28. Observe a Figura 3‑25. A saída da porta NOR no intervalo t1 é um nível lógico _______________________ (0, 1).
lógico _______________________ (0, 1).
31. A saída de uma porta NOR é _______________________ (ALTA, BAI‑
XA) apenas quando todas as entradas forem BAIXAS.

E NTR ADAS SA Í DA

0 1 0 A

t1 t2 t3
B
Y
?
0 1 1

Figura 3‑25  Sequência de pulsos mencionada no enunciado das questões do Teste.


Página 47
Complete as frases utilizando as palavras adequadas. 35. Observe a Figura 3‑30. A saída da porta XOR no intervalo t3 é um nível
lógico _______________________ (0, 1).
32. Escreva a expressão booleana para uma porta XOR de duas entradas.
36. Observe a Figura 3‑30. A saída da porta XOR no intervalo t4 é um nível
33. Observe a Figura 3‑30. A saída da porta XOR no intervalo t1 é um nível lógico _______________________ (0, 1).
lógico _______________________ (0, 1).
37. Observe a Figura 3‑30. A saída da porta XOR no intervalo t5 é um nível
34. Observe a Figura 3‑30. A saída da porta XOR no intervalo t2 é um nível lógico _______________________ (0, 1).
lógico _______________________ (0, 1).
38. A saída de uma porta XOR é ALTA apenas quando houver um número
_________________ (ímpar, par) de entradas ALTAS.

0 1 1 0 0
t1 t2 t3 t4 t5 A

1 1 1 0 0
B
C
Y
?
0 0 1 1 0

Figura 3‑30  Sequência de pulsos mencionada no enunciado das questões do Teste.

Página 48
Complete as frases utilizando as palavras adequadas. 42. Observe a Figura 3‑33. A saída da porta XNOR no intervalo t3 é um nível
lógico _______________________ (0, 1).
39. Escreva a expressão booleana para uma porta XNOR de duas entradas.
43. Observe a Figura 3‑33. A saída da porta XNOR no intervalo t4 é um nível
40. Observe a Figura 3‑33. A saída da porta XNOR no intervalo t1 é um nível lógico _______________________ (0, 1).
lógico _______________________ (0, 1).
44. Observe a Figura 3‑33. A saída da porta XNOR no intervalo t5 é um nível
41. Observe a Figura 3‑33. A saída da porta XNOR no intervalo t2 é um nível lógico _______________________ (0, 1).
lógico _______________________ (0, 1).
45. A saída de uma porta XNOR é ________________(ALTA, BAIXA) apenas
quando um número ímpar de entradas for ALTA.

1 0 1 0 0
t1 t2 t3 t4 t5 A

1 0 0 1 0
B
C
Y
?
1 1 0 1 0

Figura 3‑33  Sequência de pulsos mencionada no enunciado das questões do Teste.

Página 49
Complete as frases utilizando as palavras adequadas. 47. Quantas portas NAND de duas entradas são necessárias para criar uma
porta OR de duas entradas?
46. A porta NAND pode desempenhar a função inversora se as entradas
forem _______________________ interconectadas, (permanecerem
desconectadas).

Página 51
Complete as frases utilizando as palavras adequadas. 50. Escreva a expressão booleana para uma porta NOR de quatro entradas.
51. A tabela verdade de uma porta NOR de cinco entradas possui
48. Escreva a expressão booleana para uma porta NAND de três entradas.
__________ linhas incluindo todas as combinações possíveis.
49. A tabela verdade de uma porta NAND de três entradas possui
__________ linhas incluindo todas as combinações possíveis.
Página 54
Complete as frases utilizando as palavras adequadas. 57. Escreva a expressão booleana que melhor representa o símbolo lógico
NOR alternativo mostrado na Figura 3‑43(b) utilizando duas barras cur‑
52. A porta OR pode ser convertida em uma porta NAND incluindo-se tas.
_________________________ nas entradas da porta OR.
53. A inclusão de inversores nas entradas de uma porta AND converte-a em A
uma porta lógica _______________________. Y
B
54. A inclusão de inversores na saída de uma porta AND converte-a em uma
porta lógica _______________________. (a)
55. A inclusão de inversores em todas as entradas e na saída de uma porta
AND converte-a em uma porta lógica ________________. A
56. Escreva a expressão booleana para o símbolo lógico NOR convencional Y
mostrado na Figura 3‑43(a) utilizando uma barra longa. B

(b)
Figura 3‑43  Símbolos lógicos NOR.

Página 58
Complete as frases utilizando as palavras adequadas. 62. Quais informações você pode obter a partir de um CI que possui a inscri‑
ção “74LS08N” impressa em seu encapsulamento?
58. Cite dois tipos de famílias de CIs digitais populares.
63. Um CI digital que possui a inscrição “74F08” em seu encapsulamento é
59. Observe a Figura 3-44(a). Este CI utiliza um encapsulamento do tipo uma porta AND quádrupla de duas entradas pertencente a que subfa‑
_______________________. mília TTL moderna?
60. Uma fonte de alimentação de _______________________ 64. Um CI digital que possui a inscrição “74ACT08” em seu encapsulamen‑
V é utilizada em CIs TTL. O pino VCC é conectado ao terminal to é uma porta AND quádrupla de duas entradas que utiliza tecnologia
_______________________ (–, 1) da fonte. _______________________ (CMOS, TTL) e suporta níveis lógicos TTL.
61. Observe a Figura 3-46(b). Como o CI 7408 é descrito pelo fabricante?

Página 60
Complete as frases utilizando as palavras adequadas. 67 Observe a Figura 3-49. Como o CI 4081B é descrito pelo fabricante?
68. Qual regra deve ser observada em CIs CMOS quando se trata de entradas
65. A principal vantagem dos CIs digitais CMOS reside no _______ (maior,
que não forem utilizadas em implementações práticas?
menor) consumo de energia.
66. Enquanto CIs TTL devem utilizar uma fonte de alimentação de 15
V, a série de CIs CMOS 4000 pode operar com tensões variando entre
_______ e _______ V.

Página 63
Complete as frases utilizando as palavras adequadas. 71. Qual é o segundo passo adotado nessa mesma identificação de falhas?
72. Entradas flutuantes em CIs CMOS _____________________ (podem,
69. Observe a Figura 3-51. Essa ponteira lógica pode ser utilizada em quais
não podem) existir.
famílias lógicas?
70. Qual é o primeiro passo adotado para se identificar falhas em circuitos
digitais empregando CIs TTL?

Página 64
Complete as frases utilizando as palavras adequadas. 75. Desenhe o símbolo lógico padrão IEEE para uma porta NAND de três
entradas.
73. Desenhe o símbolo lógico padrão IEEE para uma porta AND de três en‑
76. O triângulo à direita de um símbolo lógico IEEE substitui o
tradas.
______________________ em símbolos lógicos tradicionais.
74. Desenhe o símbolo lógico padrão IEEE para uma porta OR de três entra‑
das. 77. Para circuitos lógicos simples, os símbolos _____________ (IEEE, tradicio‑
nais) são mais adequados devido a suas formas distintas.
Página 68
Complete as frases utilizando as palavras adequadas. trada do CI inversor torne-se _______________________ (ALTA,
BAIXA). Por sua vez, isso leva a entrada CLR do CI2 a um estado
78. Observe a Figura 3-55(c). Quando a entrada da porta AND é BAIXA, a _______________________ (ALTO, BAIXO).
porta é ______________________ (desativada, ativada) e a passagem
82. Observe a Figura 3-56. O pino CLR do contador binário corresponde a
do sinal de clock para a saída é bloqueada.
uma entrada _______________________ (ativa-ALTA, ativa-BAIXA).
79. Observe a Figura 3-55(b). Quando a entrada da porta AND é ALTA, a por‑
83. Muitas vezes, utiliza-se um _______________________ para indicar
ta é ativada e _______________________ (há, não há) passagem do
uma entrada ativa-BAIXA ou uma saída ativa-BAIXA.
sinal de clock para a saída.
80. Observe a Figura 3-55(d). A porta AND e o pulso de controle com du‑ 84. Observe a Figura 3-57(c). Se a chave SW1 possui nível ALTO e a chave
ração de 1 s demonstram o conceito utilizado no instrumento de labo‑ SW2 é fechada devido à abertura de uma das portas do carro, o alarme
ratório denominado _____________________ (multímetro digital, _______________________ (soará, não soará).
contador de frequência). 85. Observe a Figura 3-57(c). Se a chave SW1 possui nível ALTO e ambas as
81. Observe a Figura 3-56. Para apagar o contador binário de chaves SW1 e SW2 são fechadas devido à abertura das portas do carro, o
modo que seu valor se torne 00000000, o botão de pressão é alarme _______________________ (soará, não soará).
______________________ (pressionado, liberado) para que a en‑

Página 72
Complete as frases utilizando as palavras adequadas. 92. Escreva o código PBASIC que representa a expressão booleana

86. O CI BS2 fabricado por Parallax é descrito como um módulo .


____________________ (microcontrolador, multiplexador). 93. Na Figura 3-58 (a), se a entrada P12 é ALTA e P11 é BAIXA, considerando
que o programa PBASIC ‘Função OR com duas entradas seja carrega‑
87. O módulo BASIC Stamp 2 pode ser programado em uma linguagem de do na memória do CI BS2, a saída P1 será _______________________
alto nível denominada FORTRAN de acordo com o fabricante (V ou F). (ALTA, BAIXA) e o LED _______________________ (acenderá, não
88. O código PBASIC Y5A|B|C descreve um função ____________ (OR, acenderá).
XOR) de três entradas. 94. Na Figura 3-58 (a), se a entrada P12 é ALTA e P11 é BAIXA, considerando
89. Escreva o código PBASIC que representa uma função NAND de duas en‑ que o programa PBASIC ‘Função AND com duas entradas seja carre‑
tradas. gado na memória do CI BS2, a saída P1 será _______ (ALTA, BAIXA) e o LED
90. Escreva o código PBASIC que representa a expressão booleana A⋅B5Y. _____ (acenderá, não acenderá).
91. Escreva o código PBASIC que representa a expressão booleana
.

Questões de revisão do capítulo – Página 74


3.1 Desenhe os símbolos lógicos dos itens a a k (A, B, C e D são as 3.4 Observe o quadro da Figura 3-60. Qual porta lógica apresenta
entradas e Y é a saída): saída lógica 0 quando todas as entradas são ALTAS?
a. Porta AND de duas entradas 3.5 Qual porta lógica também é chamada de “porta tudo ou nada”?
b. Porta OR de três entradas 3.6 Qual porta lógica também é chamada de “porta tudo ou qual‑
c. Portas inversora (dois símbolos) quer”?
d. Porta XOR de duas entradas 3.7 Qual é o circuito lógico que complementa a entrada?
e. Porta NAND de quatro entradas 3.8 Qual porta lógica também é chamada de “porta qualquer, mas
f. Porta NOR de duas entradas não tudo”?
g. Porta XNOR de duas entradas 3.9 Em uma porta _____________________ (AND, NAND), a saída é
h. Porta NAND de duas entradas (símbolo especial) ALTA quando todas as entradas forem ALTAS.
i. Porta NOR de duas entradas (símbolo especial) 3.10 Em uma porta ______________________ (NAND, OR), a saída é
j. Buffer (não inversor) BAIXA quando todas as entradas forem BAIXAS.
k. Buffer de três estados (não inversor) 3.11 Em uma porta _________________ (NOR, XOR), a saída é ALTA
3.2 Escreva a expressão booelana correspondente (A, B, C e D são as quando há um número ímpar de entradas ALTAS.
entradas e Y é a saída): 3.12 Em uma porta _____________________ (NAND, OR), a saída é
a. Função AND de três entradas BAIXA quando todas as entradas forem ALTAS.
b. Função NOR de duas entradas 3.13 Em uma porta ____________________ (NAND, NOR), a saída é
c. Função XOR de três entradas ALTA quando todas as entradas forem BAIXAS.
d. Função XNOR de quatro entradas 3.14 Dados uma porta AND e inversores, desenhe uma porta NOR
e. Função NAND de duas entradas equivalente empregando esses dispositivos.
3.3 Desenhe a tabela verdade correspondente (A, B, C e D são as 3.15 Dados uma porta NAND e inversores, desenhe uma porta OR
entradas e Y é a saída): equivalente empregando esses dispositivos.
a. Porta OR de três entradas 3.16 Dados uma porta NAND e inversores, desenhe uma porta AND
b. Porta AND de três entradas equivalente empregando esses dispositivos.
c. Porta XOR de três entradas 3.17 Dadas quatro portas AND com duas entradas, desenhe uma porta
d. Porta NOR de duas entradas AND com cinco entradas.
e. Porta XNOR de duas entradas
3.18 Dadas diversas portas NAND e OR com duas entradas, desenhe 6 é ALTO, embora o ponto E possua nível BAIXO, o LED
uma porta NAND com quatro entradas. _______________________ (acenderá, não acenderá) porque o
3.19. De acordo com a Figura 3-1, chaves conectadas em série corres‑ circuito _______________________ (está, não está) funcionan‑
pondem a que tipo de porta lógica? do adequadamente.
3.20 De acordo com a Figura 3-7, chaves conectadas em paralelo 3.31 Observe a Figura 3-52(a). Cite diversos problemas possíveis para o
correspondem a que tipo de porta lógica? quais o pino 6 possui nível ALTO enquanto o ponto E possui nível
3.21 A Figura 3-44(b) representa um CI com encapsulamento BAIXO.
_____________ de _________________ (8, 16) pinos. .32 Observe a Figura 3-52(a). Um circuito aberto interno entre a
3
3.22 Desenhe um diagrama esquemático semelhante ao da Figura saída da primeira porta AND e o pino 3 pode levar à inexis‑
3-46(b) para representar um circuito que desempenha a função tência de qualquer indicação de nível lógico na ponteira. Isso
AND com três entradas. Utilize um CI 7408, uma fonte de alimen‑ significa que ambos os pinos 3 e 4 são flutuantes em estado
tação de 5 V, três chaves de entrada e um dispositivo indicador na _______________________ (ALTO, BAIXO).
saída. .33 Observe a Figura 3-63. A parte central da nomenclatura do CI
3
3.23 O orifício da PCI representado pela letra _____________ (A, C) é é _______________________, ou seja, este é um dispositivo
o pino 1 do CI da Figura 3-61. lógico _______________________ (CMOS, TTL).

Chanfro do A D
CI 7408
A
CD4001BCN

C
B C
Figura 3-63  Vista superior de um CI digital típico.

3.34 O pino 1 do CI mostrado na Figura 3-63 é representado pela letra


_______________________.
3.35 Quais precauções devem ser tomadas ao se armazenar um CI DIP
B semelhante ao da Figura 3-63?
PCI
3.36 Desenhe o símbolo lógico padrão IEEE de uma porta NOR de três
(vista da base) D entradas.
3.37 Desenhe o símbolo lógico padrão IEEE de uma porta XNOR de
três entradas.
3.38 O _______________________ (círculo, triângulo) à direita na
Figura 3-61  CI soldado em uma PCI. saída do símbolo lógico IEEE que representa uma porta NAND
corresponde à inversão da saída de uma porta AND.
3.39 O símbolo lógico padrão IEEE para a porta AND utiliza o sinal
3.24 O orifício da PCI representado pela letra _____________ é o pino
ou caractere _______________________ para representar a
GND do CI 7408 da Figura 3-61.
função AND.
3.25 O orifício da PCI representado pela letra _____________ é o pino
3.40 Um microcontrolador (a exemplo do módulo BASIC Stamp 2)
VCC do CI 7408 da Figura 3-61.
pode ser programado para representar funções lógicas (AND, OR,
3.26 O CI mostrado na Figura 3-62 é um circuito __________(conven‑
entre outras). (V ou F)
cional, com baixo consumo de energia) do tipo TTL DIP com 14
3.41 O módulo BASIC Stamp _______________________ (BS2,
pinos.
BS10) fabricado por Parallax é programado em uma linguagem
3.27 O pino 1 do CI da Figura 3-62 é representado pela letra
de programação de alto nível denominada PBASIC (versão alter‑
_______________________.
nativa do BASIC).
A B 3.42 Na programação do módulo BASIC Stamp 2, o código PBASIC que
representa a expressão boolena A1B5Y (porta OR de duas entra‑
das) é _______________________ (Y5A OR B, Y5A|B).
SN7408N 3.43 Na programação do módulo BASIC Stamp 2, o código PBA‑
SIC que representa a uma função NAND de duas entradas é
___________________ [(Y5A1B, Y5~(A&B)].
D C
3.44 O código PBASIC Y5A^B^C representa uma função lógica
Figura 3-62  Vista superior de um CI digital típico. _______________________ (AND, XOR) de três entradas.

3.28 O pino C do CI da Figura 3-62 é representado pelo número


_______________________.
3.29 Na Figura 3-52(b), tem-se um exemplo de diagrama
_______________________ (lógico, esquemático) que pode ser
utilizado por profissionais especializados.
3.30 Observe a Figura 3-52(a). Se todos os pinos de entradas
(1, 2 e 5) possuem nível ALTO e o nível do pino de saída
Respostas dos testes – Página 76
1. A⋅B5Y ou AB5Y 32. 61. Porta AND TTL quádrupla de 76. Círculo
2. ALTA, acenderá 33. 1 duas entradas 77. Tradicionais
3. 0 34. 0 62. Encapsulamento: DIP, família: 78. Desativada
Schottky de baixa potência,
4. 0 35. 1 79. Não há
função: porta AND quádrupla
5. 1 36. 1 de duas entradas 80. Contador de frequência
6. 0 37. 0 63. FAST (Fairchild Advanced 81. Pressionado, ALTA, BAIXO
7. ALTA 38. Ímpar Schottly TTL) 82. Ativa-ALTA
8. A1B5Y 39. 64. CMOS 83. Círculo
9. 1 40. 0 65. Menor 84. Soará
10. 0 41. 0 66. 3, 18 85. Não soará
11. 1 42. 0 67. Porta AND CMOS quádrupla 86. Microcontrolador
12. BAIXA 43. 1 de duas entradas 87. Falso
13. Inclusiva 44. 1 68. Todas as entradas CMOS não 88. OR
utilizadas devem ser conecta‑
14. BAIXA 45. BAIXA das (em modo não flutuante). 89. Y5~ (A & B)
15. BAIXA 46. Interconectadas 69. TTL e CMOS 90. Y5A & B
16. Y5 ou Y5A’ 47. Três 70. Utilizar conhecimentos 91. Y5~ (A ^ B)
17. Negado, complementado 48. , ou básicos e bom-senso na loca‑ 92. Y5~ (A | B)
18. Nível BAIXO (ABC)’5Y lização de circuitos abertos, 93. ALTA, acenderá
49. Oito curtos-circuitos ou sobrecar‑
19. Nível ALTO 94. BAIXA, não acenderá
gas.
20. Nível BAIXO 50. ou 71. Verificar se cada um dos CIs
21. Estado de alta impedância (A1B1C1D)’5Y
5
possui tensão de alimentação.
22. 51. 32 (2 )
, ou 72. Não podem
(AB)’5Y 52. Inversores
23. 1 53. NOR
73. A
24. 0 54. NAND B & Y
C
25. 1 55. OR
26. BAIXA 56.
74. A
27. ou (A1B)’5Y 57. B 1 Y
C
28. 1 58. TTL, CMOS
29. 0 59. DIP
75. A
30. 0 60. 5, 1 B & Y
C
31. ALTA
capítulo 4

Combinação de
portas lógicas
Teste seus conhecimentos – Página 81
Complete as frases utilizando as palavras adequadas. 3. Uma expressão booleana na forma de termos máximos é representada
como _______________________.
1. Construa circuitos lógicos usando portas AND, OR e NOT para as seguin‑
4. A expressão em termos mínimos A  D 1  1 C  5 Y possui um pa‑
tes expressões:
drão denominado _______________________ (produto das somas,
a.  1AB5Y soma de produtos).
b.  1ABC5Y 5. A expressão em termos máximos (A 1 D)  (B 1 )  (A 1 C ) 5 Y possui
c.
AD1  1C 5Y um padrão denominado _______________________ (produto das
2. Uma expressão booleana na forma de termos mínimos é representada somas, soma de produtos).
como _______________________.

Página 82
Complete as frases utilizando as palavras adequadas. 7. Observe a Questão 6. As expressões são representadas em
__________________ (termos máximos, termos mínimos).
6. Construa circuitos lógicos usando portas AND, OR e NOT para as seguin‑
8. Observe a Questão 6. As expressões são representadas na forma de
tes expressões:
___________ (produto das somas, soma de produtos).
a. (A 1 B)  ( 1 ) 5 Y
9. Expressões booleanas em termos máximos são utilizadas para criar cir‑
b. ( 1 B)  5 Y cuitos lógicos ________________ (AND-OR, OR-AND).
c. (A 1 B)  ( 1 )  ( 1 C) 5 Y

Página 86
Complete as frases utilizando as palavras adequadas. 14. O procedimento ilustrado nas Figuras 4-7 e 4-8 converte uma expressão
booleana na forma de _______________________ (termos máximos,
10. Observe a Figura 4‑6(a). Considere que apenas as duas últimas linhas termos mínimos) em uma tabela verdade.
da parte inferior da tabela verdade produzem saída 1, sendo as demais
15. Escreva a expressão   A 1 B  5 Y na forma que é utilizada
iguais a 0. Nesse caso, escreva a expressão na forma de soma de produtos.
pelo aplicativo EWB.
11. Observe a Figura 4‑6(a). A expressão booleana   1   A 5 Y
16. A expressão A⋅B⋅C 5Y é idêntica a ABC 5Y. (V ou F)
produz uma tabela verdade que possui saídas ALTAS em quais linhas?
17. A expressão A⋅B⋅C 5Y gera a mesma tabela verdade que a expres-
12. Construa a tabela verdade para a expressão C  B  + C   A = Y.
são CBA 5Y. (V ou F)
13. O procedimento ilustrado na Figura 4‑6 converte uma tabela verdade
em uma expressão booleana na forma de _________ (termos máximos, 18. A’C’1AB5Y é utilizada no aplicativo EWB para representar a expressão
termos mínimos). booleana ( 1 )  (A 1 B) 5 Y. (V ou F)
Página 86
Complete as frases utilizando as palavras adequadas. CHAVES DE
ENTRADA SAÍDA

19. Utilizando a tabela verdade de uma trava eletrônica, escreva a ex‑ C B A Y


pressão booleana correspondente em termos mínimos. 0 0 0 0
20. A partir da expressão booleana desenvolvida na Questão 19, desenhe 0 0 1 0
o diagrama lógico representativo do circuito da trava eletrônica.
0 1 0 1
0 1 1 0
1 0 0 0
1 0 1 1
1 1 0 0
1 1 1 0
Tabela verdade para a
Questão 19: Trava eletrônica

Página 88
Complete as frases utilizando as palavras adequadas. 23. O mapa de Karnaugh é um método gráfico sistemático para simplificação
de circuitos lógicos, embora o ______________ ou ________ seja mais
21. Os circuitos lógicos na Figura 4‑12(b) e (e) produzem tabelas verdades adequado para aplicativos computacionais.
_______________________ (distintas, idênticas).
22. Muitas vezes, expressões booleanas podem ser simplificadas por inspe‑
ção ou utilizando métodos como a álgebra ___________________ ou
o mapa de ____________ ___________.

Página 90
Complete as frases utilizando as palavras adequadas. 25. Cite seis passos que devem ser seguidos para simplificar uma expressão
booleana usando um mapa de Karnaugh.
24. O mapa mostrado na Figura 4‑14 foi desenvolvido por
_______________________.

Página 90
26. Simplifique a expressão booleana   C 1  B  C 1 A   1 A  27. Simplifique a expressão booleana  B  1  B  C 1 A  B  1 A  B
 C 5 Y seguindo os passos:  C 5 Y seguindo os passos:
a. Marque 1s no mapa de Karnaugh de três variáveis. a. Marque 1s no mapa de Karnaugh de três variáveis.
b. Marque grupos de dois ou quatro 1s. b. Marque grupos de dois ou quatro 1s.
c. Elimine variáveis cujos complementos aparecem no(s) grupo(s). c. Elimine variáveis cujos complementos aparecem no(s) grupo(s).
d. Escreva a expressão booleana em termos mínimos. d. Escreva a expressão booleana em termos mínimos.

Página 92
28. Simplifique a expressão booleana  B   1 A  B   1  B   29. Simplifique a expressão booleana    1    D 1  B 
D 1 A  B   D 1 A   C  D 1 A   C  5 Y seguindo os passos:  1  B   1 A  B  C  D 1 A  B  C  5 Y seguindo os passos:
a. Marque 1s no mapa de Karnaugh de quatro variáveis. a. Marque 1s no mapa de Karnaugh de quatro variáveis.
b. Marque grupos de dois ou quatro 1s. b. Marque grupos de dois ou quatro 1s.
c. Elimine variáveis cujos complementos aparecem no(s) grupo(s). c. Elimine variáveis cujos complementos aparecem no(s) grupo(s).
d. Escreva a expressão booleana em termos mínimos. d. Escreva a expressão booleana em termos mínimos.

Página 93
30. Simplifique a expressão booleana  B   1    D 1   C 31. Simplifique a expressão booleana   1   C 1 A   1 A 
 D 1  B  C  1 A    D 1 A   C  D 5 Y seguindo os passos:  C 1 A  B  C 5 Y seguindo os passos:
a. Marque 1s no mapa de Karnaugh de quatro variáveis. a. Marque 1s no mapa de Karnaugh de três variáveis.
b. Marque grupos de dois ou quatro 1s. b. Marque grupos de dois ou quatro 1s.
c. Elimine variáveis cujos complementos aparecem no(s) grupo(s). c. Elimine variáveis cujos complementos aparecem no(s) grupo(s).
d. Escreva a expressão booleana em termos mínimos. d. Escreva a expressão booleana em termos mínimos.
Página 94
32. Simplifique a expressão booleana A     1 A    D  1 c. Elimine variáveis cujos complementos aparecem no(s) grupo(s).
A   E1A  DE1 BCDE1  CDE5Y d. Escreva a expressão booleana em termos mínimos.
seguindo os passos:
a. Marque 1s no mapa de Karnaugh com cinco variáveis.
b. Marque grupos adjacentes de dois, quatro ou oito 1s.

Página 96
Complete as frases utilizando as palavras adequadas. a. Desenhe o diagrama lógico AND-OR para essa expressão.
b. Redesenhe o circuito AND-OR em termos da representação NAND
33. O circuito lógico da Figura 4‑23(b) é chamado de circuito
correspondente.
_______________________ (AND-OR, NAND-NAND).
37. Converta a expressão booleana em termos mínimos A' B' 1 ABC 5 Y
34. Os circuitos lógicos da Figura 4‑23(b) e (c) geram tabelas verdades
usando lógica NAND conforme os seguintes passos:
___________________________ (diferentes, idênticas).
a. Desenhe o diagrama lógico AND-OR para essa expressão.
35. Cite cinco passos utilizados na conversão de uma expressão booleana
na forma de soma de produtos em um circuito lógico NAND-NAND. b. Redesenhe o circuito AND-OR em termos da representação NAND
correspondente.
36. Converta a expressão booleana em termos mínimos  1AB5Y
usando lógica NAND conforme os seguintes passos:

Página 99
Responda as perguntas a seguir com o auxílio do conversor lógico do Electronics ana em termos mínimos AC’D1BD’, (b) obtenha a tabela verdade cor‑
Workbench ou MultiSIM. respondente a essa expressão e (c) obtenha o diagrama lógico AND-OR
correspondente.
38. Utilizando o instrumento conversor lógico do Electronics Workbench
ou MultiSIM, realize as seguintes tarefas: (a) desenhe o diagrama lógi‑ 40. Utilizando o instrumento conversor lógico do Electronics Workbench
ou MultiSIM, realize as seguintes tarefas: (a) insira a tabela verdade da
co AND-OR da Figura 4‑26, (b) gere sua tabela verdade e (c) obtenha a
expressão booleana simplificada correspondente. Figura 4‑27 no conversor lógico, (b) gere a expressão booleana equiva‑
lente a essa tabela verdade, (c) gere a expressão booleana simplificada
39. Utilizando o instrumento conversor lógico do Electronics Workbench correspondente e (d) desenhe o diagrama lógico equivalente a essa ex‑
ou MultiSIM, realize as seguintes tarefas: (a) digite a expressão boole‑ pressão simplificada.

ENTRADAS SAÍDA
A B C D Y
0 0 0 0 1
AB 0 0 0 1 0
0 0 1 0 1
ENTRADAS SAÍDA 0 0 1 1 0
0 1 0 0 0
A
0 1 0 1 0
B
0 1 1 0 0
C 0 1 1 1 0

D 1 0 0 0 0
1 0 0 1 0
1 0 1 0 0
1 0 1 1 0
1 1 0 0 0
1 1 0 1 0
1 1 1 0 1
1 1 1 1 1

Figura 4‑26  Conversor lógico mencionado no enunciado das questões do Teste. Figura 4‑27  Tabela verdade.
Página 103
Complete as frases utilizando as palavras adequadas. 44. Observe a Figura 4‑31. Se todas as entradas seletoras de da‑
dos são ALTAS, o nível lógico existente na entrada de número
41. A Figura 4‑28 mostra o símbolo lógico de um ________ 1 de 8. ______________________ é transferido para a saída W. Nessas con‑
42. Observe a Figura 4‑28. Se todas as entradas seletoras são ALTAS, o nível dições, a saída W será _______________________ (ALTA, BAIXA).
lógico existente na entrada de número _____________ é selecionado 45. CIs seletores de dados também são conhecidos em catálogos técnicos
e transferido para a saída do seletor de dados representada pela letra por ____________________ (contadores, multiplexadores), demons‑
_______________________. trando outra aplicação desses dispositivos.
43. A ação de um seletor de dados é muitas vezes comparada àquela de
uma chave mecânica _______________________.

Página 105
Complete as frases utilizando as palavras adequadas. 48. Observe a Figura 4‑33(i). Sendo as entradas D51, C50, B51 e A51 e o
nível da entrada de controle igual a 0, a saída Y do seletor de dados será
46. Observe a Figura 4‑33(i). Sendo as entradas D51, C50, B50 e A50 e o _______________________ (ALTA, BAIXA).
nível da entrada de controle igual a 0, a saída Y do seletor de dados será
49. Cite diversos dispositivos que podem ser utilizados para resolver proble‑
_______________________ (ALTA, BAIXA).
mas lógicos muito complexos.
47. Observe a Figura 4‑33(i). Sendo as entradas D51, C51, B50 e A50 e o
nível da entrada de controle igual a 0, a saída Y do seletor de dados será
_______________________ (ALTA, BAIXA).

Página 114
Complete as frases utilizando as palavras adequadas. (6, 12) entradas e ___________ (6, 12) saídas que são _____________
(ativas-ALTAS, ativas-BAIXAS).
50. Em se tratando de tecnologia eletrônica, a sigla PLD significa
61. Um CI que corresponde a um dispositivo lógico programá‑
_______________________.
vel possuindo a inscrição GAL16V8 é baseado na tecnologia
51. Em se tratando de tecnologia eletrônica, a sigla PAL significa _______________________ (CMOS, TTL).
_______________________.
62. Um CI que corresponde a um dispositivo lógico programável possuindo
52. Em se tratando de tecnologia eletrônica, a sigla GAL significa a inscrição GAL16V8 possui no máximo _______________________
_______________________. (8, 16) saídas.
53. Em se tratando de tecnologia eletrônica, a sigla FPLA significa 63. Observe a Figura 4-39, O CI PAL10H8 possui um arranjo
_______________________. _______________________ (AND, OR) programável e é capaz de im‑
54. Dispositivos lógicos programáveis da família PAL são nor‑ plementar expressões na forma de soma de produtos.
malmente utilizados na implementação de circuitos lógicos 64. O PLD representado na forma de mapa de fusíveis da Figura 4-41 é ca‑
_______________________ (fuzzy, combinacionais). paz de implementar que tipo de expressão booleana?
55. FPLAs, PALs e GALs são normalmente programados pelo
_______________________ (fabricante, usuário). ENTRADAS
A
56. A programação de PALs simples consiste em ______________ (romper
elos fusíveis, ligar e desligar as células E2CMOS).
B
57. O equipamento necessário para se programar PLDs inclui um compu‑
tador, software dedicado, um CI PLD adequado, um cabo serial e um B B A A
instrumento denominado _______________________ (gravador ou
programador de PLD, analisador lógico).
58. O aplicativo computacional ou software utilizado na programação de
SAÍDAS
um PLD permite que o projeto lógico seja inserido de pelo menos três
formas possíveis, incluindo uma tabela verdade, um diagrama lógico ?
ou uma _______________________ (expressão booleana, tabela de
Winchester).
59. Dispositivos PLDs como PAL que foram estudados anteriormente
são concebidos de modo a se implementar expressões booleanas
_______________________ (em termos máximos, na forma de soma
de produtos) utilizando o padrão de portas lógicas AND-OR. Figura 4-41  Mapa de fusíveis de um PLD.
60. Um CI que corresponde a um dispositivo lógico programável possuindo
a inscrição PAL12H6 é baseado na tecnologia TTL, possui ___________
Página 116
Complete as frases utilizando as palavras adequadas. 68. Escreva a expressão na forma utilizada por apli‑
cativos computacionais usando apóstrofos em substituição às barras
65. Enuncie os dois teoremas de De Morgan. sobre as variáveis.
66. Converta a expressão 5 Y na forma em termos 69. Desenhe o diagrama lógico representativo da expressão booleana
mínimos. Mostre cada passo desenvolvido de forma semelhante à Figu‑ (A’BC1A’B’C’)’5Y. Dica: use uma porta NOR de duas entradas.
ra 4-44.
70. Desenhe o diagrama lógico representativo da expressão booleana
67. Converta a expressão na forma em termos má‑ ((A1B1C1D) (A’1D) (A’1B’1C’))’5Y. Dica: use uma porta NAND de
ximos. Mostre cada passo desenvolvido de forma semelhante à Figura três entradas.
4-44.

Página 120
Complete as frases utilizando as palavras adequadas. 77. Observe a linha 25 do programa ‘Problema lógico com três en-
tradas e três saídas. Se Y250, então o programa executará a linha
71. Observe a Figura 4-45(b). As entradas A, B e C são conectadas a chaves ______________________ (26, 33) na sequência.
___________________ (ativas-ALTAS, ativas-BAIXAS), gerando um ní‑
78. Observe a linha 22 do programa ‘Problema lógico com três en-
vel ALTO quando os botões são pressionados.
tradas e três saídas. Se Y151, então o programa executará a linha
72. Observe a Figura 4-45(b). Se as saídas do módulo BASIC Stamp 2 são __________________________ (23, 30) na sequência.
P35ALTA, P25BAIXA e P15ALTA, quais LEDs serão acesos?
79. Observe a Figura 4-45 e o código do programa ‘Problema lógico com
73. Observe a Figura 4-45(a). A função lógica na coluna de saída Y1 pode ser três entradas e três saídas. O módulo BASIC Stamp 2 reconhece as
descrita pela expressão booleana ____________. portas P10, P11 e P12 como _________ (entradas, saídas) em virtude
74. Quando o módulo BASIC Stamp 2 é utilizado, o programa é inserido em do código declarado na listagem do programa.
um editor de texto existente em um microcomputador, sendo então 80. Observe o código do programa ‘Problema lógico com três en-
_______________________ (carregado, distribuído) no microcontro‑ tradas e três saídas. A rotina principal denominada CkAllSwit:
lador através de um cabo serial. no programa PBASIC se inicia na linha 14 e se encerra na linha
75. Observe a Figura 4-45 e o código do programa ‘Problema lógico com ______________________ (29, 38), repetindo-se continuamente até
três entradas e três saídas. Se apenas os botões A e C são pressiona‑ que o módulo BASIC Stamp 2 seja desligado.
dos, quais são os LEDs que acenderão?
76. A linha do programa Y25(~A&~B)|(A&C) corresponde a qual expres‑
são booleana?

Questões de revisão do capítulo – Página 122


ENTRADAS SAÍDA
Complete as frases utilizando as palavras adequadas. C B A Y
4.1 Circuitos que utilizam portas lógicas capazes de responder instan‑ 0 0 0 1
taneamente (sem característica de memória) a mudanças nas en‑ 0 0 1 0
tradas são denominados circuitos lógicos _________________
0 1 0 1
(combinacionais, sequenciais).
0 1 1 0
4.2 Desenhe um diagrama lógico para a expressão booleana  1 B
 C 5 Y . Utilize uma porta OR, duas portas AND e dois inversores. 1 0 0 0
4.3 A expressão booleana  1 B  C 5 Y encontra-se na forma 1 0 1 1
de _______________________ (produto das somas, soma de 1 1 0 0
produtos). 1 1 1 1
4.4 A expressão booleana (A 1 B)  (C 1 D) 5 Y encontra-se na forma
de _______________________ (produto das somas, soma de Figura 4-48  Tabela verdade.
produtos).
4.5 Uma expressão booleana na forma de produto das somas é tam‑
bém chamada de expressão em _______________________. ENTRADAS SAÍDA
4.6 Uma expressão booleana na forma de soma de produtos é tam‑ C B A Y
bém chamada de expressão em _____________. 0 0 0 0
4.7 Escreva uma expressão booleana em termos mínimos que descre‑
0 0 1 0
ve a tabela verdade da Figura 4-48. Não simplifique a expressão
0 1 0 0
booleana.
4.8 Escreva a tabela verdade (com três variáveis) que representa a 0 1 1 1
expressão booleana  1 C   A 5 Y. 1 0 0 1
4.9 A tabela verdade da Figura 4-49 corresponde a uma trava eletrô‑ 1 0 1 0
nica. A trava se abrirá apenas quando existir um nível lógico 1 na 1 1 0 0
saída. Primeiramente, escreva a expressão booleana em termos
1 1 1 0
mínimos para a trava. Em seguida, desenhe o circuito lógico
correspondente utilizando portas AND, OR e NOT. Figura 4-49  Tabela verdade.
4.10 Cite os seis passos necessários para simplificar uma expressão lógico segundo a Figura 4-50, (b) gerar a tabela verdade correspon‑
booleana utilizando o mapa de Karnaugh como foi discutido na dente, (c) escrever a expressão booleana na forma não simplificada e
seção Mapas de Karnaugh. (d) simplificá-la.
4.11 Utilize um mapa de Karnaugh para simplificar a expressão boolea‑ 4.26 Utilize o conversor lógico do Electronics Workbench® ou
na   1   C 1 A  B  1 A   5 Y. MultiSIM® para (a) inserir a tabela verdade mostrada na tela do
4.12 Utilize um mapa de Karnaugh para simplificar a expressão boole‑ conversor lógico segundo a Figura 4-51, (b) escrever a expressão
ana A    1 A    D 1 A   C  D 1 A   C  5 Y. booleana na forma não simplificada e (c) desenhar o circuito
4.13 A partir da tabela verdade da Figura 4-48, execute as seguintes lógico AND-OR correspondente.
tarefas: 4.27 Utilize o conversor lógico do Electronics Workbench® ou MultiSIM®
a. Escreva a expressão booleana não simplificada. para (a) inserir a expressão booleana A’C’1BC1ACD’, (b) gerar a
b. Utilize o mapa de Karnaugh para simplificar a expressão tabela verdade com quatro variáveis correspondente e (c) desenhar
booleana do item a. o circuito lógico AND-OR correspondente.
c. Escreva a expressão booleana simplificada em termos míni‑ 4.28 Utilize o conversor lógico do Electronics Workbench® ou Multi‑
mos. SIM® para (a) inserir a tabela verdade com cinco variáveis mostra‑
d. Desenhe o circuito lógico a partir da expressão booleana da na tela do conversor lógico segundo a Figura 4-52, (b) escrever
simplificada utilizando portas AND, OR e NOT. a expressão booleana na forma simplificada e (c) desenhar o
e. Redesenhe o circuito lógico do item d. utilizando apenas circuito lógico AND-OR correspondente.
portas NAND. 4.29 Em se tratando de tecnologia eletrônica, a sigla PAL significa
4.14 Utilize um mapa de Karnaugh para simplificar a expressão boolea‑ _______________________.
na   C  D 1 A  B   1 A  B  C  1 A   C  D 5 Y. Escreva 4.30 Em se tratando de tecnologia eletrônica, a sigla PLD significa
a expressão na forma de termos mínimos. _______________________.
4.15 A partir da expressão booleana    1   C  D 1  4.31 Em se tratando de tecnologia eletrônica, a sigla GAL significa
B   D 1 A  B  C  D 1 A  B  C  1 A    5 Y, execute as _______________________.
seguintes tarefas:
a. Escreva a tabela verdade para esta expressão.
b. Utilize o mapa de Karnaugh para simplificá-la.
c. Desenhe o circuito lógico a partir da expressão booleana
simplificada utilizando portas AND, OR e NOT. SAÍDA Y

d. Desenhe o circuito lógico utilizando um seletor de dados 1 de ENTRADA A

16 para resolver este problema. B


e. Desenhe o circuito lógico utilizando um seletor de dados 1 de C
8 para resolver este problema. D
4.16 A partir da expressão booleana    D  E 1  B   D  E 1
AB DE1A  DE1AB D 1  CD 1
  C   5 Y, execute as seguintes tarefas:
a. Utilize o mapa de Karnaugh para simplificá-la.
A: B
b.  Escreva a expressão booleana simplificada em termos míni‑
mos. Figura 4-50  Conversor lógico mencionado no enunciado das Questões
c. Desenhe o circuito lógico a partir da expressão booleana de revisão do capítulo.
simplificada utilizando portas AND, OR e NOT.
4.17 As leis da álgebra booleana que permitem a conversão entre
as formas em termos mínimos e máximos são denominadas ENTRADAS SAÍDA
_______________________. A B C D Y
4.18 Com base no primeiro teorema de De Morgan, tem-se que 0 0 0 0 0
_______________________. 0 0 0 1 0
4.19 Com base no segundo teorema de De Morgan, tem-se que 5
0 0 1 0 0
_______________________.
0 0 1 1 0
4.20 Utilizando os teoremas de De Morgan, converta a expressão boo‑
leana em termos máximos na forma 0 1 0 0 0
correspondente em termos mínimos, removendo a barra longa 0 1 0 1 0
existente. 0 1 1 0 1
4.21 Utilizando os teoremas de De Morgan, converta a expressão
0 1 1 1 1
booleana em termos máximos na forma
1 0 0 0 1
correspondente em termos mínimos, removendo a barra longa
existente. 1 0 0 1 1
4.22 Escreva a expressão A  1  B 5 Y na forma utilizada por aplica‑ 1 0 1 0 1
tivos computacionais. 1 0 1 1 0
4.23 Escreva a expressão na forma utilizada por aplicativos
1 1 0 0 0
computacionais.
1 1 0 1 1
4.24 Escreva a expressão ( ) ( 1 D) 5 Y na forma utilizada por
aplicativos computacionais. 1 1 1 0 1
4.25 Utilize o conversor lógico do Electronics Workbench® ou MultiSIM® 1 1 1 1 1
para (a) desenhar o diagrama lógico mostrado na tela do conversor
Figura 4-51  Tabela verdade.
ENTRADAS SAÍDA 4.37 No caso do PAL, “gravar” o CI corresponde a
A B C D D Y _______________________ (romper, não romper) determina‑
0 0 0 0 0 0
dos elos fusíveis no dispositivo programável.
4.38 Para resolver o problema lógico descrito na Figura 4-53, desenhe
0 0 0 0 1 0
o mapa de fusíveis de um PLD semelhante ao da Figura 4-54. Um
0 0 0 1 0 0 “X” em uma dada interseção do mapa representa um elo fusível
0 0 0 1 1 0 intacto.
0 0 1 0 0 1
ENTRADAS SAÍDA
0 0 1 0 1 0
A B C D Y
0 0 1 1 0 0
0 0 0 0 0
0 0 1 1 1 0
0 0 0 1 1
0 1 0 0 0 0
0 0 1 0 0
0 1 0 0 1 0
0 0 1 1 0
0 1 0 1 0 0
0 1 0 0 0
0 1 0 1 1 0
0 1 0 1 0
0 1 1 0 0 1
0 1 1 0 0
0 1 1 0 1 0
0 1 1 1 1
0 1 1 1 0 0
1 0 0 0 0
0 1 1 1 1 0
1 0 0 1 0
1 0 0 0 0 0
1 0 1 0 0
1 0 0 0 1 0
1 0 1 1 1
1 0 0 1 0 0
1 1 0 0 0
1 0 0 1 1 0
1 1 0 1 1
1 0 1 0 0 1
1 1 1 0 0
1 0 1 0 1 0
1 1 1 1 0
1 0 1 1 0 0
Figura 4-53  Tabela verdade.
1 1 1 1 1 0
1 1 0 0 0 1
4.39 Desenhe um mapa de fusíveis semelhante ao da Figura 4-54 para
1 1 0 0 1 1
resolver o problema lógico descrito pela expressão booleana 
1 1 0 1 0 1   1  B   D 1 A  B  C  D 1 A   C  5 Y . Um “X” em
1 1 0 1 1 1 uma dada interseção do mapa representa um elo fusível intacto.
1 1 1 0 0 1 4.40 Módulos BASIC Stamp 2 são dispositivos que utilizam
_______________________ (microcontroladores, tubos a
1 1 1 0 1 0
vácuo) e podem ser programados para desempenhar funções
1 1 1 1 0 0 lógicas.
1 1 1 1 1 0 4.41 Observe a Figura 4-45(a). O código PBASIC (~A&~B)|(A&C)
corresponde à coluna de saída ___________________ (Y1, Y2,
Figura 4-52  Tabela verdade.
Y3) na tabela verdade.
4.42 Observe a Figura 4-45(b). Quais são as três portas do módulo
4.32 Em se tratando de tecnologia eletrônica, a sigla FPGA significa BASIC Stamp 2 utilizadas como entradas neste circuito?
_______________________. 4.43 Observe a Figura 4-45(b) e o código do programa ‘Problema
4.33 Em se tratando de tecnologia eletrônica, a sigla CPLD significa lógico com três entradas e três saídas. Quais são as linhas
_______________________. de código que definem as entradas e as saídas?
4.34 O dispositivo _______________________ (PAL, CPLD) é o tipo 4.44 Observe a Figura 4-45 e o código do programa ‘Problema lógi-
mais simples de dispositivo lógico programável, sendo normal‑ co com três entradas e três saídas. Se apenas os botões B e C
mente utilizado na implementação de projetos lógicos combina‑ forem ativados (pressionados), quais são os LEDs que acenderão?
cionais. 4.45 Observe o código do programa ‘Problema lógico com três
4.35 Cite diversas vantagens que envolvem a utilização de PLDs na entradas e três saídas. As linhas 15-17 são utilizadas para
implementação de projetos lógicos. ____________ (ligar, desligar) os três LEDs.
4.36 Cite dois pacotes de desenvolvimento de software fornecidos por
fabricantes para programar PLDs utilizando um microcomputa‑
dor e um gravador de CIs.
ENTRADAS
D
DICAS: A presença de um “” em
uma interseção representa um fusível intacto.
C
 A ausência de um “” em uma.
interseção representa um fusível rompido
B

SAÍDA
Y

A A B B C C D D
Figura 4-54  Mapa de fusíveis mencionado no enunciado das Questões de revisão do capítulo.

Respostas dos testes – Página 122


1. Observe os circuitos lógicos a, b e c mostrados a seguir. 5. Produto das somas.
a. 6. Observe os circuitos lógicos a, b e c mostrados a seguir.
A a.
A
B
Y B
Y

b.
A b.
B
C A
Y B
Y
C

c.
c.
A
A
B

C
B Y
Y D

D
7. Termos máximos.
2. Soma de produtos. 8. Produto das somas.1
3. Produto das somas. 9. OR-AND
4. Soma de produtos. 10. CB 1CBA5Y
11. Linhas 1 e 2. 27. Veja os itens a até c a seguir.
12. Veja a tabela a seguir.
C C
ENTRADAS SAÍDA AB
C B A Y
AB 1 1
0 0 0 0
0 0 1 0 AB 1 1
0 1 0 0
AB
0 1 1 0
1 0 0 0 d. B 5 Y
1 0 1 1 28. Veja os itens a até c a seguir.
1 1 0 1
1 1 1 0 CD CD CD CD

AB
13. Termos mínimos.
14. Termos mínimos. AB 1 1
15. C’B’A1BA’5Y.
AB 1 1
16. V.
17. V.
AB 1 1
18. F.
19. B 1C A5Y d. B  1 A   C 5 Y
20. Veja a figura a seguir. 29. Veja os itens a até c a seguir.

C
CD CD CD CD
B
A AB 1 1
Y
AB 1 1

AB 1 1

21. Idênticas.
AB
22. Booleana, Karnaugh.
23. Quine-McCluskey ou método tabular. d.  1 A  B  C 5 Y
24. Maurice Karnaugh. 30. Veja os itens a até c a seguir.
25. 1. Inicie o processo analisando a expressão booleana em termos
mínimos.
CD CD CD CD
2. Marque os valores 1 no mapa de Karnaugh.
3. Agrupe 1s adjacentes (em grupos de dois, quatro ou oito AB 1 1
quadrados).
4. Simplifique a expressão desconsiderando termos que pos‑ AB 1 1
suem uma variável e seu complemento em um mesmo grupo.
5. Some os termos que sobrarem usando a função OR (um AB
termo por grupo).
AB 1 1
6. Escreva a expressão booleana simplificada em termos mínimos.
26. Veja os itens a até c a seguir.
d.  B  1  D 5 Y
C C 31. Veja os itens a até c a seguir.
AB 1
C C
AB 1
AB 1 1
AB
AB
AB 1 1
AB 1

d.  C 1 A  5 Y
AB 1 1

d. 1 A  C 5 Y
32. Veja os itens a até c a seguir. 38. b.
ENTRADAS SAÍDA
AB CD
AB CD A B C D Y
AB CD
AB 1 CD 0 0 0 0 0
1 1 E
1 0 0 0 1 0
0 0 1 0 0
0 0 1 1 1
AB CD
AB CD 0 1 0 0 0
AB CD
AB CD 0 1 0 1 0
1 E 0 1 1 0 0
1
0 1 1 1 0
1 0 0 0 0
d. A   1  C  D E 5 Y 1 0 0 1 0
33. AND-OR.
1 0 1 0 1
34. Idênticas.
35. 1. Analise inicialmente a expressão booleana na forma de 1 0 1 1 0
termos mínimos (soma de produtos). 1 1 0 0 0
2. Desenhe o diagrama AND-OR utilizando símbolos AND, OR e 1 1 0 1 1
NOT.
1 1 1 0 1
3. Substitua cada símbolo AND e OR por símbolos NAND equiva‑
lentes, mantendo exatamente as mesmas conexões. 1 1 1 1 1
4. Substitua cada símbolo NOT por símbolos NAND com as c. A’B’CD 1 ACD’ 1 ABD
entradas conectadas entre si.
39. b.
5. Teste o circuito lógico resultante contendo apenas portas
NAND de modo a determinar se a mesma tabela verdade é ENTRADAS SAÍDA

gerada. A B C D Y

36. a. 0 0 0 0 0

A 0 0 0 1 0

B 0 0 1 0 0

Y 0 0 1 1 0
0 1 0 0 1
0 1 0 1 0
b.
0 1 1 0 1
A
0 1 1 1 0
1 0 0 0 0
B
1 0 0 1 1

NAND Y 1 0 1 0 0
1 0 1 1 0
1 1 0 0 1
1 1 0 1 1
37. a. 1 1 1 0 1
A 1 1 1 1 0

B c.
Y A B C D

b.
A

B
Y

C
40. b. A’B’C’D’1A’B’CD’1ABCD’1 ABCD
c. A’B’D’1ABC
d.
A B C D

41. Seletor de dados. 60. 12, 6, ativas-ALTAS.


42. 7, W. 61. CMOS
43. Rotativa. 62. 8
44. 15, ALTA. 63. AND
45. Multiplexadores. 64.  1AB5Y
46. BAIXA. 65. 5
47. ALTA. 5
48. BAIXA. 66. Início:
49. ROMs, PROMs, PALs, arranjos de portas lógicas, arranjos de portas 1° Passo:
lógicas programáveis. 2° Passo:
50. Dispositivo lógico programável.
3° Passo:
51. Dispositivo com arranjo lógico programável.
4° Passo: Eliminar as barras duplas.
52. Arranjo lógico genérico.
Fim:  B  C 1 A   C 5 Y
53. Arranjo de portas programável em campo.
67. Início:
54. Combinacionais.
1° Passo:
55. Usuário.
2° Passo:
56. Romper elos fusíveis.
57. Gravador ou programador de PLD. 3° Passo:
58. Expressão booleana. 4° Passo: Eliminar as barras duplas.
59. Soma de produtos. Fim: (A 1 1 )  (A 1 B 1 C) 5 Y
68. (A’BC1A’B’C’)’

69.
A B C

Y
70.
A B C D

71. Ativas-ALTAS.
72. LED amarelo (Y3) e LED vermelho (Y1).
73.   1 ABC5Y.
74. Carregado.
75. LED verde (Y2) e LED amarelo (Y3).
76.  1 AC5Y.
77. Linha 26.
78. Linha 30.
79. Entradas.
80. Linha 29.
capítulo 5

Especificações de CIs e
interfaceamento simples
Teste seus conhecimentos – Página 128
Complete as frases utilizando as palavras adequadas. 6. Uma saída ALTA típica (considerando uma tensão de alimentação
de 10 V) em um CI CMOS da série 4000 é aproximadamente igual a
1. O projeto de interconexões entre dois circuitos de modo a torná- _______________________ V.
-los compatíveis é denominado ______________________.
7. Uma entrada de 14 V (considerando uma tensão de alimentação de
2. Uma entrada de 13,1 V em um CI TTL é considerada um nível lógico 5 V) em um CI CMOS da série 74HCT00 é considerada um nível lógico
______________________ (ALTO, BAIXO, indefinido). _______________ (ALTO, BAIXO, indefinido).
3. Uma entrada de 10,5 V em um CI TTL é considerada um nível lógico 8. A família de CIs _______________________ (CMOS, TTL) possui maior
______________________ (ALTO, BAIXO, indefinido). imunidade a ruídos.
4. Uma entrada de 12,0 V em um CI TTL é considerada um nível lógico 9. O limite de chaveamento de um CI digital é a tensão de entrada na qual
______________________ (ALTO, BAIXO, indefinido). o nível lógico de saída muda de ALTO para BAIXO ou vice-versa (V ou F).
5. Uma entrada de 16 V (considerando uma tensão de alimentação de 10. A série de CIs _______________________ (CMOS, TTL) 74FCT00 pos‑
10 V) em um CI CMOS da série 4000 é considerada um nível lógico sui um perfil de tensão de entradas semelhante ao de um CI TTL.
__________________ (ALTO, BAIXO, indefinido).

Página 132
Complete as frases utilizando as palavras adequadas. 14. A série 4000 de portas lógicas CMOS possui baixa dissipação
de potência, boa imunidade a ruídos e atraso de propagação
11. O número de entradas que podem ser acionadas por um dado CI é deno‑ _______________________ (elevado, reduzido).
minado ______________________ (fan-in, fan-out).
15. Observe a Figura 5-7(b). A família CMOS mais rápida é ______.
12. As portas da série ___________________ (CMOS 4000, FAST TTL) pos‑
16. Todas as subfamílias TTL possuem características de tensão
suem maior capacidade de carregamento de saída.
_______________________ (diferentes, iguais), com capacidades de
13. Observe a Figura 5-5(b). O parâmetro fan-out para o interfaceamen‑ carregamento de entrada e saída distintas entre si.
to de dispositivos LS-TTL com outros dispositivos LS-TTL é igual a
_______________________.

Página 134
Complete as frases utilizando as palavras adequadas. 21. O pino VDD em um CI CMOS é conectado ao terminal _______________
(positivo, GND) da fonte de alimentação.
17. Dispositivos LSI e VLSI utilizam amplamente a tecnologia
22. A série de CIs CMOS _____________________ (FACT, 4000) é uma es‑
_______________________ (bipolar, MOS).
colha interessante para novos projetos em virtude do baixo consumo de
18. A sigla CMOS significa _______________________. energia, boa imunidade a ruídos, ótimas características de carregamen‑
19. A principal vantagem de circuitos CMOS reside no _________. to de saída e alta velocidade.
20. O pino VSS em um CI CMOS é conectado ao terminal _______________ 23. A série 74FCT00 um CI com a mesma função lógica e o mesmo diagrama
(positivo, GND) da fonte de alimentação. de pinos para uma porta quádrupla AND com duas entradas que um CI
da série 7400.
Página 137
Complete as frases utilizando as palavras adequadas. 30. Observe a Figura 5-13(c). O CI 7403 é um inversor TTL com uma saída em
_______________________.
24. Observe a Figura 5-10(a). A entrada do inversor TTL torna-se
a. Coletor aberto
________________ (ALTA, BAIXA) quando a chave é pressionada (fe‑
chada), mas é ___________________ (flutuante ALTA, flutuante BAI‑ b.
Totem pole
XA) quando a chave é aberta. c. Três estados
25. Observe a Figura 5-10(b). O resistor de 10 kΩ, que torna a entra‑ 31. Observe a Figura 5-14. Ao pressionar (fechar) a chave SW1, a saída do
da do inversor ALTA quando a chave está aberta é chamado resistor CI 555 muda de estado ______________________ (ALTO para BAIXO,
__________________ (de filtro, pull-up). BAIXO para ALTO).
26. Observe a Figura 5-12(b). As portas NAND que operam como 32. Observe a Figura 5-14. Ao liberar (abrir) a chave SW1 (observe o ponto B
um circuito antitrepidação são normalmente denominadas da forma de onda), a saída do CI 555 _____________.
_______________________ ou latch.
a. Muda imediatamente do estado ALTO para BAIXO.
27. Observe a Figura 5-10(c). Ao pressionar a chave, a entrada do inversor
b. Muda do estado BAIXO para ALTO após um tempo de atraso de 1
torna-se __________________ (ALTA, BAIXA), enquanto a saída torna‑
milissegundo.
-se _____________ (ALTA, BAIXA).
c. Muda do estado ALTO para BAIXO após um tempo de atraso de apro‑
28. Observe a Figura 5-11. A associação de inversores e resistores resulta em
ximadamente 1 segundo.
circuitos antitrepidação (V ou F).
33. Observe a Figura 5-14. O tempo de atraso na saída do CI 555 pode ser re‑
29. Observe a Figura 5-12(a). Que tipo de circuito deve ser adicionado ao
duzido ao se _______________________ (aumentar, reduzir) o valor
contador de década?
da capacitância C2.

Página 141
Complete as frases utilizando as palavras adequadas. 37. Observe a Figura 5-17(c). Quando a saída do inversor é ALTA, o
transistor _______________________ (Q1, Q2) é ligado e o LED
34. Observe a Figura 5-15(a–f). A série CMOS _____________ (4000, FAST) _______________________ (verde, vermelho) acende.
é utilizada no acionamento dos LEDs existentes nos circuitos.
38. Observe a Figura 5-19. O CI decodificador TTL possui saí‑
35. Observe a Figura 5-15(h). Quando a saída do inversor é ALTA, o LED das___________________ (ativas-ALTAS, ativas-BAIXAS).
_______________________ (acende, não acende).
39. Observe a Figura 5-19. O CI decodificador TTL _____________ (fornece,
36. Observe a Figura 5-17(a). Quando a saída do inversor é BAIXA, o drena) corrente quando o segmento a do display a LEDs acende.
transistor é _____________________ (desligado, ligado) e o LED
_______________________ (acende, não acende). 40. Observe a Figura 5-19. O segmento d do display a LEDs não acende por‑
que é necessário um nível ___________________ (ALTO, BAIXO) na
saída d para que isso ocorra.

Página 147
Complete as frases utilizando as palavras adequadas. 43. Observe a Figura 5-21(c). O buffer 4050 á um CI de interfacea‑
mento especial que resolve o problema de incompatibilidade de
41. Observe a Figura 5-20(a). De acordo com esse perfil que mostra _______________________ (corrente de acionamento, tensão) entre
as características de saída TTL e entrada CMOS, esses dispositivos famílias lógicas.
_________________ (são, não são) compatíveis.
44. Observe a Figura 5-23(a). O _______________________ (CI NMOS,
42. Observe a Figura 5-21(a). O resistor de 2,2 kΩ nesse circuito é denomi‑ transistor) converte níveis lógicos TTL em CMOS.
nado resistor _______________________.

Página 148
Complete as frases utilizando as palavras adequadas. 49. Se um motor elétrico produz movimento rotativo, um solenoide produz
movimento _________________ (circular, linear).
45. Observe a Figura 5-24(a). Se a campainha piezoelétrica requer apenas 6
50. A principal finalidade do relé na Figura 5-26 é _____________ (combi‑
mA, _______________________ (é, não é) possível acioná-la direta‑
nar, isolar) o circuito lógico do motor ou solenoide de alta tensão/cor‑
mente a partir de um CI CMOS da série 4000.
rente.
46. Observe a Figura 5-24(b). Quando a entrada do inversor é BAIXA, o tran‑
51. Observe a Figura 5-26(a). Se a entrada do inversor é BAIXA, a saída é
sistor é ____________________ (desligado, ligado) e a campainha
ALTA, de modo que o transistor NPN é _______________________
_______________________ (soa, não soa).
(desligado, ligado).
47. Observe a Figura 5-25. A finalidade do diodo em paralelo com o relé
52. Observe a Figura 5-26(a). Qunado o transistor é ligado e a corren‑
é evitar o surgimento de _______________________ (som, tensões
te circula na bobina do relé, há uma mudança na posição dos conta‑
transitórias) induzido(as) no circuito.
tos_______________________ (de NF para NA, de NA para NF), de
48. Observe a Figura 5-26. O motor CC apenas operará quando houver um modo que o circuito do motor é ativado.
nível _______________________ (ALTO, BAIXO) na saída do inversor.
Página 152
Complete as frases utilizando as palavras adequadas. 57. Observe a Figura 5-27(c). Se a entrada do inversor TTL é ALTA, o LED
__________ (acende, não acende), de modo que o fototransistor
53. Observe a Figura 5-26(a). O __________________ (relé, transistor) é _________________ (ativado, desativado) e a tensão no pino 5
isola o circuito digital do circuito de alta tensão do motor, o qual pode se torna _______________ (ALTA, BAIXA). Portanto, a campainha
apresentar ruído. _______________ (soará, não soará).
54. O dispositivo opotisolador 4N25 contém um diodo emissor de luz in‑ 58. Observe a Figura 5-27(d). Se a entrada do inversor TTL é ALTA, o LED
fravermelha acoplado a um _____________________ (fototransistor, não acende, de modo que o fototransistor é desativado (desligado) e
triac) detector em um único encapsulamento DIP com seis pinos. a tensão no pino 5 se torna mais positiva. Essa tensão aplicada na base
55. Observe a Figura 5-27(b). Se a entrada do inversor TTL é BAIXA, o diodo do transistor de potência __________________ (ativa, desativa) Q1 e o
infravermelho _____________ (acende, não acende), de modo que o motor passa a ____________________ (funcionar, não funcionar).
fototransistor é _________ (ativado, desativado) e a tensão no pino 5 59. O relé _______________________ (eletromagnético, de estado sóli‑
se torna ___________ (ALTA, BAIXA). do) é um parente próximo do optoisolador.
56. Observe a Figura 5-27(b). O resistor de 10 kΩ que conecta o cole‑ 60. Observe a Figura 5-27(c). Se a entrada do inversor TTL é ALTA, a campai‑
tor do fototransistor à fonte de alimentação de 112 V é chamado de nha piezoelétrica ______________ (soará, não soará).
_______________________.

Página 160
Complete as frases utilizando as palavras adequadas.

61. O _______________________ (motor CC, servomotor) é uma escolha Branco


Vermelho
adequada para aplicações em rotação contínua que não requerem con‑
trole de velocidade.
62. O _______________________ (motor CC, servomotor) é uma escolha
adequada para aplicações que requerem o posicionamento angular
Preto
preciso do eixo.
63. Tanto os servomotores quanto os motores de passo podem ser utiliza‑
dos em aplicações que requerem o posicionamento angular preciso do
eixo (V ou F).
64. Observe a Figura 5-33. Esse dispositivo, que pode ser encontrado
em carrinhos de controle remoto e aeromodelos, é denominado
_______________________ (servomotor, motor CC). Figura 5-33  Figura mencionada no enunciado das questões 64, 65 e 66
65. Observe a Figura 5-33. O fio vermelho é conectado ao terminal 1 da do Teste.
fonte alimentação, o fio vermelho é aterrado e o fio branco é conectado
ao terminal de _______________________ (entrada, saída).
70. Observe a Figura 5-32(a). O bloco _______________________ (lógico,
66. Observe a Figura 5-33. Esse servomotor é controlado pelas entradas de acionamento do motor) existente no interior do CI MC3479 fornece a
utilizando modulação por _____________________ (amplitude do sequência de controle para acionar adequadamente um motor de passo
pulso, largura do pulso). bipolar.

67. O dispositivo da Figura 5-30 é um motor de passo 71. Observe a Figura 5-32(a). A máxima corrente que pode ser
_______________________ (bipolar, unipolar). fornecida a cada bobina utilizando-se o CI MC3479 é de
68. O quadro da Figura 5-31(a) mostra a sequência de _____________ _______________________ (10, 350) mA, permitindo que motores
para um motor de passo _______________ (bipolar, unipolar). de passo com pequenas potências sejam acionados diretamente.
69. Observe a Figura 5-31(a). Considerando que se tenha o passo 4, ao se 72. Observe a Figura 5-32(a) e considere que os pinos de entrada 9 e 10
mover para a parte superior do quadro em direção ao passo 3, o mo‑ possuem nível ALTO. Quando um pulso de clock é aplicado no pino 7,
tor de passo irá girar no sentido _______________________ (horário, o motor de passo gira no sentido _______________________ (horá‑
anti-horário). rio, anti-horário) em modo _______________________ (passo pleno,
meio passo).

Página 166
Complete as frases utilizando as palavras adequadas. 76. Observe a Figura 5-40. Ao se aproximar o ímã permanente do sensor de
efeito Hall, a intensidade do campo magnético aumenta, de modo que
73. Um sensor de efeito Hall é um dispositivo ________________ (magne‑ a tensão de saída __________________ (aumenta, diminui).
ticamente, opticamente) acoplado.
77. Observe a Figura 5-41. O CI de efeito Hall 3132 é uma chave
74. Dispositivos de efeito Hall como (sensores de dentes de engrenagens, _______________________ (bipolar, unipolar).
termopares) _______________________ e chaves são utilizados por‑
78. Observe a Figura 5-41(a). Quando o polo sul do ímã se aproxima do sen‑
que são confiáveis, possuem baixo custo e podem operar sob condições
sor de efeito Hall do CI 3132, o transistor na saída do CI é ligado e a saída
severas.
no pino 3 assume nível _______________________ (ALTO, BAIXO).
75. Observe a Figura 5-40. O material semicondutor representado por um Assim, o LED _______________________ (acende, não acende).
“X” é chamado _______________________ (eletroímã, sensor de efei‑
79. Observe a Figura 5-41(b). Quando o polo norte do ímã se aproxi‑
to Hall).
ma do sensor de efeito Hall do CI 3132, o transistor na saída do CI é
_______________________ (desligado, ligado) e a saída no pino 3 81. Chaves de efeito Hall são pequenas, livres de trepidação, robustas e pos‑
assume nível _______________________ (ALTO, BAIXO). Assim, o LED suem _______________________ (custo reduzido, custo elevado).
não acende. 82. O CI NPN em coletor aberto utilizado nas chaves de efeito Hall 3132
80. Observe a Figura 5-36. A ação instantânea de mudança do nível da saída e 3144 requerem o uso de um resistor ______________ (pull-up, de
(seja ALTO ou BAIXO) do CI é ocasionada pelo dispositivo denominado transição) para enviar sinais digitais a dispositivos lógicos TTL ou CMOS.
_______________________ (amplificador CC, Schmitt-trigger).

Página 168
Complete as frases utilizando as palavras adequadas. 85. Observe a Figura 5-42. Quando as entradas A, B, C e D são ALTAS, a saída
(pino 3 do CI) é _______________________ (ALTA, BAIXA).
83. A maioria das falhas em circuitos digitais ocorre devido a
_______________________ (curtos-circuitos, circuitos abertos) nas
entradas e nas saídas.
84. Um equipamento de teste simples como um(a) ____________ pode
ser utilizado na verificação da existência de circuitos abertos nas entra‑
das e nas saídas de um circuito digital.

Página 170
Complete as frases utilizando as palavras adequadas. 89. Observe o programa PBASIC ‘Teste Servomotor 1. A finalidade do co‑
mando PAUSE 20 é permitir que o microcontrolador fique parado por
86. A posição angular de um servomotor é controlada por uma técnica de‑ 20 minutos no intuito de reduzir sua temperatura interna (V ou F).
nominada _______________________ (modulação por largura de
90. Observe o programa PBASIC ‘Teste Servomotor 1. A saída PUL-
pulso, modulação por amplitude de pulso).
SOUT 14, 750 fornece um pulso positivo no pino 14 com duração de
87. Observe o programa PBASIC ‘Teste Servomotor 1. A variável C pode _______________________ milissegundos.
armazenar um único bit. (V ou F).
91. Observe o programa PBASIC ‘Teste Servomotor 1. O que ocorre no eixo
88. Observe o programa PBASIC ‘Teste Servomotor 1. Cada um dos três de saída do motor quando laço FOR-NEXT nas linhas 12-15 é executado
laços FOR-NEXT serão repetidos ________________ (20, 75) vezes. completamente (75 vezes durante o laço)?

Questões de revisão do capítulo – Página 172


Complete as frases utilizando as palavras adequadas. 5-9 Aplicando-se 3,0 V à entrada de um dispositivo CMOS da série
5-1 Aplicando-se 3,1 V à entrada de um dispositivo TTL (alimentado 74HCT00 (alimentado por uma fonte de alimentação de 15 V),
por uma fonte de alimentação de 15 V), tem-se um nível lógico tem-se um nível lógico _______________________ (ALTO,
_______________________ (ALTO, BAIXO, indefinido) interpre‑ BAIXO, indefinido) interpretado pelo CI.
tado pelo CI. 5-10 Aplicando-se 1,0 V à entrada de um dispositivo CMOS da série
5-2 Uma saída de 2,0 V de um dispositivo TTL (alimentado por uma 74HCT00 (alimentado por uma fonte de alimentação de 15 V),
fonte de alimentação de 15 V) corresponde a um nível lógico tem-se um nível lógico ______________ (ALTO, BAIXO, indefini‑
_______________________ (ALTO, BAIXO, indefinido) interpre‑ do) interpretado pelo CI.
tado pelo CI. 5-11 A família lógica _______________________ (CMOS, TTL) possui
5-3 Aplicando-se 2,4 V à entrada de um dispositivo CMOS (alimen‑ maior imunidade de ruídos.
tado por uma fonte de alimentação de 110 V), tem-se um nível 5-12 Observe a Figura 5-3. A margem de ruído para a família de TTL
lógico _______________________ (ALTO, BAIXO, indefinido) corresponde a _______________________ V.
interpretado pelo CI. 5-13 Observe a Figura 5-3. A margem de ruído para a família de CMOS
5-4 Aplicando-se 3,0 V à entrada de um dispositivo CMOS da série corresponde a _______________________ V.
74HC00 (alimentado por uma fonte de alimentação de 15 V), 5-14 Observe a Figura 5-4. O limite de chaveamento para dispositivos
tem-se um nível lógico _______________________ (ALTO, TTL é exatamente de 1,4 V (V ou F).
BAIXO, indefinido) interpretado pelo CI. 5-15 A característica fan-out para uma porta TTL padrão é igual a
5-5 Um exemplo típico de tensão de saída ALTA para _______________________ (10, 100) para acionar outras
uma porta TTL seria um nível de aproximadamen‑ portas TTL padrão.
te_______________________ (0,1, 0,8, 3,5) V. 5-16 Observe a Figura 5-5(b). Uma única saída de um CI TTL da série
5-6 Um exemplo típico de tensão de saída BAIXA para ALS possui a capacidade___________________ (5, 50) entradas
uma porta TTL seria um nível de aproximadamen‑ LS-TTL.
te_______________________ (0,1, 0,8, 3,5) V. 5-17 Observe a Figura 5-5(b). Uma única saída de um CI CMOS da série
5-7 Um exemplo típico de tensão de saída ALTA para uma porta 74HC00 possui a capacidade ________________ (é, não é) capaz
CMOS (alimentada por uma fonte de alimentação de 110 V) seria de acionar as portas AND.
um nível de aproximadamente_______________________ V. 5-18 Observe a Figura 5-44. Se ambas as famílias A e B são TTL, o
5-8 Um exemplo típico de tensão de saída BAIXA para uma porta inversor _______________________ (é, não é) capaz de acionar
CMOS (alimentada por uma fonte de alimentação de 110 V) seria as portas AND.
um nível de aproximadamente_______________________ V.
Família B 5-24 Observe a Figura 5-7(b). A série _________________ é a família
CMOS mais rápida.
5-25 Observe a Figura 5-7. Que família de CIs CMOS seria recomendada
para um novo projeto que requer alta velocidade, baixo consumo
de energia, boa imunidade a ruídos e excelente capacidade de
carregamento de corrente na saída?
5-26 O CI 74FCT08 possui a mesma função lógica e o mes‑
mo diagrama de pinos que o CI TTL padrão cujo código é
_______________________.
5-27 Geralmente, CIs _______________________ (TTL, CMOS)
consomem menor potência.
5-28 Cite diversas precauções que devem ser adotadas ao se trabalhar
Família A com CIs CMOS.
5-29 O pino VDD em um CI da série CMOS 4000 é conectada ao terminal
_______________________ (GND, positivo) da fonte de alimen‑
tação CC.
5-30 Observe a Figura 5-10(b) Quando a chave está aberta, a saída do
inversor é _______________________ (ALTA, BAIXA), enquanto
sua saída é _______________________ (ALTA, BAIXA).
5-31 Observe a Figura 5-10(a) Quando a chave está aberta, o resistor
_______________________ leva a entrada do inversor CMOS a
um nível ALTO.
5-32 Observe a Figura 5-45. O componente R1 é denominado resistor
_______________________.
5-33 Observe a Figura 5-45. Quando a chave SW1 é fechada, a entrada
do inversor torna-se _______________________ (ALTA, BAIXA)
e o LED _______________________ (acende, não acende).
5-34 Observe a Figura 5-45. Quando a chave SW1 é aberta, a entrada
Figura 5-44  Interfaceamento mencionado no enunciado das Questões do inversor torna-se __________________ (ALTA, BAIXA) e o
de revisão do capítulo. LED _________ (acende, não acende).
5-35 Os circuitos anti-trepidação mostrados nas figuras 5-13 (b) e (c)
são denominados flip-flops RS ou ___________.
5-19 Observe a Figura 5-44. Se a família A é do tipo ALS-TTL e a família
5-36 Observe a Figura 5-14. Quando a chave SW1 é fechada, a saída
B é do tipo TTL padrão, o inversor ___________ (é, não é) capaz
do CI 555 muda de um nível _________________ (ALTO para
de acionar as portas AND.
BAIXO, BAIXO para ALTO).
5-20 Observe a Figura 5-44. Se ambas as famílias A e B são ALS-TTL, o
5-37 Observe a Figura 5-14. Quando a chave SW1 é aber‑
inversor _______________________ (é, não é) capaz de acionar
ta, a saída do CI 555 muda de um nível ALTO para BAIXO
as portas AND.
_______________________.
5-21 A série _____________________ (4000, 74AC00) de CIs CMOS
a. imediatamente.
possui maior carregamento de corrente de saída.
b. após um atraso de aproximadamente 1 segundo.
5-22 Observe a Figura 5-7(b). A família lógica ____________
c. após um atraso de aproximadamente 1 milissegundo.
possui o menor atraso de propagação e é considerada a mais
5-38 Uma saída TTL pode acionar uma entrada CMOS com a inclusão
__________________ (rápida, lenta) das famílias.
de um resistor _______________________.
5-23 Observe a Figura 5-7(b). A família lógica ____________
5-39 Qualquer porta CMOS pode acionar pelo menos uma entrada LS-
possui o maior atraso de propagação e é considerada a mais
TTL (V ou F).
__________________ (rápida, lenta) das famílias.

5 V

ENTRADA
SW 1

LED1
R1 SAÍDA

R2

Figura 5-45  Interfaceamento mencionado no enunciado das Questões de revisão do capítulo.


5-40 Uma saída CMOS 4000 pode acionar uma entrada TTL padrão com
a inclusão de um resistor _______________. 5 V
5-41 Portas TTL em coletor aberto requerem a inclusão de resistores Gerador ENTRADA
_______________________ nas saídas. de pulsos
5-42 Observe a Figura 5-24(b). O transistor opera como um(a) Vermelho
_______________________ (porta AND, dispositivo de aciona‑
mento) nesse circuito.
5-43 Observe a Figura 5-24(b). Quando a entrada do inversor é BAIXA,
sua saída é _______________________ (ALTA, BAIXA). Esse Preto
nível _______________________ (liga, desliga) o transistor,
permitindo que a corrente circule através do transistor e da cam‑
painha piezoelétrica, a qual por sua vez soará.
5-44 Observe a Figura 5-26(a). Quando a entrada do inversor é servomotor
BAIXA, sua saída é __________ (ALTA, BAIXA). Esse nível
_____________ (liga, desliga) o transistor NPN. A bobina do relé Figura 5-46  Acionamento de um servomotor.
é __________ (ativada, desativada), de modo que a armadura
do relé se move para a posição inferior e o motor ____________
5-59 Observe a Figura 5-32(a). Como o CI MC3479 é especificado pelo
(funcionará, não funcionará).
fabricante?
5-45 Figura 5-26(b). Quando a entrada do inversor é ALTA, sua saída
5-60 Observe a Figura 5-32(a) e considere que os pinos 9 e 10 do CI
é BAIXA, _________ (ligando, desligando) o transistor NPN. A
MC3479 apresentem níveis BAIXOS. Quando um único pulso
bobina do relé é ____ (ativada, desativada), de modo que a arma‑
de clock é aplicado na entrada CLK (pino 7), o motor de passo
dura do relé __________________ (se move, não se move) para
se desloca um ________ (passo pleno, meio passo) no sentido
a posição inferior e o motor ____________________ (funciona‑
_______ (horário, anti-horário).
rá, não funcionará).
5-61 Observe a Figura 5-32(a) e considere que os pinos 9 e 10 do CI
5-46 Observe a Figura 5-27. O optoisolador 4N25 contém um
MC3479 apresentem níveis ALTOS e que o ângulo de passo do
__________________(diodo emissor de luz infravermelha,
motor é 18º. Nessas condições, quantos pulsos de clock devem
lâmpada incandescente) à base de arsenieto de gálio acoplado
ser aplicados na entrada CLK para que o motor execute uma volta
oticamente à saída do fototransistor.
completa?
5-47 Observe a Figura 5-27(b). Quando a entrada do inversor é ALTA,
5-62 O sensor de efeito Hall é um dispositivo ativado por
sua saída é BAIXA, ___________ (ligando, desligando) LED.
_________________ (pressão, um campo magnético).
Assim, o fototransistor é ________ (ligado, desligado) e a saída
5-63 Sensores de efeito Hall a exemplo de sensores de dentes em
se torna __________ (ALTA, BAIXA).
engrenagens são normalmente utilizados em automóveis porque
5-48 Observe a Figura 5-27(c). A campainha piezoelétrica soa quando
são robustos, confiáveis, operam sob condições adversas e pos‑
a saída é __________________ (ALTA, BAIXA).
suem custo reduzido (V ou F).
5-49 Observe a Figura 5-27(d). Esse é um exemplo adequado que
5-64 Observe a Figura 5-47. Os componentes do sensor de efeito
demonstra a utilização de um opotoisolador para isolar o circuito
Hall são o sensor propriamente dito, a fonte de tensão de
digital de baixa tensão de um circuito com motor operando em
polarização e um _____________________ (amplificador CC,
alta tensão (V ou F).
multiplexador).
5-50 Observe a Figura 5-27(d). O motor CC é ligado quando um nível
5-65 Observe a Figura 5-47. Ao se aproximar o ímã do sensor de efei‑
lógico _______________________ (ALTO, BAIXO) é aplicado na
to Hall, a intensidade do campo magnético aumenta de modo
entrada do inversor.
que a tensão de saída _______________________ (aumenta,
5-51 O relé de estado sólido é um parente próximo do optoisolador (V
diminui).
ou F).
5-66 Observe a Figura 5-48. Se o sensor de efeito Hall utiliza chavea‑
5-52 Um dipositivo eletromagnético indicado para se obter rotação
mento unipolar, ao se aproximar o polo sul do ímã do sensor, a
contínua em qualquer sentido é o _______________________
chave será __________ (ligada, desligada). Por outro lado, a cha‑
(motor CC, servomotor).
ve será _____________ (ligada, desligada) se o ímã for removido
5-53 Observe a Figura 5-46. O gerador de pulsos variará a _______ de
permanentemente.
modo a ajustar a posição mecânica do eixo.
5-67 Observe a Figura 5-48. Se o CI é representado pela chave de efeito
a. Frequência na faixa entre 30 e 100 Hz.
Hall 3132, o polo _______________________ (norte, sul) será
b. Largura dos pulsos entre 1 e 2 ms.
responsável por ligar o transistor de saída, ao passo que o polo
c. Amplitude dos pulsos entre 1 e 5 V.
_______________________ (norte, sul) será responsável por
5-54 Um ______________________ (motor CC, servomotor) deve
desligá-lo.
ser utilizado em aplicações que demandam o posicionamento
5-68 Observe a Figura 5-48. Se o CI é representado pela chave de
preciso do eixo (como o braço de um robô).
efeito Hall 3132, ao se aproximar o polo sul do ímã do sensor, a
5-55 O motor de passo da Figura 5-30(a) é classificado como unipolar
chave será _______ (ligada, desligada), a tensão no pino 3 será
ou tetrafásico (V ou F).
_________ (ALTA, BAIXA) e o LED _______________________
5-56 O dispositivo da Figura 5-30 é um motor de passo com
(acenderá, não acenderá).
______________ (ímã permanente, relutância variável).
5-69 Observe a Figura 5-47. A saída desse dispositivo é
5-57 O ângulo de passo para o motor da Figura 5-30(a) é de
_________________ (analógica, digital) por natureza.
_______________________ graus.
5-70 Observe a Figura 5-48. A saída deste CI é _________________
5-58 A sequência de controle mostrada na Figura 5-31(a) pertence a
(analógica, digital) por natureza.
um motor de passo ________ (bipolar, unipolar).

Vout


N
Figura 5-47  Figura mencionada no enunciado das Questões de revisão do capítulo 5-64, 5-65 e 5-69.

5-71 Observe a Figura 5-43. O _______________ (microcontrolador,


amplificador de áudio) BASIC Stamp 2 substitui um gerador de
pulsos PWM no acionamento do motor.
5-72 Na linguagem PBASIC do fabricante Parallax, o código PULSOUT 14,
750 gera 14 pulsos negativos com duração de 750 µs cada (V ou F).

+5 V

CI
Chave de efeito Hall
3
2
VCC

Ímã

Figura 5-48  Figura mencionada no enunciado das Questões de revisão


do capítulo. 5-66, 5-67, 5-68 e 5-70.
Respostas dos testes – Página 173
1. Interfaceamento. 25. Pull-up. 50. Isolar. 74. Sensores de dentes de
2. ALTO. 26. Flip-flop RS. 51. Ligado. engrenagens.
3. BAIXO. 27. ALTA, BAIXA. 52. De NF para NA. 75. Sensor de efeito Hall.
4. Indefinido. 28. F. 53. Relé. 76. Aumenta.
5. Indefinido. 29. Circuito antitrepidação. 54. Fototransistor. 77. Bipolar.
6. 110 30. Coletor aberto. 55. Acende, ativado, BAIXA. 78. BAIXO, acende.
7. ALTO. 31. BAIXO para ALTO. 56. Pull-up. 79. Desligado, ALTO.
8. CMOS. 32. C. 57. Não acende, desativado, 80. Schmitt-trigger.
9. V. 33. Reduzir. ALTA, não soará. 81. Custo reduzido.
10. CMOS. 34. 4000. 58. Ativa, funcionar. 82. Pull-up.
11. Fan-out. 35. Não acende. 59. De estado sólido. 83. Circuitos abertos.
12. FAST TTL. 36. Desligado, não acende. 60. Soará. 84. Ponteira lógica ou voltíme‑
13. 20 (8 mA/400m A520). 37. Q1, vermelho. 61. Motor CC. tro.
14. Elevado. 38. Ativas-BAIXAS. 62. Servomotor. 85. BAIXA.
15. A série FACT CMOS. 39. Drena. 63. V. 86. Modulação por largura de
16. Idênticas. 40. BAIXO. 64. Servomotor. pulso.
17. MOS. 41. Não são. 65. Entrada. 87. F.
18. Óxido semicondutor metáli‑ 42. Pull-up. 66. Largura de pulso. 88. 75.
co complementar. 43. Corrente de acionamento. 67. Bipolar. 89. F.
19. Baixo consumo de energia. 44. Transistor. 68. Controle, bipolar. 90. 1,5.
20. GND. 45. Não é. 69. Anti-horário. 91. O eixo se move para a
21. Positivo. 46. Ligado, soa. 70. Lógico. posição central.
22. FACT. 47. Tensões transitórias. 71. 350.
23. V. 48. ALTO. 72. Anti-horário, meio passo.
24. ALTA, flutuante ALTA. 49. Linear. 73. Magneticamente.
capítulo 6

Codificadores, decodificadores
e displays de sete segmentos
Teste seus conhecimentos – Página 177
Complete as frases utilizando as palavras adequadas. 5. Observe a Figura 6‑3. Se a saída do contador contém o número 0111
1001BCD, que por sua vez corresponde à entrada do decodificador, qual será
1. O número decimal 29 corresponde ao número binário ______. o número exibido no display de sete segmentos?
2. O número decimal 29 corresponde ao número __________ em código 6. Observe a Figura 6‑3. Se o número exibido no display de sete segmen‑
BCD 8421. tos for 85 na base decimal, o código BCD existente entre o contador e os
3. O número 1000 0111 0110 0101 em código BCD 8421 corresponde ao decodificadores corresponde a _______________________.
número decimal _______________________. 7. Observe a Figura 6‑3. Se o número exibido no display de sete segmen‑
4. O código _______________________ (ASCII, BCD 8421) é mais ade‑ tos for 81 na base decimal, o código BCD existente entre o contador e os
quado para representar a saída do contador mostrado na Figura 6‑3. decodificadores corresponde a 0101 0001 (V ou F).

Saída Decimal

Decodifi- Decodifi-
cador cador

Clock Contador
0-99

Figura 6‑3  Contador de dois dígitos com saída decimal.

Página 178
Complete as frases utilizando as palavras adequadas. 9. O número 1001 0011 em código excesso 3 corresponde a
_______________________ na forma decimal.
8. O número decimal 18 corresponde a ___________________ em código
excesso 3.

Página 179
Complete as frases utilizando as palavras adequadas. 12. O criador do código Gray foi _______________________, da compa‑
nhia Bell Labs.
10. O código Gray _______________________ (é, não é) um tipo de códi‑
13. O código Gray é normalmente associado à _______________ da posi‑
go BCD.
ção angular de um eixo utilizando um disco codificador.
11. Qual é a característica mais importante do código Gray?
Página 181
Complete as frases utilizando as palavras adequadas. 15. A sigla ASCII significa _______________________.
16. A letra R é representada pelo código ASCII de sete bits ______.
14. O código ASCII é do tipo _______________________ por ser capaz de
representar letras e números. 17. O código ASCII 010 0100 representa qual caractere?

Página 182
Complete as frases utilizando as palavras adequadas. 20. Observe a Figura 6-7(b). Qual é o significado do círculo existente na en‑
trada 4 (pino 1) do símbolo lógico?
18. Observe a Figura 6-7. O CI codificador 74147 possui entradas ati‑
21. Observe a Figura 6-7. Se as entradas 2 e 8 possuírem nível BAIXO no
vas-_______________________ (ALTAS, BAIXAS) e saídas ati‑
codificador 74147, qual será o estado lógico de cada uma das quatro
vas-_______________________ (ALTAS, BAIXAS).
saídas?
19. Observe a Figura 6-7. Se apenas a entrada 7 do codificador 74147 for
BAIXA, qual será o estado lógico para cada uma das quatro saídas?

Página 185
Complete as frases utilizando as palavras adequadas. _______________________ (LCD, a LEDs) exibirá o número decimal
_______________________.
22. Observe a Figura 6-8(a). Se os segmentos a, c, d, f e g estão acesos, o
26. Em um único LED, semelhante ao da Figura 6-10, a marca no encapsula‑
número decimal _______________________ será exibido no display
mento identifica o terminal _______________.
de sete segmentos.
27. Observe a Figura 6-11(c). Os sete resistores nos catodos de entrada do
23. O dispositivo de sete segmentos que exibe um brilho azul-esverdeado é
display a LEDs são utilizados com o propósito de _______________
um display _______________________ (fluorescente a vácuo, incan‑
(limitar a corrente, multiplicar a tensão).
descente, LCD, a LEDs).
28. Observe a Figura 6-11(b). O display de sete segmentos a LEDs possui
24. A sigla LED significa _______________________.
entradas _______________________ (ativas-ALTAS, ativas-BAIXAS).
25. Observe a Figura 6-11(c). Se as chaves b e c são fechadas, os segmentos
29. Observe a Figura 6-11(c). Ao se fechar as chaves b, c, f e g, o número
____________ e ___________________ acenderão. Assim, o display
decimal _______________________ é exibido.

Página 185
Complete as frases utilizando as palavras adequadas. 33. Observe a Figura 6-12. Se o número decimal 3 é exibido, a entrada BCD
é _______________________.
30. Observe a Figura 6-12. Se a entrada BCD do decodificador/driver é 1000,
34. Observe a Figura 6-12. Se a entrada BCD do decodificador/driver é 0111,
quais segmentos do display estarão acesos? Qual número decimal será
quais segmentos do display estarão acesos? Qual número decimal será
exibido no display de sete segmentos?
exibido no display de sete segmentos?
31. Cite pelo menos três tipos de decodificadores.
32. Observe a Figura 6-12. Se o display de sete segmentos emprega LEDs,
sete _______________________ (resistores limitadores, chaves) são
adicionados entre o decodificador e o display.

Página 190
Complete as frases utilizando as palavras adequadas. 38. O que será exibido no display de sete segmentos durante cada intervalo
de tempo (de t1 a t7) no circuito da Figura 6-17?
35. Observe a Figura 6-14. O CI decodificador/driver 7447A possui entra‑
das BCD __________________ (ativas-ALTAS, ativas-BAIXAS) e saídas 39. Determine quais são os segmentos do display que permanecerão acesos
____________________ (ALTAS, BAIXAS). durante cada intervalo de tempo (de t1 a t7) no circuito da Figura 6-17.

36. Observe a Figura 6-14. As entradas de teste de lâmpada, apaga‑ 40. As entradas B1, RB1 e LT não são mostradas no símbolo lógico do CI
mento do display e supressão de zeros do CI 7447A são entradas 7447A na Figura 6-17. As entradas permanecem desconectadas, ou seja,
_______________________ (ALTAS, BAIXAS). são “flutuantes ALTAS” e estão desativadas (V ou F).

37. As saídas RBI e RBO do CI 7447A são normalmente utilizadas para su‑ 41. Observe a Figura 6-15. O CI decodificador/driver 7447A _____ (drena,
primir _______________________ em displays com múltiplos dígitos fornece) corrente quando os segmentos do display estão acesos.
em calculadoras e caixas registradoras.
42. Observe a Figura 6-15. O CI decodificador/driver 7447A é projetado 44. Observe a Figura 6-14(b). Se as entradas B1 e LT do CI 7474A são ati‑
para acionar um display de sete segmentos a LEDs na configuração vadas por um nível BAIXO, todos os segmentos do display são
___________ (anodo comum, catodo comum). __________________ (ligados, desligados).
43. Observe a Figura 6-14(b). O pino de teste de lâmpada (LT) no CI 7447A é
uma entrada _______________________ (ativa-ALTA, ativa-BAIXA).

5 V 5 V

150  a
VCC
a
0 1 0 0 1 1 1 1s
A b
b
c
2s c
0 1 1 0 0 1 0 B
Decodificador d d
4s Anodo
(7447A) e
0 1 0 0 1 0 0 C e comum
f
8s f
0 1 0 1 0 0 1 D g
g
t1 t2 t3 t4 t5 t6 t7 GND

Figura 6-17  Circuito decodificador-display de sete segmentos.

Página 195
Complete as frases utilizando as palavras adequadas. 49. Observe a Figura 6-23. As portas XOR utilizadas no acionamento do dis-
play LCD são dispositivos ___________ (TTL, CMSO).
45. Os dígitos aparecem na cor ____________________ (preta, prateada)
50. Observe a Figura 6-23. Considerando que a entrada do decodifica-
em uma tela de cor _______________________ (negra, prateada) nos
dor seja 0101BCD, o número decimal ___________ será exibido no
displays LCD de efeito de campo.
display LCD monocromático.
46. O display LCD utiliza cristal líquido ou líquido _____________, que
transmite luz de forma distinta quando sujeito a um campo magnético 51. Observe a Figura 6-23. Considerando que a entrada BCD do deco-
criado por uma tensão CA. dificador seja 0101, quais serão os segmentos ativados no display
LCD que aparecerão na cor preta em uma tela prateada?
47. Uma tensão _______________________ (CA, CC) aplicada a um dis-
play LCD é capaz de danificar o dispositivo. 52. Observe a Figura 6-23. Considerando que a entrada BCD
do decodificador seja 0101, as saídas das portas XOR a, c,
48. O display LCD consome uma _______________________ (grande d, f e g possuem nível _______________________ e estão
quantidade, quantidade moderada, quantidade muito pequena) de _______________________ (em fase, defasadas em 180°) do sinal
energia. aplicado no painel traseiro.

SAÍDA
LCD
a

f g b

e d c

B.P. a b c d e f g
ENTRADAS

100 Hz
H a
a
1s L b
H A b
2s
L B H c
4s c
H C
8s
L D H d
Decodificador BCD d
para sete segmentos L e
e
H f
f
H g
g

Figura 6-23  Acionamento de um display de cristal líquido.


Página 196
Complete as frases utilizando as palavras adequadas. 56. Observe a Figura 6-26. Considerando apenas o pulso de entrada t5,
quais conexões saindo do driver para o display LCD possuem pulsos fora
53. Observe a Figura 6-24(a). O papel do bloco decodificador é converter de fase?
código _________________ em código _____________________.
57. Observe a Figura 6-24. O bloco driver LCD que existe no CI 4543 pro‑
54. Observe a Figura 6-24. Todas as conexões entre o driver e o display LCD vavelmente contém um grupo de portas _______________________
apresentam um sinal de onda quadrada (V ou F). (AND, XOR).
55. Observe a Figura 6-26. Qual é o dígito decimal exibido no display LCD 58. Observe a Figura 6-24. Que bloco do CI 74HC4543 representa um tipo
para cada pulso de entrada (de t1 a t5)? de dispositivo de memória?
59. Observe a Figura 6-24(b). O que ativa os segmentos a, b, c, d e g no
display LCD?

5 V

SAÍDA
LCD
LE VCC
0 0 0 1 1
a a a
1s
A Latch/ b b
0 1 1 0 0 2s Decodificador/
B c c f b
4s Driver BCD g
C para sete d d
8s
1 0 1 0 0 D segmentos e e e c
(74HC4543) f f
0 0 0 1 0 g g d
t1 t2 t3 t4 t5 BI GND Ph Comum

100 Hz
Entrada de clock

Figura 6-26  Circuito decodificador LCD mencionado no enunciado das questões 55 e 56.

Página 200
Complete as frases utilizando as palavras adequadas. 62. Identifique os componentes marcados como A, B e C no display fluores‑
cente a vácuo da Figura 6-30.
60. Um display VF exibe um brilho _______________________ quando é
63. Observe a Figura 6-30. Quais são os segmentos do display que perma‑
ativado.
necem acesos e qual é o número decimal exibido?
61. Observe a Figura 6-29. Quais são as placas do display VF que brilharão?

12 V 12 V 12 V 0V 0V 0V 0V


Pa Pb Pc Pd Pe Pf Pg

G
0V

K   K

1,5 V
Figura 6-29  Display VF de um dígito mencionado no enunciado das questões do Teste.
B

Vidro
K G f a e g d c b K traseiro
12 V 12 V 12 V 0V 12 V 12 V 12 V 0V

 

Figura 6-30  Display VF com um único dígito mencionado no enunciado das questões do Teste.

Página 201
Complete as frases utilizando as palavras adequadas. 65. Observe a Figura 6-31. Qual é o propósito do resistor R1 nesse circuito?
66. Observe a Figura 6-33. Qual é o dígito decimal exibido no display fluores‑
64. Observe a Figura 6-31. A fonte de alimentação de 112 V é utilizada por‑
cente a vácuo para cada pulso de entrada (de t1 a t4)?
que o CI decodificador/driver 4511 do tipo _________ (CMOS, TTL) e o
display _______________________ (LCD, VF) operam adequadamen‑ 67 Observe a Figura 6-33. Durante o pulso t4, quais são as tensões aplicadas
te nesse nível de tensão. às sete placas (segmentos) do display VF?

12 V 12 V

R1 SAÍDA DO
DISPLAY VF

LT BI VDD a Grade K
a
1 0 1 0 1s b
A Latch/ b
Decodificador/
2s c
1 0 1 0 B Driver BCD c
4s para sete d
C segmentos d
0 0 1 0 8s e
D e
f
0 1 0 0 (4511) f
g
t1 t2 t3 t4 g
LE VSS K

Figura 6-33  Sequência de pulsos aplicada ao circuito decodificador-display VF mencionada no enunciado das questões do Teste.
Página 204
Complete as frases utilizando as palavras adequadas. 69. Um _______________________ (curto-circuito, circuito aberto) exis‑
tente no interior de um CI TTL muitas vezes ocasionará um superaqueci‑
68. Qual é o primeiro passo que deve ser adotado na localização de falhas mento do componente.
em um circuito lógico digital?

Questões de revisão do capítulo – Página 206


Complete as frases utilizando as palavras adequadas. 6-13 Cite dois termos que podem ser utilizados como sinônimos de
6-1 Escreva os números binários correspondentes aos números deci‑ tradutores de códigos ou conversores eletrônicos de códigos.
mais nos itens a até f. 6-14 Um _______________________ (codificador, decodificador)
a. 17 é um dispositivo eletrônico utilizado na conversão dos números
b. 31 decimais digitados no teclado de uma calculadora no código BCD
c. 42 utilizado pela unidade de processamento central.
d. 75 6-15 Um _______________________ (codificador, decodificador)
e. 150 é um dispositivo eletrônico utilizado na conversão dos números
f. 300 decimais digitados no teclado de uma calculadora no código BCD
6-2 Escreva os números em código BCD 8421 correspondentes aos utilizado pela unidade de processamento central.
números decimais nos itens a até f. 6-16 Que segmentos do display de sete segmentos permanecerão
a. 17 acesos quando os seguintes números decimais forem exibidos?
b. 31 Utilize as letras a, b, c, d, e, f e g nas respostas.
c. 150 a. 0
d. 1632 b. 1
e. 47.899 c. 2
f. 103.926 d. 3
6-3 Escreva os números decimais correspondentes aos números em e. 4
código BCD 8421 nos itens a até f. f. 5
a. 0010 g. 6
b. 1111 h. 7
c. 0011 0000 i. 8
d. 0111 0001 0110 0000 j. 9
e. 0001 0001 0000 0000 0000 6-17 Displays de sete segmentos normalmente emitem luz na cor
f. 0101 1001 1000 1000 0101 vermelha e utilizam _______________________ (LEDs, LCD).
6-4 Escreva os números em código excesso 3 correspondentes aos 6-18 A utilização de displays de sete segmentos
números decimais nos itens a até d. _______________________ (a LEDs, LCD) é recomendada
a. 7 quando a fonte de alimentação for uma bateria, havendo necessi‑
b. 27 dade de baixo consumo de energia.
c. 59 6-19 O display de sete segmentos _______________________ (a
d. 318 LEDs, LCD) é utilizado quando uma luz brilhante deve ser exibida.
6-5 Por que o código excesso 3 é utilizado em alguns circuitos aritmé‑ 6.20 Observe a Figura 6-36. Todas as saídas do decodificador 7447A
ticos? são _______________________ (ALTAS, BAIXAS), sendo que
6-6 Cite dois códigos que podem ser classificados como sendo do isso é _______________________ (correto, incorreto) para esse
tipo BCD. circuito.
6-7 Escreva os números em código Gray correspondentes aos núme‑ 6.21 Tanto um voltímetro quanto um(a) _______________________
ros decimais nos itens a até f. são utilizados na localização de defeitos no circuito da Figura
a. 1 6-36.
b. 2 6.22 Observe a Figura 6-36. O segmento b do display a LEDs apa‑
c. 3 rentemente está _______________________ (em circuito
d. 4 aberto, parcialmente curto-circuitado). Esse componente
e. 5 deve ser substituído por um display a LEDs na configuração
f. 6 _______________________, adotando-se o mesmo diagrama
6-8 O código _______________________ (Gray, XS3) é normalmen‑ de pinos do dispositivo outrora existente no circuito.
te associado com a codificação ótica do posicionamento angular 6.23 Observe a Figura 6-37. Quando a entrada BCD representada na
de um eixo. figura é utilizada, o display com seis dígitos exibe o número
6-9 A característica mais importante do código Gray reside na _______________________.
mudança de um único bit à medida que se realiza uma contagem 6.24 Os painéis dianteiro e traseiro de um display de sete segmentos
crescente ou decrescente (V ou F). _______________________ (a LEDs, LCD) são constituídos de
6-10 Observe a Tabela 6-3. O código ASCII de sete bits que representa a vidro e podem ser danificados caso o dispositivo não seja manu‑
letra maiúscula “S” é _______________________. seado adequadamente.
-11 A sigla ASCII significa _______________________.
6 6.25 Observe a Figura 6-38. Quando os sinais de acionamento mos‑
-12 O código ASCII padrão é do tipo _______________________
6 trados são utilizados, o display LCD exibirá o número decimal
(BCD, alfanumérico), utilizado na representação de letras, núme‑ _______________________. Assim, a entrada deve correspon‑
ros, sinais de pontuação e caracteres de controle. der ao número BCD _______________________.
5 V 5 V

5V
VCC L 3,4 V H
L A a a
L 4,2 V H
L B b b
Decodificador/ L 3,4 V H
L C Driver BCD c c
para sete L H
H D d d
segmentos Anodo
L H
LT (7447A) e e comum
L H em 5 V
BI/RBO f f
L H
RBI g g
GND
150 
L Display a LED

Figura 6-36  Busca de falhas. Níveis lógicos e tensões dados para um circuito decodificador-display a LEDs defeituoso.

Displays
a LEDs (6)

Resistores
limitadores (42)

7447 7447 7447 7447 7447 7447


CI6 CI5 CI4 CI3 CI2 CI1 Decodificadores/
drivers (6)
RBO

RBO

RBO

RBO

RBO

RBO
RBI

RBI

RBI

RBI

RBI

RBI

0000 0100 0011 1000 0000 0110 Entradas BCD


A B C D E
Figura 6-37  Circuito de supressão de zeros mencionado no enunciado das Questões de revisão do capítulo.

ENTRADA 5 V
BCD SAÍDA
? ? ? ? LCD
LE VCC
a a
1s
A b b
2s
B CI c c
4s CMOS
C d d
8s (74HC4543)
D e e

f f

g g
BI GND Ph Comum

100 Hz

Figura 6-38  Circuito decodificador-display LCD mencionado no enunciado das Questões de revisão do capítulo.
6.26 Displays fluorescentes a vácuo podem operar com tensões de 112 6.28 Observe a Figura 6-39. Determine os valores aproximados das
V, o que os torna compatíveis com CIs _____________________ tensões em cada uma das sete placas e na grade do display VF
(TTL, CMOS) e aplicações automotivas. durante a aplicação do pulso t4.
6.27 Observe a Figura 6-39. O que será exibido no display VF para cada
pulso de entrada?

12 V 12 V

R1 DISPLAY
VF

1 0 1 1 1 LT VDD K
a
BI a
1s b
0 1 0 1 0 A b
2s Latch/ c
B c
Decodificador/
1 1 0 1 0 4s Driver BCD d
C d
para sete
8s segmentos e
D e
1 1 1 0 0
f
f
(4511)
0 0 0 0 1 g
g
t1 t2 t3 t4 t5 LE VSS K Grade

1 1 1 0 1

Figura 6-39  Circuito decodificador-display VF mencionado no enunciado das Questões de revisão do capítulo.

Respostas dos testes – Página 206


1. 11101. 29. 4.
2. 0010 1001. 30. Todos os segmentos, 8.
3. 8765. 31. Decodificador BCD para sete segmentos, decodificador BCD 8421
4. BCD 8421. para decimal, decodificador excesso 3 para decimal, decodifica‑
5. 79. dor código Gray para decimal, decodificador BCD para binário,
6. 1000 0101BCD. decodificador binário para BCD.
7. F 32. Resistores limitadores.
8. 0100 1011. 33. 0011.
9. 60. 34. a, b, c; 7.
10. Não é. 35. Ativas-ALTAS, BAIXAS.
11. Apenas um dígito muda quando se realiza uma contagem em 36. BAIXAS.
código Gray. 37. Zeros à esquerda.
12. Frank Gray. 38. Pulso t150; Pulso t25display apagado; Pulso t352; Pulso t458;
13. Codificação óptica. Pulso t555; Pulso t653; Pulso t759.
14. Alfanumérico. 39. Pulso t15a, b, c, d, e, f; Pulso t25display apagado; Pulso t35 a, b,
15. American Standard Code for Information Interchange (Código d, e, g; Pulso t45 a, b, c, d, e, f, g; Pulso t55 a, c, d, f, g; Pulso t65
Americano Padrão para Intercâmbio de Informações). a, b, c, d, g, Pulso t75 a, b, c, f, g.
16. 101 0010. 40. V.
17. $. 41. Drena.
18. BAIXAS, BAIXAS. 42. Anodo comum.
19. Saída D5ALTA, Saída C5BAIXA, Saída B5BAIXA, Saída A5BAIXA. 43. Ativa-BAIXA.
20. O círculo inversor indica que a entrada 4 é ativa-BAIXA e é ativada 44. Desligados.
por um nível lógico 0. 45. Preta, prateada.
21. Saída D5BAIXA, Saída C5ALTA, Saída B5 ALTA, Saída A5 ALTA. 46. Nemático.
22. 5. 47. CC.
23. Fluorescente a vácuo. 48. Quantidade muito pequena.
24. Diodo emissor de luz (light emitting diode). 49. CMOS.
25. b, c, a LEDs, 1. 50. 5.
26. Catodo. 51. a, c, d, f, g.
27. Limitar a corrente. 52. Defasadas em 180º.
28. Ativas-BAIXAS. 53. BCD, sete segmentos.
54. V. 63. a, c, d, f, g; 5.
55. Pulso t154; Pulso t252; Pulso t356; Pulso t459; Pulso t551. 64. CMOS, VF.
56. b e c. 65. Limitar a corrente nos catodos em um valor seguro.
57. XOR. 66. Pulso t153; Pulso t258; Pulso t357; Pulso t450.
58. Latch de 4 bits. 67. Segmentos a a f512 V, segmento g5GND.
59. Sinais fora de fase aplicados entre as entradas e o terminal co‑ 68. Utilizar os sentidos (como visão e tato) para localizar circuitos
mum (painel traseiro). abertos ou curtos-circuitos ou determinar se o CI se aquece
60. Azul-esverdeado (também azul ou verde). excessivamente.
61. Nenhuma placa brilhará. 69. Curto-circuito.
62. A5grade, B5catodo (aquecedores), C5placas.
capítulo 7

Flip-flops
Teste seus conhecimentos – Página 212
Complete as frases utilizando as palavras adequadas. 2. Determine o modo de operação do flip-flop R-S para cada um dos
pulsos de entrada mostrados na Figura 7‑4. Utilize os termos “iniciali‑
1. O flip-flop da Figura 7‑1 possui entradas ativas-___________ (ALTAS, zação”, “reinicialização”, “manutenção” e “proibido”.
BAIXAS).
3. Determine o estado binário da saída normal Q do flip-flop R-S para cada
um dos pulsos de entrada mostrados na Figura 7‑4.

Página 213
Complete as frases utilizando as palavras adequadas. 5. Determine o modo de operação do flip-flop R-S controlado por clock
para cada um dos pulsos de entrada mostrados na Figura 7-8. Utilize os
4. As entradas de inicialização e reinicialização do flip-flop R-S controlado termos “inicialização”, “reinicialização”, “manutenção” e “proibido”.
por clock da Figura 7-5 são ativas-_____________ (ALTAS, BAIXAS).
6. Determine o estado binário da saída normal Q do flip-flop R-S S controlado
por clock para cada um dos pulsos de entrada mostrados na Figura 7-8.

1 0 0 0 1
S Q ?
FF
t1 t2 t3 t4 t5 CLK

R Q
0 0 1 0 0

Figura 7-8  Sequência de pulsos para o flip-flop R-S síncrono mencionado no enunciado do Teste.

Página 216
7. Determine o modo de operação do flip-flop D 7474 para cada um dos 8. Determine o estado binário da saída normal Q do flip-flop D para cada
pulsos de entrada mostrados na Figura 7-12. Utilize os termos “iniciali‑ um dos pulsos de entrada mostrados na Figura 7-12.
zação assíncrona”, “reinicialização assíncrona”, “proibido”, “inicialização” e
“reinicialização”.

0 1 1 1 1

PS
D Q ?
0 0 1 1 1
FF
(7474)
t1 t2 t3 t4 t5
CLK Q
CLR

1 1 1 0 1

Figura 7-12  Flip-flop D mencionado nas questões 7 e 8 do Teste.


Página 219
Complete as frases utilizando as palavras adequadas. 12. Observe a Figura 7-17. Os flip-flops 74LS112 utilizados nesse circuito são
ativados durante uma mudança de nível _______________________
9. Determine o modo de operação do flip-flop J-K 7476 para cada um dos (ALTO para BAIXO, BAIXO para ALTO) no pulso de clock.
pulsos de entrada mostrados na Figura 7-16. Utilize os termos “iniciali‑
13. Determine as saídas binárias de dois dígitos dos flip-flops J-K após a apli‑
zação assíncrona”, “reinicialização assíncrona”, “proibido”, “manutenção”,
cação de cada um dos pulsos da Figura 7-17.
“inicialização”“reinicialização” e “mudança de estado”.
14. Observe a Figura 7-17. O circuito que utiliza flip-flops J-K aparentemente
10. Determine o estado binário da saída normal Q do flip-flop J-K para cada
opera como um _______________________ (somador, contador) de
um dos pulsos de entrada mostrados na Figura 7-16.
dois bits.
11. Observe a Figura 7-17. Ambos os flip-flops J-K encontram-se no modo
de operação de ________________________ (inicialização, reiniciali‑
zação, mudança de estado) nesse circuito.

0 1 1 1 1 1 1 1

1 1 0 1 1 1 1 0 PS
J Q ?
FF

t1 t2 t3 t4 t5 t6 t7 t8 CLK
(7476)
K Q
1 1 1 0 0 1 1 0 CLR

1 1 1 0 1 1 1 1

Figura 7-16  Flip-flop J-K mencionado no enunciado das questões 8 e 9 do Teste.

H H

PS
H J Q H J Q 2s 1s
ENTRADAS
FF FF
t1 t2 t3 t4 t5 CLK CLK
(74LS112) (74LS112)
H K H K
CLR CLR
0 1 1 1 1

Figura 7-17  Flip-flop J-K mencionado no enunciado das questões 11 a 14 do Teste.

Página 222
Complete as frases utilizando as palavras adequadas. 17. No modo de ativação de dados, uma mudança em qualquer uma das
entradas D ___________________ (afeta imediatamente as respecti‑
15. Quando o CI latch 7475 encontra-se em modo de ativação de dados, as vas saídas; não afeta os estados das saídas).
saídas _______________________ assumem os mesmos estados das
18. Quando um flip-flop é utilizado na manutenção de dados, esse disposi‑
respectivas entradas D.
tivo é por vezes denominado __________________.
16. Um nível lógico _______________________ (ALTO, BAIXO) nas entra‑
das de ativação permite que o CI latch 7475 entre em modo de ativação
de dados.

Página 224
Complete as frases utilizando as palavras adequadas. 22. O flip-flop J-K 74LS112 mostrado na Figura 7-15 utiliza o
_______________________ (disparo pela borda positiva, disparo pela
19. Um flip-flop disparado pela borda positiva muda de estado durante a tran‑ borda negativa).
sição do pulso de clock do nível _________________ (ALTO para BAIXO,
23. O flip-flop D mostrado na Figura 7-11 utiliza o _____________ (disparo
BAIXO para ALTO).
pela borda positiva, disparo pela borda negativa).
20. Um flip-flop disparado pela borda negativa muda de estado durante a
24. Flip-flops J-K mestre/escravo (a exemplo do CI 7476) que utilizam toda a
transição do pulso de clock do nível _______________ (ALTO para BAI‑
largura do pulso para disparar o dispositivo tornaram-se obsoletos, sen‑
XO, BAIXO para ALTO).
do substituídos por flip-flops disparados pela borda negativa (V ou F).
21. O símbolo “>” próximo à entrada de clock no interior do símbolo de um
flip-flop significa _______________________.
Página 225
Complete as frases utilizando as palavras adequadas. 27. Um inversor Schmitt trigger é um dispositivo _____________ porque
seus limites de chaveamento são distintos para tensões de entrada cres‑
25. O _______________________ é um dispositivo que permite obter centes e decrescentes.
formas de onda quadradas com tempos de subida e descida muito pe‑
28. Inversores Schmitt trigger são normalmente utilizados em
quenos.
_______________ (memórias, condicionamento de sinais).
26. Desenhe o símbolo lógico de um inversor Schmitt trigger.

Página 227
Complete as frases utilizando as palavras adequadas. 30. As saídas complementares (Q) dos flip-flops e latches em um símbolo
padrão IEEE são representadas por um __________.
29. A marcação “C” utilizada no interior do símbolo IEEE representa a entra‑
31. A entrada assíncrona “limpar” nos flip-flops 7474 e 7476 são entradas
da de controle ou as entradas ___________________ do flip-flop.
ativas-_______________________ e são identificadas pela letra “R”,
que significa _______________________.

Questões de revisão do capítulo – Página 229


Complete as frases utilizando as palavras adequadas. 7-9 Observe a Figura 7-6. A forma de onda deve ser aplicada a um
7-1 _______ são os blocos elementares utilizados na construção flip-flop____, o qual é disparado pela borda _____.
de circuitos lógicos combinacionais. Por outro lado, os blocos 7.10 Cite dois tipos de flip-flops disparados pela borda.
elementares utilizados na construção de circuitos lógicos sequen‑ 7.11 A letra “D” em um flip-flop corresponde ao termo
ciais são _________________. _______________________ ou “dado”.
7-2 Cite um tipo de flip-flop assíncrono e três tipos de flip-flop sín‑ 7.12 Flip-flops D são muito utilizados como memórias temporárias
crono. denominadas ______________________.
7-3 Desenhe o símbolo lógico convencional que representa cada um 7.13 Se um flip-flop está em modo de mudança de estado, como a
dos seguintes flip-flops: saída se comportará diante da aplicação de pulsos repetidos?
a. J-K 7.14 Identifique o significado das siglas a seguir utilizadas nos símbo‑
b. D los lógicos dos flip-flops:
c. R-S controlado por clock a. CLK
d. R-S b. CLR
7-4 Escreva a tabela verdade para cada um dos seguintes flip-flops: c. D
a. J-K (com disparo pela borda negativa) d. FF
b. D (com disparo pela borda positiva) e. OS
c. R-S controlado por clock f. R
d. R-S g. S
7-5 Se ambas as entradas síncrona e assíncrona de um flip-flop J-K 7-15 Forneça a descrição de cada um dos tipos de CI TTL a seguir:
são ativadas, qual é a entrada responsável por controlar a saída? a. 7474
7-6 Quando se diz que um flip-flop se encontra na condição de b. 7475
inicialização, isso significa que a saída ___________ possui nível c. 74LS112
lógico _______________________. 7-16 O CI 7474 é um dispositivo disparado pela borda
7-7 Quando se diz que um flip-flop se encontra na condição de _______________________.
reinicialização, isso significa que a saída _________ possui nível 7-17 Cite os modos de operação do CI 7474.
lógico ____________________. 7-18 Cite os modos de operação do flip-flop J-K 7476 para cada pulso
7-8 Em uma diagrama de forma de onda ou temporização, o eixo de entrada mostrado na Figura 7-27.
horizontal representa o(a) ________, enquanto o eixo vertical 7-19 Cite o valor binário na saída normal (Q) do flip-flop J-K após a
corresponde à(ao) __________________. aplicação de cada intervalo de tempo (t1-t7) na Figura 7-27.

1 1 1 1 1 1 0

PS
0 1 1 1 0 0 1 J Q ?
FF

t1 t2 t3 t4 t5 t6 t7 CLK

(7476)
0 0 1 1 0 1 1 K Q
CLR

0 1 1 1 1 1 1

Figura 7-27  Sequência de pulsos mencionada no enunciado das Questões de revisão do capítulo.
7-20 Cite o modo de operação do latch de quatro bits 7475 para cada 7-25 Identifique as marcações internas e dos terminais do símbolo
intervalo de tempo (t1-t7) mostrado na Figura 7-28. lógico padrão IEEE usado na representação de latches/flip-flops.
7-21 Cite o valor binário na saída (quatro bits) do latch de quatro bits a. C
7475 para cada intervalo de tempo (t1-t7) mostrado na Figura b. S
7-28. c. R
7-22 Observe a Figura 7-29. A forma de onda na saída à direita do d. D
símbolo lógico é uma onda __________________ (senoidal, e. J
quadrada). f. K
7-23 O inversor da Figura 7-29 é utilizado como um ________ (condi‑ g. ¬
cionador, multiplexador) de sinal nesse circuito. h. >C
7-24 O símbolo lógico na Figura 7-29 representa um CI inversor
_______________________.

Saída binária
?

t1 t2 t3 t4 t5 t6 t7 8s 4s 2s 1s
Entradas
1 1 0 0 1 1 0 de dados

D0 Q3
0 0 1 0 1 1 0
D1 Latch Q2

D2 de Q1
0 0 1 0 1 0 0 quatro
D3 bits Q0
Entradas
(7475)
0 1 0 1 0 0 0 de ativação
E0 1

E2 3
1 0 0 1 1 0 0

Figura 7-28  Sequência de pulsos mencionada no enunciado das Questões de revisão do capítulo.

FORMA DE ONDA DE ENTRADA SAÍDA


?

Figura 7-29  Forma de onda e circuito mencionados no enunciado das questões de revisão do capítulo.

Respostas dos testes – Página 230


1. BAIXAS. t65mudança de estado; Pulso t75mudança de estado; Pulso
2. Pulso t15inicialização; Pulso t25reinicialização; Pulso t35ma‑ t85manutenção.
nutenção; Pulso t45inicialização; Pulso t55manutenção; Pulso 10. Pulso t151; Pulso t250; Pulso t350; Pulso t450; Pulso t551; Pulso
t65reinicialização. t650; Pulso t751; Pulso t851.
3. Pulso t151; Pulso t250; Pulso t350; Pulso t451; Pulso t551; Pulso 11. Mudança de estado.
t650. 12. ALTO para BAIXO.
4. ALTAS 13. Pulso t1500; Pulso t2501; Pulso t3510; Pulso t4511; Pulso t5500.
5. Pulso t15inicialização; Pulso t25manutenção; Pulso t35reiniciali‑ 14. Contador.
zação; Pulso t45manutenção; Pulso t55inicialização. 15. Q (normais).
6. Pulso t151; Pulso t251; Pulso t350; Pulso t450; Pulso t551. 16. BAIXO.
7. Pulso t15inicialização assíncrona (ou pré-ajuste); Pulso t25rei‑ 17. Não afeta os estados das saídas.
nicialização; Pulso t35inicialização; Pulso t45 reinicialização 18. Latch.
assíncrona (ou limpar); Pulso t55inicialização. 19. BAIXO para ALTO.
8. Pulso t151; Pulso t250; Pulso t351; Pulso t450; Pulso t551. 20. ALTO para BAIXO.
9. Pulso t15inicialização assíncrona (ou pré-ajuste); Pulso t25mu‑ 21. Disparo pela borda.
dança de estado; Pulso t35reinicialização; Pulso t45 reinicia‑ 22. Disparo pela borda negativa.
lização assíncrona (ou limpar); Pulso t55inicialização; Pulso 23. Disparo pela borda positiva.
24. V. 27. Histerese.
25. Inversor Schmitt trigger. 28. Condicionamento de sinais.
26. Veja a figura abaixo: 29. De clock.
30. Triângulo.
31. BAIXAS, reinicialização.
capítulo 8

Contadores
Teste seus conhecimentos – Página 233
Complete as frases utilizando as palavras adequadas. 3. Cada flip-flop na Figura 8‑3 encontra-se em modo de _______ (manu‑
tenção, reinicialização, inicialização, mudança de estado).
1. O dispositivo mostrado na Figura 8‑3 é um contador assíncrono de
_______________________ bits. 4. Determine os estados da saída binária para cada um dos seis pulsos
mostrados na Figura 8‑3.
2. O dispositivo mostrado na Figura 8‑3 é um contador mod-
_______________________.

SAÍDA BINÁRIA

1 J Q 1 J Q 2s 1s
FF1 FF2
CLK CLK ?
t1 t2 t3 t4 t5 t6 1 K
1 K CLR CLR

0 1 1 1 1 1

Figura 8‑3  Contador mencionado no enunciado das questões 1 a 4 do Teste.

Página 234
Complete as frases utilizando as palavras adequadas. 6. O circuito da Figura 8‑5 é um contador __________________ (síncro‑
no, assíncrono) mod-_______________________.
5. Observe a Figura 8‑4. Este é o diagrama lógico de um contador
7. Determine os estados da saída binária para cada um dos seis pulsos
__________________ (síncrono, assíncrono) mod-10. Como o disposi‑
mostrados na Figura 8‑5.
tivo possui 10 estados (contagem de 0 a 9), também é denominado um
contador de _______________________.

SAÍDA BINÁRIA

0 1 1 1 1 1
PS PS PS
1 J Q 1 J Q 1 J Q 4s 2s 1s
FF1 FF2 FF3
t1 t2 t3 t4 t5 t6
CLK CLK CLK ?

1 K 1 K 1 K
CLR CLR CLR

Figura 8‑5  Contador mencionado no enunciado das questões 6 e 7 do Teste.


Página 236
Complete as frases utilizando as palavras adequadas. 11. Observe a Figura 8-6. No pulso de clock 4, ________________ (apenas
FF 1 muda de estado, FF 1 e FF2 mudam de estado, apenas FF 3 muda
8. Um contador onde todos os flip-flops são disparados simultaneamente de estado, todos os flip-flops mudam de estado), gerando o número
é denominado _______________________ (assíncrono, síncrono). binário 100 na saída do contador.
9. As entradas de clock são conectadas em ________________ (série, 12. Observe a Figura 8-6. O propósito da porta AND é permitir que
paralelo) em um contador síncrono. _______________________ (FF 1, FF 2, FF 3) entre em modo de mu‑
10. Observe a Figura 8-6(a). O FF 1 sempre está em modo de dança de estado duas vezes ao longo do ciclo de contagem (linhas 4
_______________________ (manutenção, reinicialização, inicializa‑ e 8 da Figura 8-6(b)), enquanto esse flip-flop permanece no modo de
ção, mudança de estado) nesse circuito. manutenção em outras ocasiões.

Página 236
Complete as frases utilizando as palavras adequadas. 15. Observe a Figura 8-7. No pulso de clock 1, _______________ (apenas
FF 1 muda de estado, FF 1 e FF2 mudam de estado, apenas FF 3 muda
13. Observe a Figura 8-7(a). Todos os flip-flops se encontram em modo de de estado, todos os flip-flops mudam de estado), gerando o número
_______________________ (manutenção, reinicialização, inicializa‑ binário 110 na saída do contador.
ção, mudança de estado) nesse circuito.
16. Determine os estados da saída binária para cada um dos seis pulsos
14. Observe a Figura 8-7(a). É necessária uma transição do pulso de clock mostrados na Figura 8-8.
do nível _______________________ (ALTO para BAIXO, BAIXO para
ALTO) para disparar esses flip-flops J-K.

SAÍDA BINÁRIA

1 J Q 1 J Q 2s 1s
FF1 FF2
CLK CLK ?
t1 t2 t3 t4 t5 t6 1 K Q 1 K
CLR CLR

0 1 1 1 1 1

Figura 8-8  Contador mencionado no enunciado da questão 16 do Teste.

Página 238
Complete as frases utilizando as palavras adequadas. BAIXO) na sua saída. Assim, o FF 1 passa a operar em modo de
_______________________ (manutenção, mudança de estado).
17. Observe a Figura 8-9. Esse é o diagrama lógico de um contador
19. Observe a Figura 8-9. Quando a saída do contador é 111, a porta
_______________________ (crescente, decrescente) de três bits com
OR fornece um nível lógico _______________________ (ALTO,
parada automática.
BAIXO) na sua saída. Assim, o FF 1 passa a operar em modo de
18. Observe a Figura 8-9. Quando a saída do contador é 000, a porta _______________________ (manutenção, mudança de estado).
OR fornece um nível lógico _______________________ (ALTO,

Página 240
Complete as frases utilizando as palavras adequadas. 21. Observe a Figura 8-11(a). A saída A divide a frequência do pulso de clock
pelo número _______________________.
20. Observe a Figura 8-12. Se a frequência de entrada à esquer‑
da é 60.000 Hz, a frequência de saída do contador de década é
_______________________ Hz.

Página 242
Complete as frases utilizando as palavras adequadas. 24. Observe a Figura 8-14. O CI 74192 é um contador crescente/de‑
crescente ___________________ (de década, mod-16) do tipo
22. Observe a Figura 8-13. Se ambas as entradas da porta NAND (pinos 2 e _______________________ (assíncrono, síncrono).
3 do CI 7493) são ALTAS, a saída do contador 7493 será ____________
25. Observe a Figura 8-14. A entrada de clock do CI 74192 utiliza‑
(número de quatro bits correspondente).
da na contagem crescente/decrescente corresponde ao pino
23. Observe a Figura 8-13. O CI 7493 é um contador ____________ (cres‑ _______________________ do CI DIP.
cente, decrescente) de ____________________ (bits).
26. Observe a Figura 8-14. O CI 74192 possui uma entrada de limpeza ativa
_______________________ (ALTA, BAIXA).
27. Determine a frequência de saída nos pontos B, C e D da Figura 8-16. 28. O CI 7493 representa um dispositivo síncrono divisor por 2, divisor por 4
e divisor por _______________________ na Figura 8-16.

5 V SAÍDAS
5 ? ? ?
11 D C B
Entrada QD
1 8
Entrada B QC
9
400 Hz QB
Contador
(7493)
2
R0 (1)
3
R0 (2)
GND
10

Figura 8-16  Contador mencionado no enunciado das questões 27 e 28 do Teste.

Página 248
Complete as frases utilizando as palavras adequadas. 34. Observe a Figura 8-18. O pino de reinicialização é __________ (assín‑
crono, síncrono) e sobrescreve os estados de todas as demais entradas
29. Observe a Figura 8-17. O CI 74HC393 possui dois contadores no CI 74HC193.
___________________ (binários de quatro bits, de década).
35. Observe a Figura 8-18. As saídas do CI 74HC193 são denominadas (D0-
30. Observe a Figura 8-17. O pino de reinicialização (MR) no contador D3, Q0-Q3).
74HC393 representa uma entrada ativa-_____________ (ALTA, BAIXA).
36. Observe a Figura 8-20. Cite a sequência de contagem binária desse cir‑
31. Observe a Figura 8-17. As entradas de clock do contador 74HC393 são cuito contador.
disparadas por uma transição do pulso de nível _________________
(ALTO para BAIXO, BAIXO para ALTO). 37. Observe a Figura 8-20. Qual é a finalidade da porta NAND de três entra‑
das neste circuito contador?
32. O circuito da Figura 8-19 é um contador _________________ (assín‑
crono, síncrono) mod-_______________________. 38. Observe a Figura 8-17(a). Como se explica a ausência do símbolo “>”
próximo às entradas de clock se os contadores 74HC393 são disparados
33. Observe a Figura 8-18. O CI 74HC193 é um contador crescente/decrescen‑ pela borda?
te de quatro bits do tipo ____________________ (assíncrono, síncrono).

Página 250
Complete as frases utilizando as palavras adequadas. 45. O pino DIS (desativar clock) no CI 4553 possui a mesma função da entra‑
da LE (bloqueio ativado) (V ou F).
39. O CI 4553 possui um dispositivo modificador de formas de onda, dois
46. Quando a entrada LE é ativada com um nível ALTO, os últimos dados no
_____________ (somadores, contadores) BCD, três latches de quatro
contador BCD são bloqueados na saída dos latches, embora o contador
bits, um oscilador de varredura e um display ___________________
ainda seja capaz de realizar a contagem crescente à medida que mais
(multiplexado, de deslocamento).
pulsos são aplicados (V ou F).
40. O pino de reinicialização mestre (MR) no CI 4553 é uma entrada
47. Observe a Figura 8-22. A finalidade do capacitor C 1 é
___________ (ativa-ALTA, ativa-BAIXA) que _____________ (reini‑
cializa todas as saídas do contador para 0, inicializa todas as saídas do _______________________ (desacoplar a entrada da saída, ajustar a
contador em 1) quando está ativada. frequência de varredura do multiplexador).

41. A entrada CLK do contador 1s do CI 4553 é disparada por uma transição 48. Observe a Figura 8-22. O CI _______________________ (4000, 4553)
do pulso de nível _______________________ (ALTO para BAIXO, BAI‑ converte a entrada BCD em código de sete segmentos, de modo que os
XO para ALTO). segmentos corretos do display são acesos.

42. Todos os três contadores BCD no CI 4553 utilizam disparo pela 49. Observe a Figura 8-22. O CI _______________________ (4543, 4553)
_______________________ (borda positiva, borda negativa) para in‑ possui um display multiplexado integrado, que por sua vez aciona o
crementar a contagem no dispositivo. display correto à medida que os dados BCD corretos são transferidos
para o decodificador.
43. O pino LE (bloqueio ativado) no CI 4553 é uma entrada
_______________________ (ativa-ALTA, ativa-BAIXA). 50. Qual é a faixa completa de números (contagem crescente em números
decimais) que o contador 4553 pode exibir nos displays da Figura 8-22?
44. Os dados de três contadores são transferidos pelos latches
que se comportam como transparente quando a entrada LE é
_______________________ (ALTA, BAIXA).
Página 255
Complete as frases utilizando as palavras adequadas. 55. Observe a Figura 8-25. A contagem no display é incrementada quando a
saída do inversor Schmitt trigger muda do nível __________________
51. Observe a Figura 8-23(b). O _______________________ (decodifica‑ (ALTO para BAIXO, BAIXO para ALTO).
dor, módulo interruptor) é o dispositivo que realiza a codificação nesse
56. Observe a Figura 8-23(b). A contagem no display é incrementada quan‑
circuito.
do a abertura no disco codificador ________________ (atravessa, dei‑
52. Observe a Figura 8-24(a). O diodo no lado emissor do módulo interrup‑ xa) o módulo interruptor.
tor emite luz ______________ (infravernelha, ultavioleta).
57. Observe a Figura 8-25. O CI 74192 opera como um contador
53. Observe a Figura 8-24(a). O _______________________ (fototransis‑ _______________________ (de década, mod-16) nesse circuito e
tor, transistor de germânio) no lado detector do módulo interruptor é também _______________________ (decodifica a contagem, arma‑
sensível à luz infravermelha e não é disparado pela luz branca do am‑ zena a contagem temporariamente).
biente (V ou F).
54. Observe a Figura 8-23(b). O sensor ótico utilizado por esse sistema é do
tipo ________________ (reflexivo, com ranhuras).

Página 257
Complete as frases utilizando as palavras adequadas. 59. Observe a Figura 8-27. Como se gera um número aleatório anteriormen‑
te aos palpites?
58. Observe a Figura 8-27. Se o contador binário armazena o número 1001
60. Observe a Figura 8-27. O CI temporizador 555 é utilizado como um
e o palpite é 1011, o LED de cor _____________ acendera, indicando
_______________ multivibrador (monoestável, astável).
que o palpite é _______________________ (correto, muito alto, mui‑
to baixo). 61. Observe a Figura 8-30. Determine a cor do LED de saída que é aceso em
cada intervalo de tempo (t1 a t6).

5 V

SAÍDA
1 0 1 0 1 1
A0 VCC A  Bin
0 1 0 0 1 1 A1
A  Bout
A2 Vermelho
1 1 1 1 0 0
A3
1 1 0 1 0 1

t1 t2 t3 t4 t5 t6 A  Bout
Verde
Comparador
1 1 0 0 1 1 de magnitude
B0 de 4 bits
0 0 1 1 1 1 B1 (74HC85)
A  Bout
Amarelo
B2
1 1 1 1 0 0
B3 A  B
in GND A  Bin
150 
1 1 0 0 0 0

Figura 8-30  Comparador de magnitude mencionado no enunciado da Questão 61 do Teste.

Página 261
Complete as frases utilizando as palavras adequadas. 64. Observe a Figura 8-32. O CI 4553 registra o número de rotações do eixo
contando o número de pulsos aplicados na entrada _______________
62. Um instrumento que mede a velocidade angular de um eixo girante em (CLK, MR) do contador BCD de três dígitos.
rotações por minuto (rpm)é denominado _______________________
65. Observe a Figura 8-32. O pulso de disparo negativo inicialmente
(tacômetro, medidor VU).
_______________________ (reinicializa o contador para 00010, inicia‑
63. Observe a Figura 8-32. O dispositivo de interfaceamento utilizado pelo ta‑ liza o contador em 11110), de modo que então o CI ______________
cômetro para converter a rotação do eixo em pulsos digitais é denomina‑ (555, 4543), utilizado como MV com disparo único, emite um pulso de
do _______________________ (chave de efeito Hall, codificador ótico). contagem crescente de 6 segundos.
66. Observe a Figura 8-32. Se a velocidade constante no eixo é 2350 rpm, 69. Observe a Figura 8-32. Os três transistores NPN (Q 1, Q2 e Q3)
quantos pulsos serão contados e acumulados pelos contadores BCD do podem ser entendidos como dispositivos que acionam o
CI 4553 e exibidos depois que o pulso de contagem crescente com 6 _______________________(display, decodificador) durante a multi‑
segundos de duração assumir nível ALTO? plexação.
67. Observe a Figura 8-32. Imediatamente após o pulso de con‑ 70. Observe a Figura 8-32. O componente externo que permite o ajuste da
tagem crescente com 6 segundos de duração, a entrada LE é frequência do display multiplexado é __________.
_______________________ (ativada, desativada) por um ní‑ 71. Observe a Figura 8-32. O CI ____________________ (4543, 4553) de‑
vel ALTO e a contagem acumulada é armazenada nas entradas do codifica e aciona os segmentos dos displays a LEDs.
_______________________ (display multiplexado, modulador de
pulso) do CI 4553.
68. Observe a Figura 8-32. O ___________________(contador, display
multiplexado) do CI 4553 permite o acionamento rápido dos três dis-
plays de sete segmentos de forma alternada.

Página 265
Complete as frases utilizando as palavras adequadas. 74. Observe a Figura 8-33. Os pinos 2 e 7 que correspondem às entra‑
das _______________ dos flip-flops devem possuir níveis lógicos
72. Observe a Figura 8-33. Os pinos 4, 9, 12 e 16 que correspon‑ __________________ (ALTOS, BAIXOS) nesse circuito.
dem às entradas J e K dos flip-flops devem possuir níveis lógicos
75. Observe a Figura 8-33. A falha nesse circuito foi atribuída ao pino nú‑
____________________ (ALTOS, BAIXOS) nesse circuito.
mero ___________________, de modo que o respectivo nível lógico
73. Observe a Figura 8-33. Os pinos 3 e 8 que correspondem às entradas encontrava-se _______________________ quando deveria ser ALTO.
_______________________ dos flip-flops devem seguir a lógica im‑
posta pela chave de reinicialização.

Questões de revisão do capítulo – Página 266


Complete as frases utilizando as palavras adequadas. c. Quais devem ser as condições da entrada de reinicialização
8-1 Desenhe o diagrama lógico de um contador assíncrono crescente para que o CI 7493 seja capaz de realizar a contagem?
mod-8 utilizando três flip-flops J-K. Mostre os pulsos de entrada d. Este é um contador _______________________ (crescente,
CLK e três indicadores de saída C, B e A (sendo que o indicador C decrescente).
representa MSB). e. O CI 7493 possui um número de flip-flops igual a
8-2 Desenhe uma tabela (semelhante à Figura 8-1), mostrando a _______________________.
sequência de contagem binária e decimal do contador mod-8 da f. Qual é a finalidade da porta NAND no contador 7493?
Questão 8-1. 8-11 Observe a Figura 8-14 para responder os itens a até f que tratam
8-3 Desenhe as formas de onda (semelhantes à Figura 8-2(b)) do CI contador 74192:
mostrando oito pulsos CLK e as saídas (Q) de FF 1, FF 2 e FF 3 do a. Qual é o valor máximo que pode ser contado pelo dispositivo?
contador mod-8 da Questão 8-1. Considere que os flip-flops são b. Este é um contador _______________________ (assíncro‑
disparados pela borda negativa. no, síncrono).
8-4 Um contador _______________________ (assíncrono, síncro‑ c. Um nível lógico _______________________ (0, 1) é neces‑
no) é um circuito mais complexo. sário para reinicializar o contador para 0000.
8-5 Contadores síncronos possuem as entradas CLK conectadas em d. Este é um contador _______________________ (crescente,
_______________________ (série, paralelo). decrescente, crescente/ decrescente).
8-6 Desenhe o diagrama lógico de um contador assíncrono decres‑ e. Como é possível pré-ajustar as saídas do CI 74192 para 1001?
cente de quatro bits utilizando quatro flip-flops J-K. Mostre os f. Como se pode utilizar o contador para realizar uma contagem
pulsos de entrada CLK, a entrada PS e quatro indicadores de saída decrescente?
D, C, B e A. 8-12 Desenhe um diagrama (semelhante ao da Figura 8-15(a))
8-7 Se o contador assíncrono decrescente da Questão 8-6 reinicia a mostrando como é possível utilizar o CI 7493 como um contador
contagem continuamente, quais são os próximos valores após assíncrono de quatro bits (mod-16). Para isso, analise a Figura
0011, 0010 e 0001? 8-13.
8-8 Reprojete o contador de quatro bits da Questão 8-6 para contar 8-13 Observe a Figura 8-35. O contador 74192 encontra-se em modo
do número binário 1111 a 0000 e, então, interromper a contagem. de _______________________ (reinicialização, contagem
Utilize uma porta OR de quatro entradas ao circuito existente para crescente, carga) durante o pulso t1.
obter essa característica. 8-14 Determine a saída binária do CI contador 74192 após a aplicação de
8-9 Desenhe o diagrama de blocos (semelhante ao da Figura 8-12) cada um dos oito pulsos de entrada mostrados na Figura 8-35. Inicie
mostrando como dois contadores podem ser utilizados para o procedimento em t1 e encerre em t8.
obter uma saída de 1 Hz a partir de uma entrada de 100 Hz. 8-15 Observe a Figura 8-17 para responder os itens a até e que tratam
8-10 Observe a Figura 8-13 para responder os itens a até f que tratam do CI contador 74HC393:
do CI contador 7493: a. Este é um contador _______________________ (assíncro‑
a. Qual é o valor máximo que pode ser contado pelo dispositivo? no, síncrono).
b. Este é um contador _______________________ (assíncro‑ b. Este é um contador _______________________ (crescente,
no, síncrono). decrescente, crescente/ decrescente).
Dados 5 V SAÍDA BINÁRIA
1 0 0 1 8s 4s 2s 1s

1s VCC
A QD
2s
B QC
4s
C QB
ENTRADAS 8s Contador
D (74192) QA
1 1 1 1 1 0 1 1
Carga

t1 t2 t3 t4 t5 t6 t7 t8 Contagem
crescente
CLR
1 0 0 0 0 0 0 0 GND

Figura 8-35  Circuito demonstrativo da aplicação de flip-flops J-K.

c.  Os pinos MR correspondem a entradas ati‑ 8-18 Observe a Figura 8-36. Determine a saída binária do contador
vas-_____________ (ALTAS, BAIXAS) __________ (assíncro‑ 74HC193 após cada pulso de t1 a t8.
nas, síncronas) que reinicializam as saídas. 8-19 Observe a Figura 8-21. A entrada CLK do CI contador 4553 é
d.  Cada contador possui quatro flip-flops disparado quando há uma transição do pulso de entrada do nível
_______________________ (R-S, T). _______________________ (ALTO para BAIXO, BAIXO para
e. Este é um contador _______________ (CMOS, TTL). ALTO).
8-16 Observe a Figura 8-18 para responder os itens a até e que tratam 8-20 Observe a Figura 8-21. Determine se cada uma das entradas do CI
do CI contador 74HC193: contador 4553 a seguir é ativa-ALTA ou ativa-BAIXA.
a. Quando o pino MR é ativado com um nível lógico ______ a. Entrada de desativação.
(ALTO, BAIXO) ________, todas as saídas são reinicializadas b. Entrada de reinicialização mestre.
para ____________________ (0, 1). c. Entrada de ativação de bloqueio.
b. Este é um contador _______________________ (assíncro‑ 8-21 Observe a Figura 8-21. Determine se cada uma das saídas do CI
no, síncrono). contador 4553 a seguir é ativa-ALTA ou ativa-BAIXA.
c. Dados paralelos das entradas (D0 a D3) são transferidos para a. Saída DS1.
as saídas (Q0 a Q3) quando a entrada _________________ é b. Saída DS2.
ativada com um nível BAIXO. c. Saída DS3.
d. Quando o sinal de clock é aplicado ao pino CPU, o nível do 8-22 Observe a Figura 8-22. Se a entrada MR do CI 4553 torna-se ALTA,
pino CPD deve ser mantido em _______________________ o que ocorre com os dados existentes nos contadores?
(15 V, GND). 8-23 Observe a Figura 8-22. O capacitor externo C1 está associado ao
-17 Observe a Figura 8-36. Cite os modos de operação do contador
8 _____________________ (contador, oscilador de varredura e
74HC193 durante cada pulso de t1 a t8 (utilize os termos carga display multiplexado) do CI 4553.
paralela, contagem crescente e contagem decrescente).

SAÍDA BINÁRIA
5 V 8s 4s 2s 1s

ENTRADAS
VCC
0 1 0 1 PL Q3

0 D0 Contador Q2

1 D1 Q1
1 D2
Q0
0 D3

1 t6 t7 t8 CPD

(74HC193)

t1 t2 t3 t4 t5 1 CPU

MR
GND

Figura 8-36  Contador mencionado no enunciado das Questões de revisão do capítulo.


8-24 Observe a Figura 8-22. Os 12 latches do CI 4553 tornam-se 8-36 Observe a Figura 8-32. Cada rotação do eixo é convertida em
_______________________ (bloqueados, transparentes) quan‑ quatro pulsos que são aplicados à entrada CLK do CI contador
do a entrada LE é BAIXA. 4553. (V ou F)
8-25 Observe a Figura 8-22. O CI decodificador 4553 é associado ao 8-37 Observe a Figura 8-32. Quais são os dois fatos que ocorrem quan‑
acionamento dos segmentos, enquanto os três transistores NPN do há um pulso de disparo negativo?
estão associados ao acionamento dos displays. (V ou F) 8-38 Observe a Figura 8-32. Quando a saída do MV com dis‑
8-26 Observe a Figura 8-23(b). O dispositivo que percebe a abertura no paro único torna-se BAIXA por 6 segundos, o CI 4553
disco codificador e envia um sinal ao dispositivo modificador de _______________________ (conta os pulsos de entrada, bloqueia
forma de onda é denominado _______________________. (armazena) os dados nas saídas dos contadores).
8-27 Observe a Figura 8-23(b). O codificador ótico localizado acima do 8-39 Observe a Figura 8-32. O _______________________ (display
disco codificador é do tipo _______________________ (reflexi‑ multiplexado, modificador de forma de onda) no CI 4553 coordena
vo, com ranhuras). o acionamento dos três displays de sete segmentos a LEDs em
8-28 Observe a Figura 8-24(b). O módulo interruptor H21A1 possui uma sequência rápida alternada, de modo que apenas um display
um(a) ______________________ no lado emissor e um foto‑ é ligado por vez.
transistor no lado detector do sensor ótico. 8-40 Observe a Figura 8-32. Se o CI decodificador/driver 4543 é
8-29 Observe a Figura 8-25. O dispositivo que modifica a forma de onda responsável por acionar segmentos do display, então os três
neste circuito é o CI _______________________ (7414, 74192). transistores PNP (Q1, Q2 e Q3) são responsáveis por acionar o
8-30 Observe a Figura 8-25. O dispositivo que atua como um contador _______________________ (display, oscilador).
de década nesse circuito é o CI _______________________ 8-41 Observe a Figura 8-32. A finalidade do capacitor externo C1 é
(7447, 74192). desacoplar os circuitos internos do CI contador 4553 do terminal
8-31 Observe a Figura 8-25. O CI 7447 é um decodificador/driver que de terra (GND). (V ou F)
converte os dados BCD em código _______________________ 8-42 Observe a Figura 8-32. Em um determinado instante,
e aciona o display. apenas uma saída DS do CI contador 4553 possui nível
8-32 Observe a Figura 8-26(b). O disco (que possui listras brancas _______________________ (ALTO, BAIXO) durante certo
e pretas) é um disco codificador utilizado por um sensor ótico intervalo de tempo para acionar os respectivos transistor NPN e
_______________________ (com ranhuras, do tipo reflexivo). display.
8-33 Observe a Figura 8-29. Os dois CIs comparadores de magnitude 8-43 Observe a Figura 8-32. Quando a entrada
74HC85 estão _______________________ (conectados em _______________________ (CLK, LE) assume nível ALTO, os
cascata, subdivididos) para comparar dois números binários de dados armazenados nos contadores BCD são bloqueados nas
____________________ bits. entradas do display multiplexado, enquanto os contadores conti‑
8-34 Observe a Figura 8-37. Determine a cor do LED de saída que nuam a contagem de pulsos.
acenderá para cada período de tempo (de t1 a t6). 8-44 Um _______________________ (testador de CIs, gerador de
8-35 Um tacômetro é um instrumento que mede a velocidade de pulsos) é um instrumento capaz de injetar um sinal em circuito.
rotação de um eixo em rotações por minuto. (V ou F)

5 V

SAÍDA
1 0 1 1 0 0
A0 VCC A  Bin
0 0 1 0 1 1 A1
A  Bout
A2 Vermelho
1 1 1 0 0 0
A3 Comparador
de magnitude
1 0 1 0 1 0
de quatro bits

t1 t2 t3 t4 t5 t6 A  Bout
Verde
(74HC85)
0 0 1 1 1 1
B0
0 0 1 1 1 1 B1
A  Bout
Amarelo
B2
0 0 1 1 1 1
B3 A  B
in GND A  Bin
150 
1 1 1 1 0 0

Figura 8-37  Comparador de magnitude de quatro bits mencionado no enunciado das Questões de revisão do capítulo.
Respostas dos testes – Página 267
1. Dois. 38. Os fabricantes utilizam representações distintas para simbologia
2. 4. e nomenclatura.
3. Mudança de estado. 39. Contadores, multiplexado.
4. Pulso t1500; Pulso t2501; Pulso t3510; Pulso t4511; Pulso t5500; 40. Ativa-ALTA, reinicializa todas as saídas do contador para 0.
Pulso t6501. 41. ALTO para BAIXO.
5. Assíncrono. 42. Borda negativa.
6. Assíncrono, 5. 43. Ativa-ALTA
7. Pulso t15111. Então, o valor é reinicializado para 000 antes 44. BAIXA.
do pulso t2. Pulso t25001; Pulso t35010; Pulso t45011; Pulso 45. F.
t55100; Pulso t65000. 46. V.
8. Síncrono. 47. Ajustar a frequência de varredura do multiplexador.
9. Paralelo. 48. 4543.
10. Mudança de estado. 49. 4553.
11. Todos os flip-flops mudam de estado. 50. De 000 a 999.
12. FF 3. 51. Módulo interruptor.
13. Mudança de estado. 52. Infravermelha.
14. ALTO para BAIXO. 53. Fototransistor.
15. Apenas FF 1 muda de estado. 54. Com ranhuras.
16. Pulso t1500; Pulso t2511; Pulso t3510; Pulso t4501; Pulso t5500; 55. BAIXO para ALTO.
Pulso t6511. 56. Atravessa.
17. Decrescente. 57. De década, armazena a contagem temporariamente.
18. BAIXO, manutenção. 58. Vermelha, muito alto.
19. ALTO, mudança de estado. 59. Apertar e liberar a chave SW1.
20. 1000. 60. Astável.
21. 2. 61. t15verde; t25vermelha; t35amarela; t45vermelha; t55verde;
22. 0000 (reinicialização). t65vermelha.
23. Crescente, quatro. 62. Tacômetro.
24. De década, síncrono. 63. Chave de efeito Hall.
25. 5. 64. CLK.
26. ALTA. 65. Reinicializa o contador para 00010, 555.
27. Ponto B5200 Hz. Ponto C5100 Hz. Ponto D550 Hz. 66. 235.
28. 8. 67. Ativada, display multiplexado.
29. Binários de quatro bits. 68. Display multiplexado.
30. ALTA. 69. Display.
31. ALTO para BAIXO. 70. C3 ou capacitor C3.
32. Assíncrono, 16. 71. 4543.
33. Síncrono. 72. ALTOS.
34. Assíncrono. 73. CLR.
35. Q0Q3. 74. De pré-ajuste (assíncronas), ALTOS.
36. 0001, 0010, 0011, 0100, 0101, 0110 (de 1 a 6 no sistema decimal). 75. 7, flutuante.
37. Pré-ajustar o contador em 0001 após a contagem mais alta cor‑
respondente a 0110.

Você também pode gostar