Você está na página 1de 3

UNIVERSIDAD PRIVADA BOLIVIANA

FACULTAD DE INGENIERÍA Y ARQUITECTURA


CARRERA: ELECTROMECÁNICA, ELECTRÓNICA Y TELECOMUNICACIONES
ASIGNATURA: ELECTRÓNICA APLICADA I
DOCENTE: ING. CARLOS LÓPEZ M.

PRÁCTICA # 5

1.- Utilice el amplificador de la figura 1 con R1 = 20 K, R2 = 3 K ohm, Rc = RL = 1 K ohm, RE =200 ohm, y:


ß = 100 y Vcc = 20 V, encuentre:

a) La posición del punto de operación Q.


b) La variación máxima de la corriente de colector icmáx.
c) La variación máxima de la tensión Vo pico a pico sin distorsión.
d) El gráfico de la forma de onda de ic en función del tiempo. .

Figura 1.

Nota: El condensador conectado en paralelo con RE se usa para incrementar la corriente alterna de colector a
emisor y en análisis ca dicho condenador elimina la acción de RE y se conoce como condensador de paso o
de refuerzo (desacople).

Resp.: a) IBQ = 84.07 uA, IcQ = 8.4 mA, VCEQ = 9.91 V ; b) Icmáx = 28.22 mA ;
c) Vo p-p sin distorsión = 6.98 V

2.- Diseñe un amplificador Emisor Común como el mostrado en la figura 2 que cumpla con Av = -60, Ai =
-20, considere ß de 200, Rc = RL = 6 KΩ y Vcc = 12 V. Determine el valor de RE, R1 y R2, Zi=Ren y la
máxima variación simétrica en la tensión de salida Vo p-p sin distorsión.

Figura 2.

Resp: RE = 30 Ω, R1 = 40 KΩ, R2 = 2.67 KΩ, Zi = 2 KΩ, Vo p-p = 7.12 V.


3.- Diseñe un amplificador JFET Fuente Común mostrado en la figura 3 que tenga una RL de 10 KΩ, VDD =
12 V, Zi = 500 KΩ, y Av = -2. Seleccione el punto Q en VDSQ = 6 V, VGSQ = -1 V, IDQ = 1 mA y gm = 2.5
mS.

Figura 3.

Resp.: R1 = 27 Mohm; R2 = 509 Kohm; RD = 4.78 Kohm; Rs = 1.22 Kohm; Ai = -100

4.- Diseñe un amplificador MOSFET Fuente Común mostrado en la figura 4 que tenga una R L de 100 KΩ,
VDD = 25 V, Zi = 500 KΩ, y Av = -2. Seleccione el punto Q en V DSQ = 12 V, VGSQ = 1.3 V, IDQ = 3.5 mA. Del
MOSFET: VGS(TH) = 0.9 V, k = 60 mA/V2 y gm = 25 mS.

Figura 4.

5.- Para el circuito amplificador de dos etapas mostrado en la figura 5, determine R 11, R12, R21, R22 de manera
que la salida Vo pueda experimentar máxima variación o excursión simétrica. En la etapa 1, se requiere lograr
una ganancia de tensión Av de -12 y en la etapa 2 con el amplificador JFET Fuente Común de canal n, que
cumpla con Zi = 10 KΩ, y Av = -2. Seleccione el punto Q en V DSQ = 6 V, VGSQ = -1 V, IDQ = 1 mA y gm = 2.5
mS.

Figura 5.
6.- Para el circuito mostrado en la figura 6, halle la salida Vo en función de la(s) entrada(s).

Figura 6.
Respuesta:

7.- Diseñe un circuito operacional con el amplificador operacional y resistencias que cumpla con la ecuación:

FECHA DE ENTREGA: Lunes 16 de septiembre de 2019

Você também pode gostar