Você está na página 1de 8

1.

Definir el concepto de contador digital, analice su funcionamiento y mencione los


tipos característicos de los contadores según la sincronización con la señal de reloj
(Clk) y analizar cada uno de ellos (Los circuitos y sus características, tablas de
estados y diagramas de tiempo).

Existen diversos tipos de contadores TTL y CMOS, básicamente son Circuitos


secuenciales, los cuales se implementan utilizando latch o flip flop; que configurados de
cierto modo (sincrono o asincrono) nos permiten obtener la secuencia de codigos deseada.
Existen diersos modos de configuración de estos circuitos secuenciales, se tiene el
contador ascendente, descendente, o escalonado; todos ellos se los puede obtener de una
configuración sincrona o asincrona.

a) Contadores asíncronos

Este tipo de contadores donde cada salida del flip-flop sirve como señal de entrada CLK
para el siguiente flip-flop, estos contadores no cambian de estado todos juntos por lo que
se dice que no están en sincronía, solo el primer flip flop responde a los pulsos del reloj
,luego para que al segundo flip-flop responda debe esperar que el primer flip-flop cambie
de estado, y para que el tercer flip-flop se complemente debe esperar que el segundo flip-
flop cambie de estado, y así sucesivamente con los demás flip-flop. Por lo tanto existe un
leve retraso entre las respuestas de cada flip-flop, en los ff modernos este retraso es
relativamente corto va del orden de los 10-40nsg.
. En el diagrama lógico se muestra un contador asíncrono binario ascendente de tres bits
diseñado a partir de flip-flop J-K en configuración toggle con disparo por borde de subida.
Debido a que posee tres flip-flop, su ciclo básico se compone de ocho estados que van
desde cero (000) hasta siete (111) en forma secuencial y repetitiva.
b) Contadores síncronos paralelos.

El problema que se encuentra en los contadores de rizo es ocasionado por los retrasos
acumulados en la propagación de los flip-flops dicho de otra manera no todos los flip-
flops cambian en sincronía con los pulsos de entrada. Estas limitaciones pueden superarse
con el uso de contadores síncronos o paralelos, en el que todos los flip flops se disparan
en forma simultanea (en paralelo) por medio de los pulsos de reloj. Ya que los pulsos de
entrada se aplican a todos los flip-flops debe utilizase algún medio para controlar cuando
un flip-flops se dispare o permanezca inalterado por un pulso de reloj. Esto se logra
utilizando la entradas J y K que en la siguiente figura para un contador MOD 16 de 4 BIT.

2. Describir las características especificas de los contadores : Contadores asíncronos,


sincronos. y sus aplicaciones.

Un contador asincrono es aquel en donde cada salida del flip-flop sirve como señal de
entrada CLK para el siguiente flip-flop, estos contadores no cambian de estado todos
juntos por lo que se dice que no están en sincronía, solo el primer flip flop responde a los
pulsos del reloj ,luego para que al segundo flip-flop responda debe esperar que el primer
flip-flop cambie de estado, y para que el tercer flip-flop se complemente debe esperar que
el segundo flip-flop cambie de estado, y así sucesivamente con los demás flip-flop. Por
lo tanto existe un leve retraso entre las respuestas de cada flip-flop, en los ff modernos
este retraso es relativamente corto va del orden de los 10-40nsg. Estas limitaciones
pueden superarse con el uso de contadores síncronos o paralelos, en el que todos los flip
flops se disparan en forma simultanea (en paralelo) por medio de los pulsos de reloj.
3. De los manuales técnicos obtener los IC TTL y CMOS que cumplen con las
funciones de contadores, analice brevemente las tabla de verdad, diagramas de
tiempo. Y funcionamiento.

A.- CONTADOR BINARIO DE 4 BITS TTL 7493.

El contador 7493 utilizan 4 flip-flops JK en modo de conmutación, con entradas de reloj


ÇP0 y ÇP1 en donde ÇP1 es la entrada de reloj del segundo flip-flop por lo que para
formar un contador de 4 bits mod-16 hay que conectar la salida del primer flip-flop de
manera externa (puente) con la entrada ÇP1, quedando ÇP0 como la entrada de reloj del
contador.
También tiene dos entradas de reset (MR1 y MR2) las cuales no se deben dejar
desconectadas (flotando) porque, como estas se activan en ALTA, al estar flotando toman
un nivel ALTO lo que mantendría en reset al contador.

Contador 7493

B.- CONTADOR CMOS 74HC393

El CI 74HC393 es un doble contador binario de 4 bits. Esta construido a base del flip-
flop T. Las entradas de reloj (1ÇP y 2ÇP) son activadas por flanco posterior, o sea, en la
transicion de ALTO a BAJO del pulso de reloj.
Las entradas de reset (1MR y 2 MR) del maestro en el contador se activan en nivel ALTO,
las salidas se etiquetan desde Q0 a Q3, siendo Q0 el LSB y, Q3 el MSB del numero
binario de 4 bits. Requiere una fuente de alimentacion de 5V DC y viene en un CI DIP
de14 patillas.

Figura 14: Diagrama lógico del contador CMOS 74HC393

C.- CONTADOR CMOS CI 74HC193

El CI 74HC193 es un contador reversible síncrono de 4 bits preinicializable como lo


muestra la hoja de datos.
Figura 16: Contador CMOS 74HC193

Tiene 2 entradas de reloj (CPU y CPD), que se activan en la transición del nivel BAJO al
ALTO del pulso de reloj, la entrada CPU es para la cuenta ascendente (UP) y la entrada
CPD es para la cuenta descendente (D), por lo que dependiendo si el contador que se
necesite se conecta al nivel alto o +5V.
Los modos de operación del contador CMOS 74HC193 se muestran en la tabla de verdad
5. El modo de reset borra asíncronamente las salidas (Q0 a Q3) al binario 0000
activándose en ALTO el cual puede ser un pulso de corta duración.
Las entradas de carga de datos en paralelo (D0 a D3) se utilizan para programar un número
en binario desde donde se quiere que empiece a contar de nuevo al activar la entrada de
carga en paralelo (P)) con un nivel BAJO y los datos son transferidos asíncronamente a
las salidas (Q0 a Q3). Las salidas de arrastre TÇ5 y TÇÐ generan un pulso negativo, para
la conexión en cascada de contadores, ya sea en forma ascendente o en forma descendente
la cuenta de estos.
El contador 74HC193 viene en un DIP de 16 patillas y opera con una tensión de
alimentación de +5V DC.

D.- EL CD4029 es un contador sincrónico "Up-Down", Contador Progresivo/Regresivo,


Preajustable, Binario/Década
Es un contador de 4 bits que opera como década (0000 a 1001), tanto en el sentido
creciente como decreciente.
Además de la entrada normal de clock (información de tipo serie) posee 4 entradas
disponibles para información paralela. Esas entradas permiten que el contador sea
cargado con un determinado dato (número binario) e inicie a partir de allí la cuenta.
4. Cual es la diferencia entre un contador asíncrono y un contador sincrono; así
como la diferencia entre un contador convencional y un contador escalador; muestre
circuitos prácticos para explicarlos..

La diferencia es que en un contador asincrono la salida de cada flip flop sirve como
entrada de reloj del siguiente, mientras que en in cintador sincrono, las entradas de relos
se activan simultaneamete en cada FF, conectados en paralelo. Un contador escalador es
aquel que esta configurado para generar una secuencia desordenada de codigos (en esta
secuencia solo se puede utilizar un codigo en binario a la vez).
5. Diseñar un contador asíncrono utilizando FF´s de tipo JK, de modulo 16, 12,
10, 6.

a)

b)

c)

d)
6. Diseñar un contador descendente modulo 13, utilizando FF´s tipo D.

7. Diseñar un contador UP/DOWN modulo 10; utilizando FF´s de tipo JK y tipo D.

U7:C
9 U5:D
10 8 12
11 11
13
7411
7432
U7:B
3
4 6
5
U5:C
7411 9
8
10
U7:A
D1 1 7432
2 12
13
D2 D3
LED-YELLOW
7411

LED-YELLOW LED-YELLOW

U1:A U1:B U2:A U2:B


2

D4
4 15 9 11 4 15 9 11
S

J Q J Q J Q J Q
1 6 1 6 LED-YELLOW
CLK CLK CLK CLK U8:A
16 14 12 10 16 14 12 10 1
K Q K Q K Q K Q
R

3
2
3

7476 7476 7476 7476


7432

1 U3:A
13

2
6
U4:D 4 U5:A
5

5 1
1 U4:A U4:C
7404
74HC21 3
3

12

7404 2
1 2 U4:B 9 U3:B
6

7404 10 7432
8
7404
4

12
13
74HC21

U6:A
1
3 U5:B
2 4
6
7408 5
U6:B
4 7432
6
5

7408

U6:C
9 U8:B
8 4
10 6
5
7408
7432
U6:D
12
11
13

7408
UNIVERSIDAD
NACIONAL DEL
CALLAO
E.P. Ingeniería Electrónica
Facultad de Ingeniería Eléctrica y Electrónica

INFORME PREVIO 4

Asignatura: Sistemas digitales

Docente: Utrilla Salazar Darío

Alumno : Costa Ortega Branco Rafael


1623206011

2019-V

Você também pode gostar