Você está na página 1de 27

20/10/2019 Evaluación: Evaluacion final - Escenario 8

Evaluacion final - Escenario 8

Comenzado: 20 de oct en 20:10

Instrucciones de la evaluación

https://poli.instructure.com/courses/11381/quizzes/41529/take 1/27
20/10/2019 Evaluación: Evaluacion final - Escenario 8

https://poli.instructure.com/courses/11381/quizzes/41529/take 2/27
20/10/2019 Evaluación: Evaluacion final - Escenario 8

Pregunta 1 5 ptos.

Los circuitos combinacionales ven sus salidas afectadas directamente por los valores en las entradas. La relación
entre las entradas y las salidas de un circuito combinacional se pueden analizar mediante sus tablas de verdad. Dado
el siguiente circuito combinacional:

Es posible afirmar que su funcionamiento es equivalente al de:

Una compuerta XOR

Una compuerta XNOR.

Una compuerta Negativa-OR.

Una compuerta OR

Pregunta 2 5 ptos.

https://poli.instructure.com/courses/11381/quizzes/41529/take 3/27
20/10/2019 Evaluación: Evaluacion final - Escenario 8

Los flip-flops son circuitos multivibradores, que oscilan entre dos estados. El cambio de estado depende tanto de las
entradas de datos, como de los cambios en los pulsos de la entrada de control (CLK). El control puede darse por
pulsos positivos o negativos, según la construcción interna del flip-flop. Para el siguiente flip-flop, dadas las señales en
las entradas J, K y CLK

Es posible afirmar que la salida tomará la forma:

https://poli.instructure.com/courses/11381/quizzes/41529/take 4/27
20/10/2019 Evaluación: Evaluacion final - Escenario 8

Pregunta 3 5 ptos.

Junto con los contadores, los registros de desplazamiento son otra de las aplicaciones más usuales para los circuitos
secuenciales. En estos, una señal se desplaza por el circuito, según su construcción.

A un registro de desplazamiento con entrada en serie y salida en paralelo de 4 bits se le aplica una señal en su
entrada:

¿Cuál es la gráfica en la salida?

https://poli.instructure.com/courses/11381/quizzes/41529/take 5/27
20/10/2019 Evaluación: Evaluacion final - Escenario 8

Pregunta 4 5 ptos.

Una de las aplicaciones en las que más se utilizan los flip-flops es en el diseño de contadores, bien sea de tipo
síncrono o asíncronos. Dado el siguiente circuito:

Es posible afirmar que se trata de un:

Contador asíncrono con módulo 7.

Contador síncrono de 4 bits.

Contador asíncrono de 4 bits (módulo 16).

Contador asíncrono con módulo 10.

Pregunta 5 5 ptos.

https://poli.instructure.com/courses/11381/quizzes/41529/take 6/27
20/10/2019 Evaluación: Evaluacion final - Escenario 8

Las máquinas de estado se pueden representar mediante sus diagramas de estado, o mediante las tablas de
transiciones correspondientes. Dado la siguiente máquina de Mealy:

Se podría decir que una de las siguientes filas NO corresponde con el diagrama:

https://poli.instructure.com/courses/11381/quizzes/41529/take 7/27
20/10/2019 Evaluación: Evaluacion final - Escenario 8

Pregunta 6 5 ptos.

Un programa de computador hace uso de apuntadores para almacenar las direcciones en memoria de variables,
estructura, funciones, entre otros. Dichas direcciones son mostradas normalmente en formato hexadecimal.

Al leer dos direcciones en memoria, el computador le entrega la siguiente información AA2C0200 y AA2C0300. Se
puede decir que las dos direcciones:
https://poli.instructure.com/courses/11381/quizzes/41529/take 8/27
20/10/2019 Evaluación: Evaluacion final - Escenario 8

Se pueden representar en binario como: 10101010 00101100 00000010 00000000 y 10101010 00101100 00000011 00000000

Son direcciones de 32 bits, separadas 100 posiciones una de la otra

Tienen una longitud de 32 bytes, y se diferencian únicamente en un bit.

Son contiguas y tienen una extensión de 32 bits.

Pregunta 7 5 ptos.

Los multiplexores, además de ser usados para la selección de datos, pueden funcionar como generadores de
funciones lógicas. Partiendo de una tabla de verdad, se seleccionan los mintérminos y se ponen a un nivel de voltaje
ALTO (Conectados a VCC) Las demás entradas se ponen en BAJO (Conectados a tierra). De esta manera, al poner
en las entradas de selección la combinación adecuada, se puede ver el resultado en la salida. En el siguiente
diagrama, se muestra un generador de funciones lógicas, con la entrada de selección en 000:

https://poli.instructure.com/courses/11381/quizzes/41529/take 9/27
20/10/2019 Evaluación: Evaluacion final - Escenario 8

¿Qué valor habrá en las salidas, si la entrada de selección en el multiplexor se pone en 011?

Y0 está en 0 y Y1 está en 0.

Y0 está en 0 y Y1 está en 1.

Y0 está en 1 y Y1 está en 0.

Y0 está en 1 y Y1 está en 1.

https://poli.instructure.com/courses/11381/quizzes/41529/take 10/27
20/10/2019 Evaluación: Evaluacion final - Escenario 8

Pregunta 8 5 ptos.

Las compuertas NAND y NOR tienen la particularidad que pueden ser usadas como compuertas universales. Esto
quiere decir que, usando un solo tipo de compuerta, es posible generar las funciones básicas AND, NOT y OR. A partir
de estas compuertas básicas es posible construir circuitos más complejos.

El siguiente esquema se ha desarrollado usando únicamente compuertas NOR:

¿Cuál es la funcionalidad de este circuito?

Es un circuito multiplexor con una línea de datos y una de selección.

https://poli.instructure.com/courses/11381/quizzes/41529/take 11/27
20/10/2019 Evaluación: Evaluacion final - Escenario 8

Es un circuito comparador.

Es un circuito semi-sumador con acarreo.

Es un circuito decodificador de binario a decimal.

Pregunta 9 5 ptos.

Los circuitos combinacionales están conformados por la unión de diferentes compuertas lógicas, que combinan sus
características para obtener una salida compuesta.

De acuerdo con la siguiente tabla de verdad (A y B son entradas, Y3-Y2-Y1-Y0 salidas) para el circuito decodificador:

¿Cuál de las siguientes afirmaciones es falsa?:

La salida Y1 se puede implementar utilizando una XNOR.

https://poli.instructure.com/courses/11381/quizzes/41529/take 12/27
20/10/2019 Evaluación: Evaluacion final - Escenario 8

La salida Y3 se puede implementar con una NAND y un inversor.

La salida Y2 se puede implementar con una AND y un inversor.

La salida Y0 se puede implementar con una NOR.

Pregunta 10 5 ptos.

Las máquinas de estado se pueden representar mediante sus diagramas de estado, o mediante las tablas de
transiciones correspondientes. Dado la siguiente máquina de Moore:

https://poli.instructure.com/courses/11381/quizzes/41529/take 13/27
20/10/2019 Evaluación: Evaluacion final - Escenario 8

Se podría decir que una de las siguientes filas NO corresponde con el diagrama:

Pregunta 11 5 ptos.

Todos los circuitos combinacionales vistos hasta ahora pueden ser representados mediante sus tablas de verdad.

De acuerdo con la siguiente tabla de verdad (A y B son entradas, Y1-Y0 salidas):


https://poli.instructure.com/courses/11381/quizzes/41529/take 14/27
20/10/2019 Evaluación: Evaluacion final - Escenario 8

El circuito es un conversor de código, de binario a BCD.

El circuito funciona como un comparador, con sus dos salidas características.

La salida Y0 se puede implementar con una XNOR.

El circuito es un sumador con acarreo.

Pregunta 12 5 ptos.

Los circuitos selectores (multiplexores) permiten escoger una de sus entradas y mostrarla en sus salidas, mientras que
los circuitos distribuidores (demultriplexores) hacen la tarea opuesta, distribuyendo sus entradas a una de varias
https://poli.instructure.com/courses/11381/quizzes/41529/take 15/27
20/10/2019 Evaluación: Evaluacion final - Escenario 8

salidas.

Usted encuentra un circuito integrado, y en el datasheet puede ver que el elemento tiene ocho (8) entradas de datos,
cuatro (4) salidas de datos y una (1) entrada de selección de un bit. Se podría decir que este circuito:

Puede usarse como un demultiplexor, utilizando la entrada de 4 bits y su salida de 8 bits.

Es un multiplexor con 8 entradas de un bit, el selector permite seleccionar una de las 4 salidas para mostrar el dato de entrada.

Es un decodificador de 8 a 4 líneas, cuya entrada de selección permite escoger el tipo de decodificación a usar.

Es un multiplexor con 2 entradas de 4 bits, el selector permite escoger cuál de las dos entradas se muestra en los 4 bits de salida.

Pregunta 13 5 ptos.

Existen diferentes tipos de Latches y Flip-Flops: S-R y D son algunos de ellos. La diferencia en su funcionamiento
radica en el tipo de señal de control utilizada para el cambio de estado, así como en la diferencia que las señales de
entrada pueden generar en esas transiciones. Dados los siguientes diagramas:

https://poli.instructure.com/courses/11381/quizzes/41529/take 16/27
20/10/2019 Evaluación: Evaluacion final - Escenario 8

¯ ¯
Un latch S − R con entrada de habilitación.

Un latch S-R con entrada de habilitación.

Un flip-flop S-R con entrada de habilitación.

¯ ¯
Un flip-flop S − R con entrada de habilitación.

Pregunta 14 5 ptos.

Los mapas de Karnaugh permiten realizar agrupación de expresiones, con el fin de simplificar la expresión total de un
sistema dado. Dado el siguiente mapa de Karnaugh:

https://poli.instructure.com/courses/11381/quizzes/41529/take 17/27
20/10/2019 Evaluación: Evaluacion final - Escenario 8

Es posible afirmar entonces que la expresión mínima resultante es:

¯ ¯ ¯ ¯ ¯ ¯
Y = A C D + AC D + AB + ABC

¯ ¯ ¯
Y = AB + AD + C D .

¯ ¯ ¯
Y = AB + AD + C D .

https://poli.instructure.com/courses/11381/quizzes/41529/take 18/27
20/10/2019 Evaluación: Evaluacion final - Escenario 8

¯ ¯ ¯
Y = (A + B)(A + D )(C + D ) .

Pregunta 15 5 ptos.

Una expresión Suma de Productos -SOP-, (sum of products) está conformada por varios términos productos
(multiplicación booleana) de literales (variable afirmada o negada) que se agrupan en una suma booleana. Dada la
siguiente tabla de verdad:

https://poli.instructure.com/courses/11381/quizzes/41529/take 19/27
20/10/2019 Evaluación: Evaluacion final - Escenario 8

https://poli.instructure.com/courses/11381/quizzes/41529/take 20/27
20/10/2019 Evaluación: Evaluacion final - Escenario 8

Es posible afirmar que la Suma de Productos asociada es:

¯ ¯ ¯ ¯ ¯ ¯ ¯
Igual a los términos Y = A BC + A BC + ABC + ABC

La conformada por la expresión


¯ ¯ ¯ ¯ ¯ ¯ ¯
Y = (A + B + C )(A + B + C )(A + B + C )(A + B + C )

La que contiene los mintérminos Y = m(1, 2, 5, 7) = M1 + M2 + M5 + M7

La que contiene los maxtérminos M0 , M3 , M4 , M5

Pregunta 16 5 ptos.

Los contadores hacen uso de la división de frecuencia, para realizar las cuentas de forma binaria. Según sea el uso de
las entradas asíncronas, es posible dividir en dos clases los tipos de contadores: síncronos o asíncronos.

Si se quisiera realizar una cuenta entre 0 y 7 en binario, utilizando un contador tipo síncrono, el circuito adecuado
sería:

https://poli.instructure.com/courses/11381/quizzes/41529/take 21/27
20/10/2019 Evaluación: Evaluacion final - Escenario 8

Pregunta 17 5 ptos.

Los latch pueden, o no, tener entrada de habilitación. Además, según como sean sus entradas (negadas o no) su
funcionamiento puede variar. Para el siguiente latch \bar{S}-\bar{R}.

https://poli.instructure.com/courses/11381/quizzes/41529/take 22/27
20/10/2019 Evaluación: Evaluacion final - Escenario 8

Se puede afirmar que la señal en la salida corresponde con la forma de onda:

Pregunta 18 5 ptos.

Los circuitos lógicos pueden dividirse en dos categorías principales, según diferentes aspectos, como la interacción
que las salidas tengan con sus entradas, de memoria entre otros. Según lo anterior, existen circuitos combinacionales
y circuitos secuenciales. Para el siguiente circuito,

https://poli.instructure.com/courses/11381/quizzes/41529/take 23/27
20/10/2019 Evaluación: Evaluacion final - Escenario 8

Circuito secuencial, dado que las salidas Y0 y Y1 están retroalimentadas.

Circuito secuencial, dado que todos los elementos están conectados en secuencia, desde la entrada hasta la salida.

Circuito combinacional, pues está formado por la combinación de compuertas básicas tipo NOT y NAND.

Circuito combinacional, pues evidentemente se trata de una compuerta XNOR en la salida Y0 y de una compuerta XOR en la
salida Y1.

Pregunta 19 5 ptos.

Un sumador completo es un tipo de circuito combinacional, que recibe, además de los operandos de entrada, un bit de
acarreo de entrada (Cin), proveniente de otra suma previa. El siguiente circuito sumador se utiliza en un sumador de 8
bits,

https://poli.instructure.com/courses/11381/quizzes/41529/take 24/27
20/10/2019 Evaluación: Evaluacion final - Escenario 8

En su operación, el sumador recibe los siguientes datos: A=1, B=0 y Cin=1, el resultado en la salida debería ser:

Y = 0 y C out = 0.

Y = 1 y C out = 0.

Y = 1 y C out = 1.

Y = 0 y C out = 1.

Pregunta 20 5 ptos.

Las máquinas de estados finitos pueden ser utilizadas para controlar diferentes actuadores, dadas unas señales de
control y unos estados internos del sistema.

https://poli.instructure.com/courses/11381/quizzes/41529/take 25/27
20/10/2019 Evaluación: Evaluacion final - Escenario 8

A usted le piden que analice un circuito digital, y lo único que le entregan es el siguiente diagrama de estados:

Para usted, la aplicación del diagrama puede ser:

Un sistema de iluminación con dos bombillos. El sistema permite encender de manera secuencial una o dos luces, o apagarlas
completamente.

Una máquina de Mealy, cuyos estados internos son de dos bits y las transiciones de un bit.

Un sistema de conteo entre los números 0 y 3 en binario. Este sistema requiere una señal externa para realizar conteo
bidireccional.

https://poli.instructure.com/courses/11381/quizzes/41529/take 26/27
20/10/2019 Evaluación: Evaluacion final - Escenario 8

Un sistema intermitente, entre 0 y 1. Dadas dos señales externas, el sistema se mantiene en 0 o cambia a 1.

Guardando... Entregar evaluación

https://poli.instructure.com/courses/11381/quizzes/41529/take 27/27

Você também pode gostar