MEMÓRIA
PCI
AGP
LPC
SATA
USB
HYPER TRANSPORT
PCH
DMI
FDI
BARRAMENTOS PARA TRANSMISSÕES EM PARALELO
Barramento são as linhas de comunicação da placa mae. É através desse barramento que o
processador se comunica com a ponte norte e consequentemente com todos os componentes
do computador.
Recentemente esse barramento acabou sendo substituído pelo barramento HYPER TRANSPORT
da AMD.
Corresponde ao envio de um bit em cada flanco do sinal de clock, técnica ainda hoje usada nas
memórias DDR.
Corresponde ao envio de um bit em cada flanco do sinal de clock e dois outros em pontos
intermédios.
BARRAMENTO DE MEMÓRIA
Os slots destinados a memória RAM estão ligados a ponte norte por um barramento dedicado.
O barramento de memória é um barramento de altas frequências de vibração, que se situam
entre os 533MHZ e os 2GHZ (nas recentes DDR3). Esta elevada frequência deve-se a ligação
direta das memórias a CPU nas recentes arquiteturas de computadores.
BARRAMENTO PCI
O barramento PCI (Peripheral Componente Interconect) veio substituir quase todos os tipo de
barramentos de expansão existentes.
O PCI é um barramento paralelo a 32 bis que funciona na sua forma básica a uma frequência de
33MHZ. No barramento PCI podem conectar vários slots PCI.
O barramento PCI esta ligado diretamente a ponte sul, que gerencia os componentes dessa linha
de comunicação e também controla a frequência de clock do barramento.
BARRAMENTO AGP
Com a evolução das placas de vídeo levou a criação de um outro barramento chamado AGP
(Accelerated Graphics Port), esse barramento era melhor por que conseguia transfirma mais bits
por linha no mesmo ciclo de clock.
BARRAMENTO LPC
LPC (LOW PIN COUNT) é um barramento usado para conectar o bios e o super io a ponte
norte/ponte sul/PCH. Neste barramento se comunicam dispositivos com operação de baixa
frequência geralmente os dispositivos de entrada e saída que são antigos e lentos como mouse
e teclado. A frequência do clock é a mesma do barramento PCI.
BARRAMENTOS PARA TRANSMISSOES EM SÉRIE
Por que substituir uma técnica de transmissão de 32 bits de cada vez por uma outra que
transmite só 1 bit de cada vez ?
Como transmitimos somente um bit de cada vez pode-se assim aumentar a frequência até
valores que podem chegar a frequência dos processadores.
Foi na sequencia do desenvolvimento dessas tecnologias e da sua maior que o AMD adotou o
barramento HYPER TRANSPORT como substituto do FSB.
SATA
USB
Figura 1
Outro problema era o constante acesso as memórias e as taxas de transferências entre ambos.
O barramento hyper transport foi criada pela AMD para substituir o FSB. Junto com o
barramento HT a amd mudou a arquitetura de acesso a memória, agora o controlador da
memória fica dentro do processador (Figura 1).
Barramento criado pela intel pra substituir o FSB. Realiza as mesmas funções do barramento
HYPER TRANSPORT.
PCH
PCH (PLATAFORM CONTROLLER HUB) ou hub controlador de memória, nada mais é que uma
ponte norte sem as funções de acesso a memória e acesso ao barramento pciE, cujos funções
atualmente são feitas pelo processador. Podemos dizer que a PCH é a ponte norte a ponte sul
embutidas e passou a incorporar o RTC(real time clock ou data e hora), super io e periféricos
em geral.
O PCH também incorpora o controlador de display(tela) pois é ele quem realiza a comunicação
nos casos em que o processador já tenha incorporado um processador gráfico (GPU) e no caso
de que não exista uma placa de vídeo(pciE).
DMI
DMI (Direct Media Interface) é um barramento de interface entre o processador e a PCH (de alta
velocidade e permite transferência simultânea).
FDI
FDI (Flexible Direct Interface) é um barramento de comunicação entre processador e PCH para
transportar sinais de vídeo.
PLL (PHASE LOCKED LOOP) ou malha de captura de fase é um circuito realimentado projetado
para permitir uma placa de circuito sincronizar de seu clock interno com um sinal externo de
temporização. Circuitos PLL operam comparando a fase de um sinal externo com a fase de um
sinal de clock produzido por um cristal oscilador controlado por tensão (VCXO). O circuito então
ajusta a fase do oscilador do sinal de clock para coincidir com a fase do sinal de
referência. Assim, o sinal de referência original e o novo sinal estão precisamente em fase um
com outro.
Um bom exemplo visual disto é mostrado na figura seguinte do manual do usuária da série M..
Este diagrama de blocos mostra como o PLL é utilizado para derivar o resto dos sinais de
temporização nos dispositivos DAQ da série M. A figura 2 mostra um diagrama do PLL que é
utilizado pelos dispositivos DAQ da série M.
http://sabercomlogica.com/pt/
http://sabercomlogica.com/pt/ebook/barramentos-paralelo-e-serie/