Escolar Documentos
Profissional Documentos
Cultura Documentos
CT-Z1416W
CT-Z1426LW
CT-Z1426W
CT-G2156W
CT-G2166LW
♦ DESCRIPCIÓN DE CIRCUITOS
♦ MODALIDAD DE SERVICIO
♦ AJUSTES Y ALINEAMIENTOS
♦ LOCALIZACIÓN DE FALLAS
1
1. LA FUENTE DE ALIMENTACIÓN Y EL IC803
(STR58041A)
1-1. El Circuito Rectificador de Voltaje Doble.
Los voltajes o tensiones de fuente del +B de éstos modelos se derivan a partir de los
bobinados secundarios del transformador FBT, T551.
El +B es suministrado para la Excitación Horizontal, la Salida Horizontal y el
transformador FBT mediante la salida de +130V del transformador conmutacional
T801. Ya que los voltajes del +B dependen de la forma de onda del barrido o amplitud
del pulso del retorno horizontal, dichas tensiones de +B se regulan para contrarrestar
los efectos indeseables producto de las variaciones en la línea de AC y en la carga.
2
El regulador, IC552, recibe a su entrada los +13V para sacar +5V regulados para ir a
alimentar al IC101 en los pines 18 y 42. La idea de regular los +5V de ésta manera es
la de disipar el exceso de voltaje en el propio regulador y la de mejorar el corte o
bloqueo de la imagen cuando el televisor es apagado. IC552 también alimenta con
+5V al terminal BPL del sintonizador TNR001.
La alimentación de +200V para la salida de video del TRC es desarrollada a partir de la
rectificación a diodo del D554 y el filtraje del capacitor C555 del pulso del retorno
horizontal del T551.
3
FIG. 1-2. FUENTE DE ALIMENTACIÓN POR “CHOPPER”
4
1-3-2. LA EXCITACIÓN DE CORRIENTE CONSTANTE.
5
1-4. El Circuito de Protección.
El Pin 6 del MPU es el terminal de ACTION/HSS. La función del botón ACTION (S006)
se activa cuando el voltaje en el Pin 6 es de 0.44V o menor.
La función protectora de sobrecorriente se activa cuando el voltaje en el Pin 6 es de
3.9V o superior.
Con el televisor encendido, +13V se dividen mediante el R820 y R821. Mientras tanto
el voltaje del Pin 6 sea de entre 0.8V ∼ 3.6V, dependiendo del funcionamiento de la
fuente de alimentación, el televisor funcionará normalmente.
6
La protección de sobrecorriente aquí descrita es efectuada efectivamente
mediante un software especial incluido en el MPU, y éste queda cancelado
cuando se presiona el botón ACTION con el televisor con problemas de
sobrecorrientes.
7
1-4-3. EL LIMITADOR DE LA SOBRECORRIENTE.
8
1-5. Localización de Fallas.
Estos modelos de televisores tienen varios circuitos de protección que están diseñados
para proteger al televisor de un daño mayor. Si uno de los circuitos de protección se
activa por algún fallo dentro del televisor, el problema a encarar por parte del técnico
es el de encontrar primero qué o cuál circuito protector se está interrumpiendo
(activando) y luego buscar el porqué se está activando.
Chequee el botón ACTION, cuya función se activa cuando el voltaje del Pin 6 es de
0.44 voltios o menor. La función de protección de sobrecorriente se activa cuando el
voltaje en el Pin 6 es de 3.9 voltios o mayor.
El Pin 31 enciende al transistor Q001, el cuál hace trabajar al relé RL801. Chequee si
los 130 voltios DC fluyen a través de los contactos del relé para hacer funcionar el
circuito de la salida horizontal.
La red de arranque inicial consistente del R822 y C815 pueden ser causal de no dar la
partida operacional para la fuente de alimentación. Además, cualquier cortocircuito de
cruce por cualquier bobinado antes del circuito rectificador respectivo evitará que se
forme el campo magnético en el transformador T801, de ésta manera evitando que la
fuente de alimentación pueda partir.
9
1-5-3. TODOS LOS VOLTAJES SECUNDARIOS ESTÁN BAJOS.
Si el +B de 141V de colector del Q551 se carga reductivamente por parte del circuito
de la salida horizontal o por cualquier otra razón, el circuito de realimentación del
regulador causará que la fuente de alimentación se compense. El transformador T801
entrará en sobre-excitación y causará que los demás voltajes secundarios se eleven.
Un capacitor de filtro defectuoso puede causar síntomas similares. Use el osciloscopio
para chequear el rizado.
10
MEMO
11
MEMO
12
2. EL MICROCOMPUTADOR DE CONTROL DEL
SISTEMA (IC001: MN1874085TJW)
2-1. Visión General.
El MPU se comunica con los varios otros IC’s vía el Bus de Comunicación del protocolo
del I²C. El bus se encuentra en los pines 59 (SDA) y 60 (SCL) de la MPU. Este bus
sostiene la comunicación con el procesador de Y/C/D (IC101), el sintonizador
(TNR001), y la memoria EEPROM (IC002).
El cristal del reloj de 12MHz para el chip se halla conectado a los pines 62 y 63 de la
MPU. El control del Encendido / Apagado está en el Pin 31. La MPU controla el brillo, el
contraste, el color, el tinte y la nitidez mediante el envío de comandos hacia el
procesador de Y/C/D (IC101). También la MPU puede controlar las operaciones de
sintonía de similar forma mediante el envío de comandos de control hacia el
sintonizador TNR001.
Similarmente, la MPU puede guardar permanentemente y recuperar los ajustes
realizados por el usuario así como los ajustes de servicio realizados de fábrica
mediante el envío y recepción de comandos hacia y desde la EEPROM (IC002).
13
2-3. La Generación de los Despliegues En Pantalla (OSD).
Los Despliegues En Pantalla de caracteres son generados dentro del IC001 y son
canalizados hacia el procesador de Y/C/D (IC101) desde los pines 41, 42, 43 y 44 de la
MPU.
El Pin 41 es la salida de la señal de YS, usada para realizar la conmutación de selección
de video RGB de TV/OSD en el IC101.
El Pin 42 es la salida de señal de Azul del OSD.
El Pin 43 es la salida de señal de Verde del OSD.
El Pin 44 es la salida de señal de Rojo del OSD.
Los caracteres del OSD se generarán solamente cuando se solicite la aparición del
número del canal corrientemente sintonizado (DISPLAY), cuando se realice el cambio
de canales o cualquier función de subir o bajar volumen, brillo, contraste, etc., a través
del menú de ajustes del usuario.
Normalmente los pines 41, 42, 43 y 44 del IC001 (MPU) tienen un nivel lógico BAJO.
Cuando se generan los caracteres para el despliegue en la imagen principal de la
pantalla, éstos terminales de la MPU adquieren un nivel lógico ALTO mientras dure la
generación del OSD.
La señal del IR procedente del control remoto del televisor es ingresada en la ventana
sensora del receptor de control remoto IC003 en el panel frontal del televisor. La señal
del IR es convertida fotoeléctricamente y amplificada en el IC003 para ser canalizada
luego hacia el Pin 1 de la MPU.
La señal ingresada en el Pin 1 de la MPU es una onda cuadrada de 5 voltios cresta a
cresta en todo momento que se esté recibiendo la señal del IR. La MPU decodifica la
señal y realiza la función que fue elegida por el operador vía el control remoto.
14
2-6. Detección de Enganche de la Señal (“LOCK DET”).
Cuando se transmiten o reciben los datos, los dispositivos en el bus pueden ser ya sea
un “Maestro” o un “Esclavo”. Para estos modelos, el dispositivo “Maestro” es la Unidad
Microprocesadora (MPU) IC001. La MPU inicia la transferencia de los datos en la línea
del bus y genera la señal de reloj que permite que se envíen los datos. La MPU
entonces direcciona a los dispositivos “Esclavos”, que reciben los datos transmitidos y
retornan una señal de reconocimiento hacia la MPU.
Los dispositivos Esclavos aquí son el IC101 (Procesador de Y/C/D), la memoria
EEPROM (IC002), y el sintonizador a varactor (TNR001).
El sistema del bus de I²C realiza las funciones de control que reemplazan a muchos de
los controles mecánicos requeridos en los televisores. En lugar de ajustar controles
mecánicos individuales, las funciones de control electrónicas se pueden realizar usando
el “Menú de Despliegue En Pantalla” en la Modalidad del Técnico de Reparaciones.
Normalmente, la línea SDA y la línea SCL están en nivel lógico ALTO (+5V), y son
llevadas a BAJO lógico durante la transmisión de las señales de data y de reloj
respectivamente. Los pulsos de data y de reloj son pulsos negativos.
15
2-9. Control del Tamaño Vertical (“V-SIZE”).
La señal que se saca desde el Pin 18 de la MPU se usa para realizar y mantener el
control del tamaño vertical sobre el IC451, a través del transistor Q430. A diferencia
de otros televisores de otras marcas, que ejercen el control del tamaño vertical vía
comandos en el bus de I²C, éstos televisores usan éste tipo de MPU que tiene un
terminal específicamente diseñado para el control del grado de amplificación de la
rampa vertical dentro del IC451 de la salida vertical.
Desde éste terminal se saca una tensión analógica que controla al Q430 para ejercer el
control del tamaño vertical en el Pin 4 del IC451.
Los pines 23, 24, 25, 26 y 27 de la MPU pertenecen a la circuitería interna del
decodificador de la señal de los subtítulos adicionales contenida en la Línea 21 del
barrido normal de TV cuando se transmite ésta señal.
El video compuesto para la detección y decodificación de las señal de C.C. se acopla en
el Pin 26 del IC001 procedente del Pin 30 del IC101 vía el transistor Q302.
La señal de R,G, y B de los C.C. se saca desde los pines 42, 43, y 44 de la MPU de la
misma manera que como se sacan las señales del OSD. Cuando se deben generar las
señales para mostrar la caja negra de texto de los C.C. en pantalla, los pines 41, 42,
43 y 44 de la MPU adquieren un nivel lógico ALTO que permanece mientras esté
desplegándose la caja de textos en la pantalla.
16
2-13. Retención del Funcionamiento (“HOLD DOWN”).
17
2-16. El AFC de Sintonía.
18
2-17. Diagrama de Funciones de Terminales del IC001
19
MEMO
20
MEMO
21
3. EL SINTONIZADOR A VARACTOR (TNR001:
ENV56D37G3)
3-1. Descripción Funcional del Sintonizador TNR001.
El MPU sintonizador (IC001) envía los datos de la relación dividida del divisor de
frecuencia y los datos de conmutación de banda hacia el sintonizador, usando las
líneas del bus de I²C.
22
FIG. 1-6. TRAYECTORIA DEL SINTONIZADOR
23
MEMO
24
MEMO
25
4. EL FILTRO SAW (X101)
4-1. Visión General.
El Filtro de Ondas Acústicas Superficiales (SAW Filter) es aquél filtro que hace uso de
las ondas superficiales que viajan sobre un substrato de material piezoeléctrico donde
están montados electrodos que varían en ancho y longitud en respuesta a la señal de
FI aplicada a ellos.
El filtro SAW limita las frecuencias de la FI de video al pasobanda del circuito de VIF
(FI de Video) interno en el IC101.
La frecuencia de resonancia de los electrodos internos del X101 es de 45.75MHz
centralmente.
La señal de Fi de salida del sintonizador es ingresada en el electrodo captador de
entrada interno del X101, donde la señal es convertida electroacústicamente. La señal
de ultrasonido dentro del X101 es limitada en frecuencia a la frecuencia centrada en
45.75MHz. Luego, las señales ultrasonoras de la FI limitadas en banda viajan sobre el
substrato piezoeléctrico para alcanzar al electrodo excitador de salida donde la señal
será re-convertida nuevamente en una señal eléctrica de FI con su ancho de banda
restringido (conversión audioeléctrica).
Las señales de la FI de video (VIF) que se sacan desde los pines 4 y 5 del X101 para
ser canalizadas hacia los pines 19 y 20 del IC101, las entradas diferenciales del
amplificador de VIF de tres etapas.
26
MEMO
27
MEMO
28
5. EL PROCESADOR DE Y/C/J
(IC101: AN5165K)
29
5-2. Diagrama de Bloques Internos del AN5165K (IC101).
30
5-3. Tabla de Funciones de Pines del AN5165K.
31
PIN NOMBRE FUNCIÓN
Detección del Enganche Horizontal. Este es el Pin de la
detección de la sincronización horizontal.
• La fase de la señal sincronizadora horizontal y del
pulso de salida horizontal se detectan y sacan.
• El Pin 11 llega a estar BAJO lógico en la condición
de un fuera de sincronización.
• El control del color llega a ser mínimo y la salida de
11 LOCK DET la croma desaparece y VOUT entra a un estado de
trabajo libre en la condición asincrónica.
• Se presta especial atención a la impedancia del Pin
11 cuando el voltaje de éste Pin se usa para un
microcomputador (la impedancia requerida es de
mayor o igual a 680 kohm en éste caso).
• Período de Sincronismo H, cuando el Pin 50 está:
En ALTO: I1 ENCENDIDO
En BAJO: I2 APAGADO
12 RGB GND GND para la salida de RGB, la interfaz del I²C, y los
DAC’s.
Protección para ACL y ABL / Gollete del TRC. La
protección del Gollete del TRC es el nombre dado a la
protección de la ausencia del barrido vertical de salida
por Panasonic.
• La salida de RGB es borrada (ennegrecida) cuando
el voltaje de DC del Pin 13 es disminuido por parte
de la red externa de detección del ABL / ACL. Sin
embargo, éstas salidas de RGB no son ennegrecidas
13 ACL / NECK cuando se ha encendido el SW de servicio.
(Prioridad del switch de servicio)
• Cuando 01 – D7 = 1, las Funciones de ABL, y el
brillo disminuyen por reducir el voltaje de DC del
Pin 13.
• Cuando el Pin 13 es puesto a tierra (GND), la
ganancia del ACC pasa a ser mínima, y se hace
posible medir la frecuencia de oscilación libre de la
croma. El punto de medición es el Pin 51.
• Rango recomendado de uso: 0V a VCC.
Entrada de Data Serial del Bus de I²C.
• Entrada de nivel BAJO: 0.9V o menor.
14 SDA • Entrada de nivel ALTO: 3.1V o mayor.
• Capacidad de disipar la ACK: 1.8mA.
• Rango recomendado de uso: 0V a VCC2.
Entrada de Reloj Serial del I²C.
15 SCL • Entrada de nivel BAJO: 0.9V o menor.
• Entrada de nivel ALTO: 3.1V o mayor.
• Rango de uso recomendado: 0V a VCC2.
Entrada del Pulso de BLK (Borrado) / Salida de
Sincronismo 2 Horizontal.
• El borrado de las salidas de RGB es aplicado cuando
16 H SYNC se aplica aquí un voltaje de 0.8V o mayor.
• Pin de salida del pulso H (SCP). Se saca un pulso de
2µS sincronizado horizontalmente.
32
PIN NOMBRE FUNCIÓN
Detección del Blanco. Este es el Pin de entrada del
Filtro de la Detección de Crestas del Blanco.
• Se determina la característica de respuesta de la
17 APL DET corrección de la gradación del blanco.
Cuando hay pantalla decaída, hace la señal de C
mayor.
Cuando la respuesta de la pantalla es lenta, hace la
señal de C menor.
18 IF 5V VCC de 5V para las secciones de VIF y SIF.
Entrada (1) & entrada (2) de VIF.
19 IF IN • Entradas del amplificador de VIF con entradas
20 IF IN balanceadas.
• La máxima entrada es de 120dBµ.
21 IF GND GND para las secciones de VIF y SIF.
Salida de AGC de RF.
22 RF AGC • Salida de colector abierto.
• Rango recomendado de uso: 0V a VCC1 (9V).
Filtro del APC de la SIF.
23 S APC • Pin de filtro para el circuito del APC de la SIF.
• La característica de desacentuación es cambiable
mediante el capacitor entre el Pin y GND.
Salida de Audio.
24 AUDIO OUT • La DC fluctúa mediante el intercambio interno /
externo.
• Rango recomendado de uso: - 0.8mA a +0.8mA.
Entrada de Video Externo.
• Pin de entrada para un señal de video externo y
25 EXT V-IN entrada de corte de la DC.
• Típico : 1Vp-p; máximo: 1.5Vp-p.
• La impedancia es de 100ohmios o menor.
Filtro de Desacoplamiento de la DC.
• La curva S en el IC es de banda ancha, pero la
realimentación de DC se aplica de manera que el
voltaje de DC de la señal de salida llegue a ser
constante.
26 DECOUPLING • Nivel de DC (típico de 4.5V), fs % ALTA: V26 %
BAJA.
• Si el capacitor C (4.7uF) es muy pequeño, la
distorsión del sonido tiende a hacerse más grande a
bajas frecuencias.
33
PIN NOMBRE FUNCIÓN
Entrada de SIF / Nivel de Expansión del Blanco.
Como entrada de SIF, la entrada máxima es de 110
28 SIF IN dBµ.
También es un Pin de ajuste de la DC de las
florescencias de Y. La curva y la polarización de la
corrección de la gradación del blanco determinan el
punto de recorte absoluto (2.0V a 4.5V).
Filtro del AGC de la FI.
• Pin para el filtro del AGC de la FI. La corriente
obtenida a partir del circuito del AGC es filtrada
mediante el capacitor externo.
29 IF AGC • Ya que la respuesta pasa a ser más rápida cuando
la capacitancia C se hace menor, la característica de
zumbido de fondo es mejorada.
Sin embargo, el debilitamiento tiende a aparecer
fácilmente.
Salida de Video.
30 COMP SW OUT • Se saca el Video INT o Video EXT seleccionado
mediante el SW de A/V.
• Rango recomendado de uso: - 3.2mA a +0.4mA.
Salida de AFT.
• El desvío del voltaje central es ajustado mediante el
bus.
31 AFC OUT • Cuando el SW de AFT por defecto es encendido (0B
= 00), V31 pasa a tener un valor determinado por
el divisor resistivo externo.
• El µ del AFT es variable mediante la impedancia del
resistor externamente ligado.
Entrada de Video Interno.
• Pin de entrada para la señal detectada mediante el
32 RF V-IN circuito de la VIF (Señal de video interna).
• Entrada del corte de la DC.
Entrada típica: 1Vp-p (máximo de 1.5Vp-p) con una
impedancia de 280ohmios.
Salida de la Detección de la VIF.
• Ajustado al valor central mediante el bus de I²C
33 DET OUT (usando los 4 bits superiores de 0A).
El voltaje de DC pasa a ser de aproximadamente 1V
en la modalidad de video externo (04 – D6 = 1)
Rango de uso recomendado de –1.6mA a +0.8mA.
Filtro para el APC de la VIF.
• Pin de filtro para el circuito del APC de la VIF.
34 VCO APC • El circuito de la detección del enganche para el VCO
está incorporado en el interior del IC en el interior
para conmutar la constante de tiempo para el filtro
del APC.
VCO de VIF (1).
• La bobina de la oscilación se cambia de acuerdo a la
35 VCO frecuencia de la VIF.
• El valor permisible de la dispersión del punto de
resonancia de la bobina está dentro del 1%.
34
PIN NOMBRE FUNCIÓN
VCO de VIF (2).
• La bobina de la oscilación se cambia de acuerdo a la
36 VCO frecuencia de la VIF.
• El valor permisible de la dispersión del punto de
resonancia de la bobina está dentro del 1%.
37 IF 9V VCC de +9V.
+B para el circuito de la FI.
Detección del Negro.
• Pin de la detección del nivel del negro para el
circuito de la extensión del negro.
• Aquí es mantenida la mayor parte del negro de la
38 B LVL DET luminancia para el circuito del borrado.
La sensibilidad de la detección del negro cae cuando
la impedancia de salida se hace más pequeña, de
manera que la detección del negro llegue a ser
imposible a menos que se presente una gran área
de negro.
Entrada de Y / Sincronismo Vertical.
Este Pin se usa como entrada para la separación del
sincronismo vertical así como también para entrada de
la señal de video.
• Pin de entrada de la señal de video (Además de
39 Y IN entrada de video compuesto)
• Entrada típica: 2.0 Vp-p
• La porción superior del sincronismo es fijada o
enclavada a 3.5V
• La señal de video se debe ingresar a una baja
impedancia (por debajo de los 100 ohmios)
Fijación del nivel del pedestal del sincronismo vertical.
• Pin de enclavamiento máximo para la señal del
sincronismo vertical.
• El integrador de la cantidad de señal de sincronismo
40 Y CLAMP vertical por sí mismo ha sido determinada mediante
una constante de tiempo interna. Sin embargo, la
temporización (regulación del tiempo) de aplicación
del disparo está determinada mediante la selección
de la constante de tiempo conectada al Pin 29 del
chip externamente (C108).
Entrada del Sincronismo Horizontal.
Esta entrada se usa para la separación del sincronismo
horizontal dentro del chip.
• El circuito interno del Pin 39 y el del Pin 41 son los
mismos.
• Cuando R es mayor, el nivel del fraccionamiento
41 SYNC IN periódico pasa a ser más profundo (compresión de
Deficiencia a Sincronismo). Cuando R es pequeña,
el nivel del fraccionamiento periódico pasa a ser
más superficial (Deficiencia a fluctuación tales como
la caída vertical).
• La porción superior es enclavada a 3.5V.
35
PIN NOMBRE FUNCIÓN
VCC de +5V para las secciones de Croma, Jungla y
42 V/C/J 5V DAC’s.
36
PIN NOMBRE FUNCIÓN
Salida de CW / Entrada de Apagado para el SUPRESOR
del punto luminoso / Salida de la Protección de Rayos
X. (Amplitud de salida de 860mVp-p)
El Pin también distribuye en la detección de la
retención de la frecuencia horizontal por protección de
rayos X.
51 CW OUT (HOLD DOWN) • En condición normal: 6.1V (DC)
• En condición de retención de la frecuencia
horizontal: 1.2V (DC)
• Aplique 9V (VCC1) DC para apagar el supresor del
punto luminoso del apagado de la pantalla. El rango
recomendado de uso va desde –0.4mA a +0.1mA,
entre 0V a VCC1.
Salida del Pulso Vertical (onda cuadrada de 60Hz)
52 V OUT • Pulso de polaridad negativa, con un ancho de 6.25H
• Rango recomendado de uso: -0.8mA a +0.1mA.
37
5-4. El Procesamiento de la VIF, el AFT, el AGC y la detección del
video.
Saliendo del sintonizador, la señal de FI, vía el filtro de onda acústica superficial X101,
es aplicada a los pines 19 y 20 del IC101 (AN5165K).
Dentro de este chip, la señal se aplica a un circuito amplificador de FI (VIF) de tres
etapas, dos AGC de alta velocidad de respuesta controlados mediante los comandos
del bus de I²C.
• Luminancia (Y)
• Diferencia de color (C)
• Sincronismos horizontal y vertical
• Audio compuesto
38
5-4-2. Funcionamiento.
El Pin 29 (IF AGC) controla el grado de amplificación del Amplificador de VIF (“VIF
AMP”) y el Pin 22 (RF AGC) controla el grado de amplificación del amplificador de RF
del sintonizador para obtener el correcto voltaje de salida desde el detector de FI
(Detector de Video).
El circuito del APC compara la señal de VIF con la señal del VCO. Si las frecuencias no
cuadran, la frecuencia del VCO se modula para sincronizarla con la frecuencia de la
señal de Fi entrante (vea la Figura 25 y Figura 26).
La red R/C en el Pin 34 (R101 y C106) conforman el filtro del APC del detector de video
y predeterminan las características de respuesta del circuito del APC. Mientras más
pequeña sea la constante de tiempo de la red de R/C, más rápida será la respuesta del
circuito del APC en su función.
39
5-4-4. El Control Automático de la Frecuencia (AFC de sintonía o AFT).
Este circuito de AFC de la sección de FI es el mismo circuito del AFT de otros chips con
un nombre distinto dado por el fabricante en particular.
El Pin de salida del voltaje del AFT es el Pin 31 del IC101.
Si la señal de VIF fluctúa en 500kHz (alargando el ancho) el voltaje del AFC procedente
del Pin 31 será de alrededor de 3.7V.
El voltaje del AFC desde el Pin 31 se envía hacia el Pin 2 de la MPU IC001.
La MPU (IC001) monitorea el voltaje del AFC y altera los datos del canal para
mantener la señal de la FI de video dentro de la banda del circuito de la VIF.
La señal del video detectado se aplica al circuito del AGC de la FI (“IF AGC”).
El punto de ascensión está determinado en 64 pasos por la MPU IC001 vía el bus de
I²C. Este ajuste se puede realizar vía el control remoto en la Modalidad de Técnico de
Servicio.
La señal de FI que entra en los pines 19 y 20 del IC101 (DET IN) pasa a través de una
trampa de sonido (X102), que bloquea la señal del sonido a 4.5MHz, y se saca a través
del Pin 30 como video compuesto (VIDEO OUT).
40
Desde el Pin 30 del IC101, la señal del video detectado es re-plicada a los pines 39 (Y
IN) y 43 (C IN) para ser procesada internamente por los canales de luminancia y de
crominancia respectivamente en el chip.
Adicionalmente, la señal del video detectado procedente del Pin 30 del IC101 es pasa a
través del seguidor de emisor Q302 (amplificador de video de 6dB), del cuál la señal se
saca acondicionada en impedancia y debidamente amplificada para servir como la
señal de la bandabase del video compuesto para la detección y decodificación de la
información de los subtítulos adicionales transmitida durante la Línea 21 cuando está
disponible desde el transmisor. La señal del video compuesto desde el Q302 conforma
la línea de señal de CC (“Closed Caption” o “Subtítulos Adicionales”) que se canaliza
hacia el Pin 26 de la MPU IC001 para ser procesada dentro de la MPU para la detección
y la decodificación de C.C.
La señal del video compuesto externo es aplicada en el Pin 25 del IC101 a través del
D3006, D3007, R3005, C3003, R3006, y D3002.
La señal del audio compuesto externo es aplicada en el Pin 27 del IC101 a través del
D3008, D3009, R3013, R3009, R3010, C3005, C3001, y D3004.
• Luminancia (Señal de Y)
• Diferencia de color (C)
• Sincronismos horizontal y vertical
• Sonido
2. El switch de video interno selecciona la señal de TV del Pin 32 o la señal del video
externo del Pin 25, y luego retorna la señal hacia el Pin 30, la Salida de Video del
IC101. La señal del video compuesto se separa, donde la señal de C viaja a través
de un filtro pasoalto (HPF) externo conformado del C601, C602, y L602, que realiza
la función de solo dejar pasar las componentes de señal en torno y centradas a
3.58MHz. L602 está sintonizada para resonar exactamente a la frecuencia de la
señal de 3.58MHz para dar la ganancia máxima de la señal a ésta banda de
frecuencias. Posteriormente, después del paso a través del HPF externo de
3.58MHz, la señal de croma es acoplada al Pin 43 del IC101 (C-IN). La señal de Y
viaja hacia el Pin 39 del IC101 vía el capacitor C304. En el Pin 43 del chip se
encuentra además una tensión de DC de referencia producida gracias a la división
de tensión del R309 y R310 que se usa en el control de la sección de expansión del
nivel del negro del IC101.
41
3. El switch interno selecciona ya sea el video procedente del Pin 39 vía la Línea de
Retardo, o ya sea la opción a través de la vía directa. La posición de éste switch
está determinada por el tipo de versión elegida en la MPU. La línea de retardo se
elige cuando no se usa un filtro peine externo. La línea de retardo es usada para
compensar las diferencias de propagación entre el circuito de Y y el circuito del
color.
4. La señal de salida de Y desde el switch interno viaja a través de los circuitos del
control de la nitidez (“SHARPNESS”), el contraste (“CONTRAST”), el brillo (“Y
CLAMP BRIGHT”) y el expansor del nivel del negro, para entonces ser aplicada al
circuito Matriz donde se matrizan las señales de R-Y y B-Y con la señal de Y.
5. El Pin 13 del IC101 es el terminal del ACL (Limitador Automático del Contraste) y
del ABL (Limitador Automático del Brillo). Este terminal controla el contraste y el
brillo mediante detectar el haz electrónico en el TRC a través de la red detectora de
corriente del haz externa. Si hay demasiado haz, la tensión disminuirá para reducir
tanto el contraste como el brillo proporcionalmente.
6. El Pin 38 es el terminal del filtro del Detector del Nivel del Negro. Este expande el
nivel del negro cuando la imagen tiene una escena oscura o nocturna. Si se reduce
la tensión, el filtro no detectará el nivel del negro.
8. En el Pin 43 del IC101, la señal del color pasa a través del filtro pasoalto de
3.58MHz. El switch interno selecciona ya sea el filtro pasoalto o el circuito de paso,
dependiendo de qué versión se seleccione en la MPU. La salida del switch pasa
hacia el circuito del ACC (Control Automático de la amplitud de la portadora de la
Crominancia). El circuito del ACC se usa para compensar los diferentes niveles del
color procedentes desde las diferentes estaciones de televisión.
10. En el circuito de la Matriz, las señales de salida de RGB se ajustan para el Corte o
Bloqueo (“CUT-OFF”) del nivel de luz baja y la Excitación del nivel de luz alta
mediante la MPU vía los comandos del bus de I²C.
11. Hay además terminales de entrada de RGB (Pines 4, 5 y 6) para los despliegues de
caracteres en pantalla que son conmutados mediante el pulso de YS para agregar
las señales del OSD / CC en las señales de RGB de video.
12. Las señales de los colores primarios se ingresan al circuito Excitador del TRC en el
Tablero C.
42
5-6. El Circuito de los Sincronismos / Barridos
1. Las señales sincrónicas vertical y horizontal son parte de la señal del video
compuesto.
2. La señal del video compuesto es separada en frecuencia en el circuito separador
de H.V. en las dos señales sincrónicas (horizontal y vertical). Ellas se sacan como
señales sincrónicas Horizontal y Vertical.
Este circuito usa el método del contéo reductivo vertical (también conocido como
contéo descendente vertical), el cuál reduce mediante división la señal sincrónica
horizontal (señal de la oscilación) para obtener la señal de la frecuencia vertical.
43
Basado en la señal sincrónica vertical procedente del circuito separador V y H, el
Circuito la Deflección Vertical crea el pulso vertical con duración de diez (10) pulsos
horizontales.
El circuito generador del pulso vertical no solo cuenta reductivamente y crea los pulsos
a partir del circuito oscilador horizontal. También compara los pulsos generados con la
señal sincrónica vertical y responde a señales no estándares (tales como las señales
provenientes de VTRs y videojuegos) habilitando al circuito para seguir lentamente las
desviaciones (mediante la modificación del número de contéo por ejemplo).
El circuito del AFC 2 compara la salida del circuito contador reductivo con el pulso
horizontal proveniente del transformador de retorno H, T55, aplicado en el Pin 45 del
IC. Por realizar ésta comparación de las dos (2) señales, el AFC 2 está facultado para
controlar la razón o frecuencia del contéo reductivo.
44
MEMO
45
MEMO
46
6. LA DEFLECCIÓN DE SALIDA VERTICAL (IC451:
LA 7837-TV)
6-1. Visión General.
47
6-4. Diagrama de Bloques Internos del LA7837 & LA7838
48
PIN NOMBRE DESCRIPCIÓN DE FUNCIÓN
11 GND Conexión a Tierra (GND)
12 VERT OUT Salida de la tensión en rampa para la deflección vertical del
haz a través del yugo deflector vertical.
13 VCC2 Terminal de entrada de la tensión de alimentación del circuito
de la salida vertical interno vía el diodo D451 (+25V).
Este IC incorpora una circuitería para mantener el tamaño o amplitud de la onda del
Diente de Sierra constante para frecuencias verticales de 50Hz y de 60Hz.
Esto asegura un tamaño vertical de la imagen constante para el funcionamiento a 50 o
60Hz (PAL o NTSC).
Esta función es controlada a través del Pin 5.
Modo Doble
Para la frecuencia vertical = 50Hz, el Pin 5 se conecta a tierra (GND)
Para la frecuencia vertical = 60Hz, el Pin 5 se conecta al Pin 1 o bien a VCC (+12V).
50Hz o 60Hz
El Pin 5 es puesto a tierra. Advierta que no se deja abierto éste Pin para evitar posibles
daños ocasionados por corrientes estáticas.
49
6-6-4. El Circuito Excitador Vertical (“VERT DRIVE”)
El circuito excitador interno del IC451 tiene una etapa de entrada diferencial excitada
mediante la onda del diente de sierra vertical.
1. El voltaje de la onda del diente de sierra proveniente del circuito excitador vertical
es invertida mediante el Q1 e ingresa al Q2 y Q3 (vea la siguiente figura).
2. El voltaje de umbral del Q2 y del Q3 se sitúa al centro de la onda del diente de
sierra. La primera mitad de la onda enciende al Q2, resultando que la carga de la
corriente (a) se envíe hacia el C1.
3. La segunda mitad de la onda enciende al Q3, lo que resultando que la descarga de
la corriente (b) se saque desde el C1.
4. La corriente de la onda del diente de sierra se envía hacia la bobina de la deflección
del yugo vertical. Sin embargo, para invertir la corriente dentro del período del
retorno vertical, el pulso proveniente del circuito amplificador de pulsos es añadido
al colector del Q2. Esto resulta en una gran tensión de entrada hacia la bobina
deflectora vertical durante el instante posterior al encendido del Q2.
50
6-6-3. Funcionamiento del Circuito Amplificador de Pulsos (“PUMP UP”)
1. Cuando la corriente (a) y la corriente (b) se envían (durante el período del barrido
vertical), Q4 se apaga a causa de que no se ingresa tensión a su base. El pulso
negativo procedente desde la bobina de la deflección vertical es realimentado a la
base del Q5, lo que enciende al Q5. La tensión de +26V se envía a través del diodo
D1, el cuál ingresa la carga de 26V al C2.
2. El pulso diferenciado durante el período del retorno es añadido a la base del Q4 y
del Q5, encendiendo al Q4 y apagando al Q5. Los 26V se ingresan al terminal (-)
del C2 a través del Q4 y son añadidos a la carga de 26V del C2, resultando en un
pulso de 52V en el Pin 13.
3. El pulso de 52V se ingresa a la bobina de la deflección, elevando el haz electrónico
por un (1) instante.
Si por alguna razón anormal llega a cesar la corriente del yugo de la deflección vertical
(debido a una abertura de éste o a que no exista tensión en el Pin 13 del IC451),
entonces no habrá tensión que llegue a polarizar la base del Q452 ya que la onda de la
deflección vertical no existe en éste caso. Normalmente, esto aparece como un
síntoma de “Línea Horizontal Brillante” en la pantalla del TRC (por ausencia del barrido
vertical). En el caso de éstos televisores, ya que la base del Q452 ahora queda no
polarizada, entonces Q452 se apaga permanentemente lo que enciende al Q451, cuya
base es ahora polarizada directamente a través del R463. Al encenderse el Q451, la
línea de ACL se torna BAJA lógica y éste BAJO es canalizado directamente hacia el Pin
13 del IC101. Y al disminuir consecuentemente la tensión del Pin 13 (ACL/NECK) del
IC101, entonces se apagan las salidas de RGB del IC101 hacia el TRC, blanqueándose
la pantalla. Con esto se consigue evitar la aparición de la línea horizontal brillante de
51
intenso brillo y fuerza que causa un desgaste de los fósforos de la pantalla del TRC
justo en el área donde ésta aparece. Y así, gracias a éste circuito protector del TRC, la
pantalla del TRC resulta protegida integralmente de la aparición de la línea horizontal
brillante cuando falla el barrido vertical.
Por tal razón, a fin de prolongar la vida útil del TRC, es importante para el técnico de
servicio el comprobar el buen funcionamiento de éste circuito antes de devolver el
televisor reparado a su dueño. Una prueba rápida consiste en poner en cortocircuito la
base del Q452 conectándola a tierra (GND). El TRC deberá con esto quedar
blanqueado. Si no ocurriese así, entonces localice y corrija la causa de la falla de éste
circuito.
52
MEMO
53
MEMO
54
7. LA DEFLECCIÓN HORIZONTAL
7-1. Descripción General.
La excitación horizontal (forma de onda del pulso horizontal) se saca desde el Pin 50
del IC101. Esta forma de onda (onda cuadrada) es canalizada a través de la línea de
señal “H-OUT” hacia el transformador T502, que es simplemente un transformador de
aislación entre los circuitos caliente y frío del canal horizontal. En los esquemas
convencionales de otras marcas en televisores, normalmente no se usa éste tipo de
transformador. Esta es una novedad en éste tipo de televisores.
55
#$+26V (vía D561 y C561) para ir a alimentar al IC451 de la salida vertical vía JS451
y D451.
#$+200V (vía D554 y C555) para ir a alimentar a los transistores del módulo de
amplificación de RGB de video del TRC.
#$Desde el Pin 6, el FBT saca el voltaje de pulsos para ir a alimentar al filamento del
TRC. Estos pulsos del Pin 6 del FBT sirven también como muestra de la amplitud de
los pulsos del barrido horizontal corriente para la supervisión del circuito protector
de rayos X (HOLD-DOWN), el ACL, y para mantener la correcta fase horizontal
(centrado horizontal) de la imagen en el circuito del AFC 2 en el interior del IC101.
#$El FBT produce además, las tensiones de foco (“FOCUS”), pantalla (“SCREEN” o G2)
y el voltaje de la Extra Alta Tensión (EHT) para el segundo ánodo acelerador del
TRC. El voltaje normal de la EHT para el TRC en éstos modelos dependerá del
tamaño de pantalla. Para modelos de 14”, la EHT será de 20.5kV.
56
MEMO
57
8. RESUMEN DEL FLUJO DE LAS SEÑALES DE LA
F.I. & VIDEO
8-1. Descripción del Flujo y Tratamiento de la Señal de F.I.
El AGC de FI controla las ganancias de las unidades amplificadoras internas del bloque
VIF AMP mediante recoger una muestra de las señales de VIF de entrada y de la del
video detectado desde el bloque del inversor de ruido (NI). La diferencia de fases de
éstas señales es transformada en voltaje de DC que es realimentado internamente en
el chip a los circuitos amplificadores de FI del bloque VIF AMP para realizar el control
de la amplitud constante de la señal de VIF de salida amplificada que se aplicará al
sistema detector de video en PLL sincrónico. El voltaje de corrección del AGC de FI se
puede medir en el Pin 29 del chip.
El AGC de RF por otra parte, saca el voltaje de corrección desde el Pin 22 del chip para
ser aplicado al sintonizador TNR001 en el terminal AGC, vía C113, R103 y R102.
El Video Detectado (VIF detectada) que sale desde el Pin 33 del chip se procesa a
través del Q304, y la señal sigue luego dos trayectorias hacia dos procesos separados.
Vía R201, X201 y C201, se aplica la señal de la interportadora de audio (SIF) de
4.5MHz en el Pin 28 del chip. X201 es el filtro pasobanda cerámico de 4.5MHz para
rescatar la señal interportadora del audio compuesto contenido en la señal de VIF
original.
Vía R104, R105, L103, X102 y C109, se aplica la señal del video compuesto
(Y/C/Sincronismos) en el Pin 32 del chip. Este es el video compuesto del TV.
58
X102 y L103 conforman un circuito trampa de 4.5MHz (filtro eliminabanda cerámico)
para derivar a tierra todos los compuestos de audio de 4.5MHz y dejar pasar libres los
compuestos relativos con la señal del video compuesto solamente.
La señal del video que sale desde el Pin 30 y se ingresa directamente en el Pin 39 vía
acoplamiento capacitivo del C304, es para el proceso de la Luminancia dentro del chip
IC101.
La misma señal de salida del Pin 30 del chip es procesada a través del filtro pasobanda
externo de croma conformado de C601, C602, y L602 y es ingresada en el Pin 43 del
chip para el procesamiento de la crominancia dentro del IC101.
La señal de salida del Pin 30 es además acoplada al Pin 41 del chip vía R401, C402 y
C401 para el procesamiento de separación de los sincronismos dentro del IC.
Las señales de R,G,B del OSD ingresan en los pines 4, 5 y 6 del chip. Las salidas de R,
G, y B hacia el módulo de salida de video (excitación del TRC) están en los pines 8, 9 y
10 del chip.
59
MEMO
60
9. RESUMEN DEL FLUJO DE LA SEÑAL DEL AUDIO
EN EL TELEVISOR.
9-1. Resumen.
Esta señal se canaliza hacia el Pin 3 del IC2303 (LA4285), el IC amplificador de salida
de audio de potencia. La señal es amplificada en éste chip. El control del volumen se
realiza además aquí en éste chip mediante la línea de control del volumen por DC en el
Pin 5 del IC2303 procedente del Pin 45 de la MPU, IC001.
El audio amplificado emerge desde el Pin 9 del IC2303 y se saca hacia el parlante vía
C2306, y JK3002.
61
MEMO
62
10. RESUMEN DEL FLUJO DE LA LUMINANCIA
10-1. Flujo y Tratamiento de la Luminancia dentro del IC101.
63
MEMO
64
11. RESUMEN DEL FLUJO DE LA CROMINANCIA
11-1. Diseño.
11-2. Descripción.
65
MEMO
66
11. RESUMEN DEL FLUJO DE LAS EXCITACIONES
H/V.
12-1. Diseño
67
12-3. El Barrido Vertical.
68
16. Cuando se aplica el pulso de la oscilación vertical (10H), el bloque amplificador de
salida V interno empieza a funcionar. Al mismo tiempo, el pulso del borrado vertical
(retorno vertical) es tomado desde el FBT y es ingresado en el Pin 9.
17. El voltaje en el Pin 9 del IC451 se suma al voltaje que fue cargado en el C455, de
26V, de manera que el voltaje total se eleva hasta 52V aproximadamente.
18. Los 52V se aplican, vía el Pin 13 del IC451, al bloque de amplificación de salida V
interno como energía funcional durante el retorno vertical.
69
MEMO
70
Escrito e Impreso en
Marzo de 2001
71