Você está na página 1de 1

5 4 3 2 1

Tercera etapa

R5 R7 R6
VCC
Primera etapa Segunda etapa 390 560
D
3.3k D
D1 R1 SET = 0
VCC
VCC 0
D1N4007 2.2k
V1 U1 VCC C1
VOFF = 0 D4 A4N25 VCC
VAMPL = 155.6 D1N4007 V
0.1u

4
FREQ = 60 VCC

4
AC = 0 U2A R4 U4B 10

V+
3 5 +

V+

V+
vc1 + 68k + LM324 8
D1N4007 OUT
R3 R2 LM324 1 LM324 7
D2 D3 1G 8.2k OUT OUT 9

V-
2 D5 6 - R10
D1N4007 D1N4007 V

V-

V-
- - 1k
V

11
D6

11

11
D1N4007 U3C
C C
0 0 0
vc1 0
referencia

VCC vc1

B B
15
2
V5 V6

0 0

A A

Title
PRÁCTICA 3.- ANÁLISIS E IMPLEMENTACIÓN DE CIRCUITOS DE DISPARO

Size Document Number Rev


A 1

Date: Thursday, July 02, 2020 Sheet 1 of 1


5 4 3 2 1

Você também pode gostar