Você está na página 1de 3

ESCOLA SECUNDÁRIA CARLOS AMARANTE

10º ano PROFISSIONAL


CURSO: Técnico de Eletrónica, automação e Comando Ano letivo: 2013/2014

A
2.º TESTE DE AVALIAÇÃO SUMATIVA DE SISTEMAS DIGITAIS, MÓDULO 3
Duração: 45 minutos
Data: _______ /_______/___________

Aluno N.º ________ Nome ________________________________________________________________

Classificação: __________________O Professor: ___________________O Enc. Educ. ________________


1. O Usando o desmultiplexador 74138 da figura, implemente a função F (C , B , A)=Ć B́ Á+C B́ Á+CA B́
(Ligue as entradas de “enable” aos níveis lógicos adequados e as entradas de seleção às variáveis
adequadas).
74138

Cotações
(pontos) DMUX
0
0 1
(28)
32
2 4
56
7
&

2. Para obter um comparador de grandeza de oito bit foi efetuada a ligação em cascata da figura, em que o
comparador da esquerda é o menos significativo (“Low”).

+5 V +5 V
7485 7485
COMP COMP
0 0
P P

03 P<Q 03 P<Q
Q P=Q Q P=Q
P>Q P>Q
3< 3<
= =
> >
(Low) (High)

0V 0V
3.

2. (
3.1. Complete as ligações do esquema, incluindo as três entradas do comparador menos significativo (Low).
1 3.2. Indique os valores de P e Q nos dois comparadores, em binário e em decimal:
1. (
1 Low: P = _________________ = _________ ; Q = __________________ = __________
High: P = _________________ = _________ ; Q = __________________ = __________

3. ( 3.3. Indique, na figura, os níveis lógicos das saídas (P<Q), (P=Q) e (P>Q) dos dois comparadores.
1
SISTEMAS DIGITAIS
508752872.docx
RM/14
Pág. 1de 3
4. (
4. Complete a tabela de verdade de um comparador de grandeza de 2 bit.
1 B A X Y Z
B1 B0 A1 A0 B<A B=A B>A
0 0 0 0 0 1 0

5. A figura seguinte representa a tabela de verdade de um circuito meio subtrator de 2 bit

5. (
5.1. Recorrendo ao mapa de Karnaugh, determine a expressão booleana simplificada da saída Co.
3 Entradas Saídas
B A S= B - A Co
B1 B0 A1 A0 S1 S0
0 0 0 0 0 0 0
0 0 0 1 1 1 1
0 0 1 0 1 0 1
0 0 1 1 0 1 1
0 1 0 0 0 1 0
0 1 0 1 0 0 0
0 1 1 0 1 1 1
0 1 1 1 1 0 1
1 0 0 0 1 0 0
1 0 0 1 0 1 0
1 0 1 0 0 0 0
1 0 1 1 1 1 1
1 1 0 0 1 1 0
1 1 0 1 1 0 0
1 1 1 0 0 1 0
1 1 1 1 0 0 0
6. ( 5.2. Represente o logigrama da mesma saída, Co.
2

Pág. 2 de 3
P. 2 de 3
6. Usando o somador completo de 1 bit, implemente um somador completo de 2 bit. Faça as ligações, indique
7. ( as entradas P0 e 12; Q0 e Q1; as saídas S0 e S1 e Co. Ligue ao valor lógico adequado a entrada Ci.
3

Q
Co
Ci

8. ( 7. Indique os níveis lógicos das saídas do somador representado. Apresente os cálculos.


2

7483

1 0 
1
0 P
0
1 3 0
1 0 
0
1 Q
3
1
3
Ci Co

Total:
200 pontos

Pág. 3 de 3
P. 3 de 3

Você também pode gostar