Você está na página 1de 2

Sistemas Digitais

LEE/BIO
1º Semestre 2021/22
SISTEMAS DIGITAIS
TRABALHOS DE LABORATÓRIO

5º TRABALHO

1 - Objectivo

O objectivo deste trabalho será treinar o aluno no uso de flip-flops (FF) comerciais
discretos em várias aplicações típicas. Utilize o MULTISIM para simular os circuitos.
Atenção: Este trabalho conta para a nota final.

2 – Contador Assíncrono

2.1 - Simule o seguinte circuito em que as entradas de relógio dos FF não são comuns
(circuito assíncrono):

Q0
Q0 Q1 Q2 Q3

D Q D Q D Q D Q

_Q _Q _Q _Q

CLK

Nota: Utilize um SPDT para a entrada CLK. Ligue as linhas de entrada “_Clear” e
“_Preset” dos FF a VCC (inactivos). Tipo D: 74LS74. Utilize um DCD_Hex
(Indicators) para visualizar a sequência de contagem.

a) Identifique a sequência de contagem. Apresente um diagrama temporal das


saídas Q0 a Q3 em função do CLK. Nota algum comportamento estranho na
contagem? Esclareça.
Dica: Tenha em atenção os tempos de atraso dos FF (ver manual técnico…)

SMF
Sistemas Digitais

3 – Contador Síncrono

3.1 – Introduza agora o circuito seguinte no MultiSim em que o CLK é comum a


todos FF:

Q0 Q1 Q2 Q3
VCC

& &
J Q J Q J Q J Q
K _Q K K K
_Q _Q _Q

CLK

Nota: Inclua um sinal de _INIT, que quando activado (a”0”) coloca Q0...Q3 = “5”.
• FF JK – 74LS112. Tem de usar as entradas “_Clear” e “_Preset” dos FF,
devidamente ligadas: a VCC as entradas inactivas e ao SPDT _INIT as
entradas activas de modo a inicializar os FF em “5”.
3.2 – Indique a sequência de Q0...Q3 após a inicialização com _INIT. Faça o
respectivo diagrama temporal.
3.3 – Quais as diferênças que regista em relação ao circuito de 2? Concretize.
Dica: Desenhe um diagrama temporal exemplificativo.

4 – Circuito sequêncial síncrono (CLK comum a todos os FF) baseado num


registo de deslocamento.

Monte o seguinte circuito usando o 74LS74 (FF D) e o 74LS86 (xor):

_INIT

Q0 Q1 Q2 Q3
C P P C

=1

Nota: C = _Clear; P=_Preset. Ligue as entradas inactivas a VCC.

4.1 – Indique a sequência de contagem após um impulso em _INIT.


Dica: Coloque um DCD_HEX ligado às saídas dos FF para observar a sequência de
contagem.
4.2 – Faça ligeiras modificações ao circuito e simule (ligar as entradas da porta xor a
diferentes saídas dos FF ou modificar a sua inicialização). Que conclui á cerca da
contagem?

SMF

Você também pode gostar