Explorar E-books
Categorias
Explorar Audiolivros
Categorias
Explorar Revistas
Categorias
Explorar Documentos
Categorias
Bom, eles contêm aquele símbolo por serem sinais invertidos, "formalmente" chamados
de sinais de estado lógico “active low”, ativo baixo ou melhor, ativo com sinal baixo (0v).
Os estados lógicos
Os circuitos digitais trabalham com tensões que são usadas para representar os estados
lógicos, (H) High ou (L) Low, 1 ou 0. Estes sinais são utilizados para ativar ou desativar circuitos e
basicamente compõem de maneira integral a arquitetura de uma placa mãe.
Resumindo: Entrada de habilitação para a fonte interna de 5v "LDO", que é habilitada se "ENLDO"
estiver dentro da lógica de alto nível. (Tensão positiva)
2
Portanto podemos afirmar que para ter ENLDO - Enable LDO ou “Habilitar LDO” ATIVO
precisamos contar com um sinal em nível alto (H).
No hipotético caso de que este sinal fosse um sinal invertido (ENLDO#) então nós
precisaríamos de que não houvesse tensão ou 0v neste terminal para habilitá-lo.
Devemos tomar cuidado também ao fato de que muitas vezes a diferença pode estar na
forma de interpretar o sinal, por exemplo, se este sinal se chamasse SHDN_LDO# (Shutdown
LDO) ele funcionaria da mesma forma que citamos no exemplo acima, portanto no momento em
que não houvesse tensão no terminal o sinal de SHDN_LDO# estaria ATIVO e poderíamos dizer
que a saída LDO estaria desligada ou SHUTDOWN.
Vale lembrar que os sinais invertidos podem ser representados de várias formas, os mais
comuns são:
• com o símbolo de #
• Com uma barra acima
• Antecedido com o sinal de –
3
Nesta imagem podemos ver 2 exemplos, o pin 8 SHDN# e o pin 11 ACOK#. No primeiro
caso interpretamos que se o pin 8 estiver sem tensão teremos o sinal de SHDN# ativo e,
portanto, o integrado estará desligado (SHUTDOWN), no segundo caso precisamos que o pin 11
tenha 0V para que a fonte do notebook seja corretamente reconhecida pelo aparelho e o sinal de
AC OK se encontre ativo.
Este é mais um ótimo exemplo já que muitas pessoas quando analisam problemas
relacionados com o circuito LVDS acabam encontrando dificuldades para realizar as aferições.
Neste caso temos que ter 3V no pin 9 pois caso contrário teremos o sinal DISPOFF# ativo e
obviamente o DISPLAY estará OFF.
Como pode ser observado o terminal de reset da placa (HWRST) tem alimentação
constante através da resistência pull up R267, o reset é acionado no momento que esta tensão é
jogada ao GND por meio do interruptor que se conecta ao "FRONT PANEL" painel frontal.
Portanto podemos dizer que quando pressionamos o botão de reset do aparelho a tensão
cai a 0V e com isto ativa-se a linha de FP_RST_L (FRONT PANEL RESET LOW). Um detalhe
interessante é que neste esquema as linhas active-low são representadas por um "_L" no final,
como pode ser visualizado na próxima imagem.
5