Você está na página 1de 10

1

ESCUELA POLITCNICA DEL EJRCITO


DEPARTAMENTO DE CIENCIAS DE LA ENERGA Y MECANICA
CARRERA DE INGENIERIA MECATRNICA
SISTEMAS DIGITALES


1. OBJETIVO
y Disear una circuito sumador-restador de dos nmeros de 4bits
y Implementar el circuito en el protoboard, y comprobar su funcionamiento

2. LISTA DE COMPONENTES
y RESISTENCIAS de 63
y Diodos led
y Conductor de cobre, para las conexiones en el protoboard.
y Interruptores Dip switcht
y Compuerta AND C.I 7908
y Compuerta OR C.I 7432
y Compuerta NOT C.I 7404
y Compuerta XOR C.I 7486
y Sumador C.I 74283

3. MARCO TEORICO
Circuito integrado 7408,
Es una cudruple compuerta AND.
Funcionamiento de la Compuerta AND; Cada compuerta tiene dos variables de entrada
designadas por A y B y una salida binaria designada por Q. La compuerta AND produce la
multiplicacin lgica AND dada por la siguiente tabla de verdad:

Tabla de Verdad
A B Q
0 0 0
0 1 0
1 0 0
1 1 1



2


Como se puede observar solamente el resultado ser 1 cuando ambas compuertas lgicas
sean 1. El smbolo de operacin algebraico de la funcin AND es el mismo que el smbolo de
la multiplicacin de la aritmtica ordinaria (*). Las compuertas AND pueden tener ms de dos
entradas y por definicin, la salida es 1 si todas las entradas son 1.
Descripcin de las Terminales del CI 7408


Circuito Integrado 7432
La compuerta OR produce la funcin OR inclusiva, esto es, la salida es 1 si la entrada A
o la entrada B o ambas entradas son 1; de otra manera, la salida es 0. El smbolo
algebraico de la funcin OR (+), similar a la operacin de aritmtica de suma. Las
compuertas OR pueden tener ms de dos entradas y por definicin la salida es 1 si
cualquier entrada es 1.

Descripcin de las Terminales del CI 7432





3

Circuito integrado 7404
El circuito inversor invierte el sentido lgico de una seal binaria. Produce el NOT,. o funcin
complemento. El smbolo algebraico utilizado para el complemento es una barra sobra el
smbolo de la variable binaria. Si la variable binaria posee un valor 0, la compuerta NOT
cambia su estado al valor 1 y viceversa. El crculo pequeo en la salida de un smbolo grfico
de un inversor designa un complemento lgico. Es decir cambia los valores binarios 1 a 0 y
viceversa.

Descripcin de las Terminales del CI 7404


Circuito integrado 7486
La compuerta OR exclusiva tiene un smbolo grfico similar a la compuerta OR excepto por
una lnea adicional curva en el lado de la entrada. La salida de esta compuerta es 1 si cada
entrada es 1 pero excluye la combinacin cuando las dos entradas son 1. La funcin OR
exclusivo tiene su propio smbolo grfico o puede expresarse en t rminos de operaciones
complementarias AND, OR






4

Descripcin de las Terminales del CI 7486


Circuito integrado 74283
En electrnica un sumador es un circuito lgico que calcula la operacin suma. En los
computadores modernos se encuentra en lo que se denomina Unidad aritmtico lgica (ALU).
Generalmente realizan las operaciones aritmticas en cdigo binario decimal o BCD exceso 3,
por regla general los sumadores emplean el sistema binario. En los casos en los que se est
empleando un complemento a dos para representar nmeros negativos el sumador se
convertir en un sumador-substractor (Adder-subtracter).
Las entradas son A,B,Cin que son la entradas de bits A y B, y Cin es la entrada de acarreo. Por
otra parte, la salida es S y Cout es la salida de acarreo.




5


Descripcin de las Terminales del CI 7404




6


4. PROCEDIMIENTO

y Creamos la tabla de verdad para el circuito.

y Mediante la tabla obtenemos las funciones necesarias para implementar el
circuito.

y Luego buscamos los componentes del circuito (en algn simulador de preferencia
isis de proteus).

y Realizamos el esquema del circuito con los componentes en el simulador.

y Finalmente probamos su correcto funcionamiento de acuerdo con la tabla.

5. TABLAS DE VERDAD
Control:
Suma = 0
Resta = 1

Control Y Entrada B1
0 0 0

0 1 1
1 0 1


1 1 0

Carry Out 1 (en bajo)
Control Carry Out 1 Operacin
XORs In
Carry In 2 Entrada A2
0 0 0 0 0
0 1 0 1 1
1 0 1 1 0



7

1 1 0 0 0

0peiacion0Rsn nti aiiy0ut


ntiaua aiiy0ut nti


aiiyn 0peiacion0Rsn ntiaua
Operacin XORs
Operacin XORs In Salida S1 Entrada B2
0 0 0

0 1 1
1 0 1


1 1 0
o


6. DIAGRAMA DE SIMULACIN




8

Con la simulacin de este circuito en proteus, determinamos que su funcionamiento
es aceptable por lo tanto vamos a implementarlo en el protoboard, teniendo como
resultado el siguiente circuito:
7. DIAGRAMA DE IMPLEMENTACION DEL CIRCUITO




9

8. EXPLICACION DEL HADWARE
1.- Con los dip swicth controlamos las entradas de los dos nmeros de cuatro bits
a sumarse
2.- Con un dip swicth adicional controlamos la suma y resta de los nmeros
3.- La seal de cada bit de cada nmero, y la seal de operacin entran en las
compuertas XOR, donde se determina que accin realizarse (ninguna o
complemento)
4.- luego estas seales son enviadas al 74283 donde se van a sumar
5.- una ves sumadas, dependiendo del carry de salida. Se saca el complemento, o
se enva el resultado anterior.


9. CONCLUSIONES/RECOMENDACIONES
Recomendamos el uso de una fuente que emita la suficiente corriente para alimentar
el circuito, ya que consta de varias compuertas.
Recomendamos verificar con un voltmetro la tensin que ofrece la fuente antes de
que esta sea conectada con el circuito.
Recomendamos consultar el datasheet de los elementos a usarse, para una correcta
manipulacin y conexin de los terminales de los C.I
Recomendamos comprobar el funcionamiento adecuado de los C.I antes de su
implementacin en el protoboard, y una ves armado el circuito verificar continuidad y
que los cables estn bien acoplados.
Recomendamos no mesclar todo el circuito, y tenerlo di vidido por etapas para
encontrar de manera mas fcil algn dao o defecto.






10

10. BIBLIOGRAFIA:
THOMAS FLOYD Fundamentos de sistemas digitales
11. NETGRAFIA:
Lgica y electronica
http://html.monografias.com/logica-y-electronica.html
Montajes electrnicos
http://www.webelectronica.com.ar/montajes2/nota17.htm
Sumador
http://www.danielclemente.com/apuntes/sdmi/final_sd/doc-sumador.pdf

Você também pode gostar