Você está na página 1de 3

Universidade Federal de Itajubá – UNIFEI Campus de Itabira

EELi03 – Laboratório de Circuitos Lógicos


Trabalho associado ao Experimento 03
Integrantes: 2020016861 – Júlio César Ribeiro Silva

Parte I: Teórica
1. Decodificador display 7 segmentos
Entrada Saída
𝐵3 𝐵2 𝐵1 𝐵0 a b c d e f g
0 0 0 0 1 1 1 1 1 1 0
0 0 0 1 0 1 1 0 0 0 0
0 0 1 0 1 1 0 1 1 0 1
0 0 1 1 1 1 1 1 0 0 1
0 1 0 0 0 1 1 0 0 1 1
0 1 0 1 1 0 1 1 0 1 1
0 1 1 0 1 0 1 1 1 1 1
0 1 1 1 1 1 1 0 0 0 0
1 0 0 0 1 1 1 1 1 1 1
1 0 0 1 1 1 1 1 0 1 1

2. Tabela verdade do circuito logico. (X = Defeito)

Convenções:
AT1 – Ligada em “1” e desligada em “0”
AT2 – Ligada em “1” e desligada em “0”
Presença de água nível “1”
Ausência de água nível “0”

A B C D AT1 AT2
0 0 0 0 1 0
0 0 0 1 1 X
0 0 1 0 1 0
0 0 1 1 1 0
0 1 0 0 X X
0 1 0 1 X X
0 1 1 0 X X
0 1 1 1 X X
1 0 0 0 1 1
1 0 0 1 1 X
1 0 1 0 1 1
1 0 1 1 1 0
1 1 0 0 0 1
1 1 0 1 0 X
1 1 1 0 0 1
1 1 1 1 0 0

Obtendo a função dos AT1 e AT2 por meio do mapa de Karnough, tem -se:
𝐴𝑇1 = 𝐵̅ e 𝐴𝑇2 = 𝐴𝐷
̅
O circuito logico correspondente está representado na Figura 1.
AT1

AT2

Figura 1 – Circuito Logico dos AT1 e AT2

Em caso de defeito nos sensores seria a instalação de um sinal visual (lâmpada


led) em todos os sensores para a visualização do defeito.
3. MUX 8x1

MUX
4x1

MUX
2x1 S

MUX
4x1 E2

E1 E0

4.

DEMUX
1x8

DEMUX
1x2

DEMUX
E0
1x8

E3 E2 E1

5. A capacidade “Tri-State” permite que as saídas sejam conectadas juntas e


aproveita a velocidade de operação das saídas.
Parte II: Prática
1. Função lógica obtida através do mapa de Karnaugh

𝐹 = 𝐴̅𝐵̅𝐶̅ + 𝐴𝐵 + 𝐵𝐶 + 𝐴𝐶

Figura 1 – Multiplexador da função logica a partir de portas básicas.


2. Sistemas de transmissão de dados MUX e DEMUX serial

Você também pode gostar