Você está na página 1de 14

ESTACIN DE TRABAJO DIGITAL TTL

Es una estacin de trabajo que se utiliza para comprobar los circuitos estudiados en electrnica digital. Tambin es una herramienta de trabajo que pueden utilizar los aficionados, tcnicos e ingenieros para verificar sus proyectos, para realizar pruebas parciales en sistemas de control y procesamiento digital o como una herramienta para comprobar el correcto funcionamiento de cualquier circuito integrado TTL. Contiene varios circuitos independientes con funciones especficas, montados en un mismo circuito impreso. En la figura subsiguiente se aprecia un diagrama de bloques del sistema que incluye la fuente de poder.

Dicha estacin deber estar conformada por los siguientes bloques: Reloj 1. Generar frecuencias desde menos de 1Hz hasta 1MHz. Poseer un LED indicador de funcionamiento del oscilador a frecuencias menores de 50Hz se visualizar apagado y a frecuencias superiores a los 100Hz se visualizar encendido para el ojo humano. Una salida.

Reloj 1(desarrollo) El 555 se caracteriza por una salida con forma de onda cuadrada (o rectangular) continua de ancho predefinido por el diseador del circuito. El esquema de conexin es el que se muestra. La seal de salida tiene un nivel alto por un tiempo t1 y un nivel bajo por un tiempo t2. La duracin de estos tiempos depende de los valores de R1, R2 y C1. Para el rango de frecuencia de 1Hz a 1MHz utilizando la ecuacin

f =

1.44 para encontrar el capacitor, teniendo l una resistencia fija y ( RA + 2 RB)C

una variable. PARA LA FRECUENCIA 50HZ RA=1k RB=100k

F=1MHz

1.44 ( RA + 2 RB )C 1.44 1Hz = (1K + 2 *100 K )C 1.44 C= (1K + 2 *100 K )50 1.44 C= 201000 * 50 1.44 C= 10050000 C = 143.28nF f =

1.44 ( RA + 2 RB)C 1.44 1MHz = (1K + 2 *100 K )C 1.44 C= (1K + 2 *100 K )1*10^ 6 1.44 C= 201000 * 50 1.44 C= 10050000 C = 7.1641 pF f =

PARA LA FRECUENCIA 500KHZ


f =

RA=1k

RB=200k

F=500kHz

1.44 ( RA + 2 RB )C 1.44 500 KHz = (1K + 2 * 200 K )C 1.44 C= (1K + 2 * 200 K )500 KHz 1.44 C= 401000 * 500 KHz 1.44 C= 2.005 11 C = 7.18 pF

R?
8

U?
Q DC 3 7 5M

1k A B

VCC

CV

RB

C D

GND

TR

TH

C?
0.001uF

555

C1
143pF

Reloj 2. Oscilador diseado en base a inversores y un cristal. Valores de frecuencia desde 10Hz hasta 10MHz. Una salida.

Reloj 2(DESARROLLO) Se estableci dos configuraciones, utilizando un cristal como estabilizador de frecuencia. Clculos(CAMBIAR Y MODIFICAR): . .

. .

. .

Frecuencia Mxima 10Hz (1) Grfica Resultados

(2)

Temporizador. La duracin del pulso o tiempo que permanece en estado alto la salida despus de haber aplicado un estado bajo al TRIGGER y por el valor del potencimetro y el capacitor utilizado. El capacitor a utilizar puede ser de cualquier valor y por tanto el espacio del mismo debe servir para conectar un capacitor de cualquier valor. T=1.1 x C x Pot. Este temporizador debe alcanzar una frecuencia entre 10Hz y 10MHz. Una salida.

Temporizador Se lo dise utilizando un dispador de Schmmitt que utiliza un inversor 7414. Clculos: 74HC14 . Donde: R10M C 100pF 74LS14

R2k C 100pF

Para la frecuencia mxima 10Mhz, se utilizar el valor mnimo del capacitor . . . . . .

Para la frecuencia mnima (10Hz), se utilizar un valor alto para el capacitor C= 120nF . . . . . . . .

No se puede implementar ya que debe ser R2k. Si se trabaja con este valor se necesitar de C=40uF, esta cantidad no est disponible comercialmente para los capacitores cermicos. Se puede implementar un potencimetro de 1M seguido de una resistencia de 500 , para asegurar que no sea cero al momento de poner el potencimetro en su mnimo valor. Para la mxima frecuencia el mnimo valor del pot y para la mnima el mximo valor del pot. Frecuencia Mxima 10MHz Grfica Resultados

Frecuencia mnima 10Hz Grfica Resultados

Datos Simulados T= 375nS-275nS . . . .

COMPROBACIN Datos Simulados T= 400ms-300ms . . . .

Monitores Lgicos. Consta de nueve indicadores LEDs que indican el nivel lgico o estado de una lnea cuando se la est probando. Estos deben encenderse cuando detecten un estado alto. Nueve entradas.

Monitores lgicos El diseo consiste en un dipswitch de 9 entradas, 9 leds y 9 resistencias de 330. El dipswitch ser el que permita o no el paso de la corriente para que los leds se enciendan, dependiendo del estado alto o bajo que se le enve, las resistencias servirn de proteccin para los leds, se podr poner tambin solo una a 1/2W que compensar la cantidad de corriente y ahorrar resistencias. Simulacin

Contadores BCD y Displays . La entrada de alimentacin proviene del Reloj 1. La salida se visualiza por medio de displays de 7 segmentos. Deben poder conectarse en cascada. Dos entradas.

Contadores BCD y Displays Se tienen dos contadores ascendentes conectados en cascada el resultado se lo muestra en un display el primer contador se inicia en cero hasta nueve y el segundo va contando las repeticiones que el primero hace. Simulacin

Interruptores Lgicos. En un nmero de cuatro. Estos interruptores permanecen en estado alto o bajo segn se desee para realizar comparaciones en contadores o con comparadores de magnitud. Cuatro salidas.

Interruptores Lgicos El control de lo realiza mediante un dipswitch de cuatro entradas, y de 4 resistencias para asegurar un voltaje y se deja cuatro salidas que podrn estar en estado alto o bajo segn se desee. Simulacin

Fuente regulada. De 5V y de 12V fijas con borneras para conexin tipo bafle e indicador visual (LED). Debe tener un interruptor de encendido y proteccin por medio de fusible.

Fuente Regulada Requerimientos: Voltaje de Alimentacin: 120V Voltaje de Salida: Corriente de Salida: FIJA: FIJA: +12Vdc; +5Vdc 2 A O 1A C/U

CLCULOS MATEMTICOS Fuente fija (+15Vdc; +12Vdc a 1A c/u)

Transformacin 12V 18.38V 1A 8:1

Voltaje RMS del secundario1: Voltaje pico-pico del secundario1: Corriente del secundario1: Relacin de transformacin:

Rectificacin

Puente de diodos:

Filtrado

Si C = 3300 uF, Idc = 1000 mA

Rizo:

Regulacin +5V +12V

Regulador: 7805 Regulador: 7912

FUENTE FIJA (software: Multisim)

Pulsadores Lgicos
Pulsadores Lgicos. Por medio de compuertas lgicas establecer dos entradas por medio de dos pulsadores. Cuando el primero no se encuentra presionado se debe tener una salida en estado alto y otra en bajo. Mientras se mantiene presionado este pulsador, la salida que estaba en estado alto cambia a bajo y la salida que estaba en estado bajo cambia a alto. El segundo pulsador realizar la misma operacin. En total se tiene dos entradas (pulsadores) y cuatro salidas (alto y bajo de cada uno).

PULSADORES LOGICOS Se utiliz una compuerta xor y un not para presentar los resultados debido a las respuesta de estas compuertas, la primera dar un estado alto si se le ingresa un estado alto y un bajo, y luego un not que antecedido por la compuerta se convierte en un xnor y permite dar un estado alto cuando las entradas son iguales: XOR XNOR

X 1 Si el pulsador se conecta directamente a la entrada de la compuerta XOR puede provocar errores indeseados. Las seales que envan los pulsadores no son limpias sino que tienen rebotes producido por el chasquido de los contactos del pulsador, lo cual se interpreta como si el pulsador no fue pulsado una vez sino varias veces. 0 0 1 1

X 2 0 1 0 1

S 1 1 0 0 1

Cerrando el pulso se pone a tierra (0 lgico) la entrada del circuito buffer 4050 llevando su salida tambin al estado (0 lgico). Si el contacto vibra o rebota, abre el circuito, y el condensador de realimentacin C se carga lentamente a travs de la resistencia R. As, la entrada de la puerta nunca alcanzar el umbral 1/2Vcc y la salida del 4050 seguir con su (0 lgico). Cuando se mantiene el pulsador abierto, el tiempo suficiente para que la tensin en C llegue al nivel umbral de la entrada de la puerta, la salida del circuito pasa a tener un (1 lgico).

Simulacin 1ra condicin 1ra condicin Simulacin 2da condicin 2da condicin

Lista de Materiales . Displays Leds Dip swhich Fusible color 10, 4 entradas Potencimetro Resistencias Resistencias Resistencia Capacitor Cermico Compuerta Not Compuerta Not Compuerta Xor Compuerta AND 500 100pf, 120nF 74HC14 74LS14 74LS386 74LS08 74LS47 74LS393 2 2 2 16 1 2 1 1 1 1 1Mhz 330 330 a W 1 1 1 4 2

Você também pode gostar