Você está na página 1de 194
— Ns — So “a lu a wa uu = 24 aS = = ce] — Oo fz | = ==] co] ce = = rst TODOS ONTO ea es Todas as atividades técnicas sofrem o problema de dispor da informagdo certa, na hora certa e no lugar certo, A eletrénica nao @ excegao. E muito dificil terse & mao todos os dados que precisamos quando estamos projetando e cconstruinda circuitos eletronicos. Virios séo os dados que precisam estar disponiveis durante um projeto de eletronica tanto na fase de projeto quanto nas fases de cconstrugdo, prototipagem e testes. Identiticacdo e ccaracteristicas dos componentes discretos (resistores, capacitores, diodos, transistores, ..), configuragao dos pinos dos circuites integrados (CMOS, TTL, lineares, optoeletrdnicos, ..), tabelas de verdade dos Cis digitais, partes comuns de cirouito (asciladores, amplificadores, fontes de alimentagao, ..), dados das interfaces com PCs, clculos bésicos para a polarizagdo de transistores assim por diante, Mesmo quando dispomos de todas as informagdes, 0 que jé exige um grande esforgo na compra de diversas publicagdes, 0 fato de elas estarem tispersas em varios livros, catélogos, tabelas de referéncia, e outras, faz com que seja extremamente trabalhoso obter todos os dados na hora que precisamas. Esse é exatamente o problema que este livo visa resolver: reunir, numa sé publicagdo, a maior parte dos dados necessérios para desenhar e limplementar projetos de eletrOnica, de forma servir como fonte dnica de referéncia para a grande maioria dos dados técnicos tanto dos Componentes discretos quanto dos circuitos integrados. Obviamente, néo se pretendeu disponibilizar todos 08 dados sobre todos os componentes pois isso seria impossivel. 0 objetivo é que os dados mais comumente utilizados estejam aqui reunidos, de forma a que apenas quando se estiver usando um componente especitico, ndo comum, se precise recorrer a outras fontes de consulta. Para poder condensar o enorme volume de informagdes necessérias, foram eliminadas praticamente todas as explicagées sobre 0 funcionamento dos componentes; ou seja, este no € um livro para se aprender como os componentes funcionam. Assume-se que 0 usuario jf conhega seu funcionamento e precisa apenas ter seus dados técnicos & mao. Resumindo, trata-se de um livro para consulta e nao para estuda, onde se reuniu apenas os dados essenciais sobre as componentes mais utiizados em projetos eletronicos, com o objetivo de que esses dados estivessem sempre 4 mao, num dnico lugar, com acesso facil, répido e obje Pec Pec ELETRONICA _ TODAS AS INFORMACOES TECNICAS ESSENCIAIS DE COMPONENTES ELETRONICOS Pec MARCO ANTONIO MARQUES DE SOUZA ELETRONICA __ TODAS AS INFORMACOES TECNICAS ESSENCIAIS DE COMPONENTES ELETRONICOS Editoragao Eletrénica MCT Produgées Graficas Capa Sergio Ne Superviséio Maxim Behar Revisdo. Equipe Técnica © Copyright by Marco Antonio Marques de Souza © Copyright 2003 by Hemus Mediante contrato firmado com o Autor Todos os direitos adquiridos rvada a propriedade literdria desta publicagao pela HEMUS LIVRARIA, DISTRIBUIDORA E EDITORA Visite nosso site: www.hemus.com.br Impresso no Brasil / Printed in Brazil Pec Pec A Marisa, Alessandra, Vanessa e Sergio. Tudo o que fago é para que vocés se orgulhe de mim. Sumario . Introdugao . Resistores. . Capacitores . Transistores . Diodos. Circuitos Integrados CMOS e TTL . Meméorias e Interfaces Programaveis . . Amplificadores, Osciladores, A/D, D/A, Reguladores ¢ Oticos . Interfaces e conectores dos PCs. Circuitos Uteis . Simbologia Glossario Pec Pec Introducéo Pec Capacitores 13 Todas as atividades técnicas sofrem o problema de dispor da informacao certa, na hora certa e no lugar certo. A eletrénica nao é exce¢ao. E muito dificil ter-se 4 mao todos os dados que precisamos quando estamos projetando e construindo circuitos eletrénicos Varios sio os dados que precisam estar disponiveis durante um projeto de eletrénica, tanto na fase de projeto quanto nas fases de construgdo, prototipagem e testes. Identificagio e caracteristicas dos componentes discretos (resistores, capacitores, diodos, transistores, ...). configuragao dos pinos dos circuitos integrados (CMOS, TTL, lineares, optoeletrénicos, ...), tabelas de verdade dos Cls digitais, partes comuns de circuito (osciladores, amplificadores, fontes de alimentacao, ...), dados das interfaces com PCs, cdlculos basicos para a polarizagao de transistores e assim por diante. Mesmo quando dispomos de todas as informagdes, 0 que ja exige um grande esforco na compra de diversas publicagdes, o fato de elas estarem dispersas em varios livros, catdlogos, tabelas de referéncia, etc..., faz com que scja extremamente trabalhoso obter todos os dados na hora que precisamos. Esse € exatamente 0 problema que este livro visa resolver: reunir, numa s6 publicagdo, a maior parte dos dados necessérios para desenhar e implementar projetos de eletrénica, de forma a servir como fonte tinica de referéncia para a grande maioria dos dados técnicos tanto dos _componentes discretos quanto dos circuitos integrados. Obviamente, nao se pretendeu disponibilizar todos os dados sobre todos 0s componentes pois isso seria impossivel. O objetivo € que os dados mais comumente utilizados estejam aqui reunidos, de forma a que apenas quando se estiver usando um componente especifico, nao comum, se precise recorrer a outras fontes de consulta. Pec 14 Para poder condensar 0 enorme volume de informagées necessarias, foram eliminadas praticamente todas as explicagdes sobre o funcionamento dos componentes; ou seja, este ndo € um livro para se aprender como os componentes funcionam. Assume-se que 0 usuario j4 conhega seu funcionamento e precisa apenas ter seus dados técnicos & mao. Resumindo, trata-se de um livro para consulta e nao para estudo, onde se Teuniu apenas os dados essenciais sobre os componentes mais utilizados em projetos eletrénicos, com 0 objetivo de que esses dados estivessem sempre a mio, num tinico lugar, com acesso ficil, rapido e objetivo. Pec Resistores Pec Resistores a 2.1 Cédigo de Cores Encontra-se abaixo a representagdo esquematica do cédigo de cores utilizado para indicar o valor dos resistores. Cédigo de 4 listas a 3 sta | Matipicador | Tolerinca oa 0 1 UCT 2 | x10 +1% ee 2 x 100 2% ed 3 x1K 4 x10K 5 xtook | 05% 6 x1M + 0,25% 7 x10M + 0,10% 8 + 0,05% | | x0, + 5% x 0,01 =< 10% | Codigo de 5 listas Pec Capacitores Pec Capacitores 21 3.1 Cédigo Numérico Encontra-se abaixo uma tabela apresentando os principais valores encontrados nos capacitores, abaixo de 2 uF e 0 cédigo utilizado para Tepresentar esses valores. Para valores abaixo de 100 pF e acima de 1 uF os valores reais sao escritos diretamente no corpo do componente. O cédigo da tabela abaixo representa o valor da capacitincia em pF e & composto por 3 ntimeros que indicam: z TL_| Indica a quantidade de zeros que deve ser adicionada aos dois primeiros nimeros para compor o valor Indicam os dois primeiros nimeros do valor valor dreto K valor direto 1.500 A valor direto 10,0000109] 202 2.000 0,0020} valor direto 5] 0,0000150] 222 2.200 10,0022] valor direto 20) 0,0000200] 472 4.700 0,0047] valor direto 30] 0,0000300) 502 5.000 10,0050] valor direto 33] 0,0000330] 562 5.600 0,056] valor direto 47| 0,0000470] 682 6.800 0,0068) valor direto 6] _0,0000560] 103 70.000 0,0709} valor direto 68] 0,0000680) 153 | ___ 15.000 0,0750} valor direto 75] _0,0000750] 203 20.000 0.0200 valor direto 82] 0,0000820] 223 22.000 10,0220] valor dreto. 97] 0.000089] 333 33.000 10,0330] 404 400) 0,0001000} 473 47.000 0,0470] 121 420] 0,0001200} 503 50.000 0,050] 131 130} 0.000130 563. 56.000 0,0560) 151 150] 0,0001500} 683 68.000 0,0680) 181 480] 0,0001800} 104 100.000 0,1000) 221 220{ 0,0002200} 204 200.000 (0,200) 331 330) 0,0003300} 224 220.000 0,2200] 470| _0,0004700] 334 330.000 10,3300) 560] 0,0005600] 474 470.000 0.4700] 680} 0,0006800] 560.000 10,5600] 0,0007500] 4.000.000 (0,0008200] 2.000.000. Pec 22 3.2 Cédigo de Cores Encontram-se a seguir outras formas utilizadas para representar os valores dos capacitores, incluindo 0 c6digo de cores usado nos capacitores tipo disco, tubulares e plasticos: Capacitores Ceramicos tipo placa: Capacitores eletroliticos: Capacitancia (em uF) ==> a | 22uF Toierinda——] Covtciente de | Ja By ev Leva) 02 OFF | O> ia < Gn Sls SIZ <1 a8 4049 4050 Seis buffers ndo-inversores. 4049 Tabela de Verdade fof 1 | Lif | (Com Vec = +5V saidas lcompativeis com TTL 4050 Tabela de Verdade Pec Circuitos Integrados CMOS e TTL 87 4051 Multiplex/demuttiplex analogico (8/1) 4052 Dois Multiplex/demutiplex analégicos (4 para 1) 4053 4051, 4052, 4053, 3 Multiplexidemultipiex Tabela de Verdade analégicos (2 para 1) x5 x7 nenhuma Pec 88 4060 Contador binario assincrono -14 bits 4066 4066 Quatro chaves analégicas Tabela de verdade 4067 4067 Multiplexidemultiplex analégico (16/1) __Tabela de Verdade Chave selecionada nenhuma’ xo xt x2 x3 Pec Circuitos Integrados CMOS e TTL 89 4068 4068 Porta NAND de 8 entradas ‘Taboia de Verdade 4069 4069 Seis inversores Tabela de Verdade 4070 4070 Quatro portas XOR de 2 entradas —_Tabela de Verdade Y = (A.B)+(AB) Pec 90 4071 4071 Quatro portas OR de 2 entradas Tabela de Verdade 4072 4072 Duas portas OR de 4 entradas Tabela de Verdade 0 4073 4073 Tres portas AND de 3 entradas Tabela de Verdade Pec Circuitos Integrados CMOS e TTL 91 4075 4075 ‘Tres portas OR de 3 entradas Tabela de Verdade OD 4076 4076 Flip-flop tipo D com 4 bits (3-state) Tabela de Verdade a, ‘Se O&n1 ou O&n? = 1 Qn=Z 4077 4077 Quatro portas XNOR de 2 entradas Tabela de Verdade 4078 Porta NOR de 8 entradas com> Gnd 4081 Quanto portas AND de 2 entradas 4082 4082 4078 Tabela de Verdade 4081 Tabela de Verdade Duas portas AND de 4 entradas Tabela de Verdade Pec Pec Circuitos Integrados CMOS e TTL 93 4093 4093 4 portas NAND Schmitt-rigger - 2 ent. Tabela de Verdade 4094 4094 Shift register 8 bits 3-state (SIP) Tabela de Verdade 4099 4099 Latch enderecavel de 8 bits Tabela de Verdade Pec 94 40106 40106 Seis inversores Schmitt-trigger Tabela de Verdade 1A 7 a |v 2A Pott] xy [o] 3a) ou Gni 40160 40161 Contador de décade Contador binario de 4 bits (com clear assincrono) (com clear assincrono) 16]Vcc 5 16}Vcc 15]RCO 15}RCO 14]Q0 14]Q0 13]Q1 13]Q1 12]Q2 12]Q2 11Q3 11]Q3 10j}EnT E A0JEnT Coad Coad 40160 e 40161 Tabela de Verdade pif o [x] xT carega | pit 7 Tol xT nao altera | [i [xT oT nao altera | pif a [iti] conta | Loft x [x[ x] reset] Reset ocorre independentemente de Clk Pec Circuitos Integrados CMOS e TTL 95 40162 Contador de década (com clear sincrono) 40163 Contador binario de 4 bits (com clear sincrono) 40162 e 40163 Tabela de Verdade Hee ee pif i [x [0 [ nao altera | papa Tata [conta Lot x [x{ x] reset] Reset ocorre na transigao O>1 de Cik Pec 96 40174 40174 Seis flip-flops tipo D Tabela de Verdade 40175 40175 Quatro flip-flops tipo D Tabela de Verdade Pec Circuitos Integrados CMOS e TTL 97 40192 Contador década sincrono, up/down oS 40193 Contador binario sincrono, 4 bits, up/down 40192 e 40193 Tabela de Verdade Pec 98 4502 4502 Seis inversores tri-state Tabela de Verdade 4503 4503 Seis buffers tri-state Tabela de Verdade 4508 4508 Duplo latch 4 bits tri-state Tabela de Verdade Pec Circuitos Integrados CMOS e TTL 99 4510 4510 Contador BCD up/down Tabela de Verdade ue) toes [rac] agio_| Pit xt 0} 0 | x | nao conta | [ott { oo {77 conta up | 4511 4511 Decodificador BCD p/7 segmentos _Localizagao segmentos o 4511 Tabela de Verdade 100 4512 4512 Data selector (8 para 1) trisstate _‘Tabela de Verdade 4514 4515 4514e 4515 [so S1 S2 $14 Pec Pec Circuitos Integrados CMOS e TTL 101 4516 4516 Contador binario up/down Tabela de Verdade Pores [tee Potifofto {71 conta up | PT Px [x [1] carrega Px[x Tat xTreseta_] 4518 4520 Duplo contador década sincrono Duplo contador binario sincrono 4518 e 4520 ‘Tabela de Verdade (um estgio) incrementa nenhuma Pec 102 4555 4555 Duplo decodificador 1 de 4 nao inversor Tabela de Verdade TEn 16}Vcc 180} 15]2En 181 14]280 1Y0} 13281 1¥1] 5 4555 12}2v0 1y2I n1fayi 1Y3} 10}2¥2 Gnd 9 J2¥3 4556 4556 Duplo decodificador 1 de 4 inversor Tabela de Verdade TEn| 180} Pec Circuitos Integrados CMOS e TTL 103 6.4 Circuitos Integrados TTL 6.4.1 Caracteristicas das Familias TTL Encontra-se abaixo uma tabela com a descrigéo resumida de cada uma das famflias TTL e seus correspondentes parametros de tempo de propagac4o e dissipagdo de poténcia para uma porta padrao. O primeiro parametro pode ser visto como um fator de velocidade da familia: quanto mais baixo o tempo de propagacdo, mais rapida a familia. O segundo é um fator indicativo do consumo de corrente: quanto maior a dissipa¢ao, maior 0 consumo. ‘Tempo de Propagagao de | uma porta padriio | Sas Familia TTL onde o valor dos resistores 74Lox —_| internos fol aumestado, reduzindo o consumo 33.ns Lmw | de energia e aumentando 0 tempo de __| Propagacdo_ - pose High speed TTL: aaHtxcx | Familia onde o valor dos resistores foi Sek 2 mw | reduzido, aumentando a velocidade e também © consumo de energia | Schottky TTL: 74Sxxx | Familia que utiliza um tipo especial de diodo 3s 19 mW (Giodo de barreira Schottky) que evita que os transistores entrem em saturac3o. Low-power Schottky TT] 74LSxxx | Familia onde os valores dos resistores sto 10ns 2mw estabelecidos de forma a minimizar a dissipacdo de poténcia nos circuitos Schottky | Advanced Schottky: | | | T4ASKXX | Familia Schottky com methorias no proceso 2ns | 10mW | de fabricagao _ a | Advanced Low-power Schottky: | 74ALSexx | Famitia Low-power Schottky com melhorias 4ns 1mw 1 processo de fabricago | Pec 104 Existem familias que utilizam a tecnologia CMOS de construcao mas que foram projetadas para serem totalmente compativeis (pino-a-pino, fungéo a fung4o) com as familias TTL. Sao elas: © 74Cxxx: familia construida com a tecnologia CMOS padrao. Por ser CMOS, os integrados destas familias operam com a mesma imunidade a rufdo nos sinais de entrada e podem ser alimentados com tensdes que vao de 3 a 15V; 74HCxxx: familia construfda com tecnologia High speed CMOS, com parametros de velocidade semelhantes 4 familia LS e podendo ser alimentada com tensdes entre 2 e 6V; 74HCTxxx: um subconjunto da familia 74HC que tem os mesmos niveis de chaveamento nos sinais de entrada (0,8 a 2,0V) que as familias TTL e a mesma alimentacdo (5V) 6.4.2 Tabela de Cédigos Na tabela abaixo estio relacionados os cédigos e as fungdes dos integrados TTL mais utilizados. Todos os cédigos foram citados como sendo da famflia Standard TTL (74xxx). Para identificagao do integrado nas demais familias, deve-se incluir as letras correspondentes (74LSxxx, por exemplo). Na sequéncia, para cada integrado citado na relagao, foi fornecida a configruacao dos pinos ¢ as tabelas de verdades (quando aplicavel): Cédigo_| Funcio - 7400 Quatro portas NAND de 2 entradas _ — 7401 | Quo porus NAND de? enodss (pen callor) | [7402 [uo ponas NOR de Penradas ~ | oe oe | __ Seis inversores a | | Seis inversores (open collector) ee (atta voltage) | Seis buffers (ata voltagem) ee | en prasA e 7409 | Quatro portas AND de 2 entradas (open collector) [7 ‘Tres ports NAND de 3 entradas : ‘Tres portas AND de 3 entradas 2 entradas Pec Circuitos Integrados CMOS e TTL 105 Cédigo | Fungio ] [7412 | Tres portas NAND de 3 entradas (open collector) 7413 | Duas portas NAND de 4 entradas Schmitt Trigger 7414 | Seis inversores Schmit Trigger a [7415 | Tres portas AND de 3 entradas (open collector) - — [7420 ‘Duas portas NAND de 4 entradas - 7 7421 | Duas portas AND de 4 entradas 7 | (m2 Duas portas NAND de 4 entradas (open collector) | | 742 Quatro portas NAND de 2 entradas Sehimitt rigger _ 7425 uas portas NOR de 4 entradas com enable 7427 “Tres portas NOR de 3 entradas _ _ 7430 ___| Ponta NAND de 8 entradas 1432 Quatro portas OR de 2 entradas - 7433 | Quatro portas NOR de 2 entradas Buffer (open collector) (rater CD panes! 1448 | Decodiicador BCD para 7 segmentos 473 ‘Duplo flip-flop J-K - - [7474 | Duplo Aip-fop tipo D com sev/reset 7476 Duy 1K com sevreset —_ 1483 _ Quatro portas XOR de 2 entradas Contador de década Contador bindrio de 4 bits Duplo flip-flop J-K com seureset Monoestivel multvibrador | Quatro buffers 3-stae low enable) | Decodificador Ide 8 Duplo decodificador 1 de 4 — | Decodificador 1 de 10 Be | | Muttipleador /eletor 16 par Multiplexador seletor 8 para 1 (sada complementar) Multiplexador/ seletor 8 para 1 Devaifcadr 1 de 16 (ala low) 74155 Duplo decodificador / demultiplex 2 de 8 Pec 106 Cédigo | Fungo : : 74160 | Contador de década com reset assincrono | 74161 | Contador bindrio de 4 bits com reset assincrono - | 74162 | Contador de década com reset sinerono | 74163 | Contador binario de 4 bits com reset sinerono 74164 | Shift register de 8 bits (SIPO) _ 74165 | Shift register de 8 bits (PISO) : | 74168 | Contador de década sincrono up/down ee | 74169 | Contador bindrio de 4 bis sinerono up/down | T4173 Quatro flip-flops tipo D 3-state a __| [7ai74 ‘Seis flip-flops tipo D _ A175 | Quatro flip-flops tipo D 74190 __| Contador de década sincrono up/down a 74191 | Contador bindrio de 4 bits sincrono up/down it (74192 | Contador de década sincrono com clocks up/down separados - ce rrr 74195 | Shift register de 4 bts - entradas F-K 7 _ | 74221 | Duplo monoestavel multvibrador 74240 __| Duplo buffer de 4 bits 3-state (inversor) oe 74244 Duplo bufer de 4 bits 3-sate (no inversor) 74245 | Bus de 8 bits 3.state : - - iiaat [Deine neo pas Nemes =z | ipten tos Dox Ba Pec Circuitos Integrados CMOS e TTL 107 6.4.3 Configuracao dos Pinos e Tabelas de Verdade 7400 7400 Quatro portas NAND de 2 entradas Tabela de Verdade 7403 = open collector 7401 (open collector) 7401 (open collector) Quatro portas NAND de 2 entradas Tabola de Verdade 7402 7402 Quatro portas NOR de 2 entradas Tabela de Verdade 7433 = open collector 108 7404 Seis inversores SUS As 3] Gnd} 7408 Quatro portas AND de 2 entradas 7410 Tres portas NAND de 3 entradas oS 7404 Tabela de Verdade 7405 = open collector 7406 = alta voltagem 7407 = alta voltagem (nao inversor) 7408 Tabela de Verdade 7409 = open collector 7410 Tabela de Verdade 7412 = open collector Pec Pec Circuitos Integrados CMOS e TTL 109 7411 7411 Tres portas AND de 3 entradas Tabela de Verdade 7415 = open collector 7413 7413 Duas portas NAND 4 ent. schmitt trigger Tabela de Verdade 7414 7414 Seis inversores schmitt-rigger Tabela de Verdade = Pec 110 7420 7420 Duas portas NAND de 4 entradas Tabela de Verdade a> 33 9)... axl 7422 = open collector 7421 Duas portas AND de 4 entradas 7424 7424 Quatro portas NAND 2 ent. Schmitt-rigger _Tabela de Verdade Pec Circuitos Integrados CMOS e TTL Wi 7425 7425 Duas portas NOR de 4 ent com enable: Fungao Boleana 7427 7427 Tres portas NOR de 3 entradas Tabela de Verdade 7430 7430 Porta NAND de 8 entradas Fungo Boleana Y = ABCDEFGH JAAS AS Y6 7432 Quatro portas OR de 2 entradas 7442 7448 Decodificador BCD para 7 segmentos 7432 Tabela de Verdade Tabela de Verdade 7448 Posi¢ao dos segmentos Pec Pec Circuitos Integrados CMOS e TTL 113 7473 7473 Duplo flip-flop J-K com reset Tabela de Verdade 7474 7474 Duplo flip-flop tipo D com setreset Tabela de Verdade 7476 7476 Duplo flip-flop J-K com set e reset Tabela de Verdade Pec L4 7483 7483 Somador completo de 4 bits Tabela de Verdade S Voc 7485 7485 ‘Comparador de magnitude de 4 bits Tabela de Verdade 3 : HE Lee fae PP Pb be ft fafa y fx p< fx be 13] > < | = = | = | [=| | = | [=| | =| | = | Pec Circuitos Integrados CMOS e TTL 115 7486 Quatro portas XOR de 2 entradas 7490 7490 Contador de década de 4 bits Tabela de Verdade Contagem década: ligar QO a Cik1 Divisio por 10 em QO: ligar Q3 a CikO 7493 7493 Contador binario de 4 bits Tabela de Verdade Contagem 4 bits: ligar QO a Cikt Para 3 bits: usar Cik1 como clock 116 Pec 7495 ‘Shift register (lofvright) de 4 bits Co 74107 Dupio flip-flop J-K com reset 7498 Tabela de Verdade =] cin] PO PA P2 20: (00 Q1}Q2/Q3 ‘a7/a2[a3) a pbiela foe fue |x J cme +|o ‘Qt 02/93] 0. 0 ‘aifa2{as] 1 ‘a0/aifa2 o]o]o]=]=]=]mose] 0 Q0] a1] a2 a0 ‘aifa2]a3 A 20 Qifa2/a3 -lofofolx [x fo > fox foe [>< fof [x [x [> [x Jo x foe [> | foe [>< fo] fx Q0 (Q1] a2] 03 0 a7} a2fa3 4 alol-lolo x x x x 20 CHAE * shit left requer conexao externa: Q1/P0, Q2/P1, Q/P2 74107 Tabela de Verdade AJ 1Q| sTe) 1K 2qQ) 29) Gnd 74109 Duplo flip-flop J-K com set e reset 74109 Tabela de Verdade Pec Circuitos Integrados CMOS e TTL 7 74121 Monoestave! multivibrador 74125 74126 Quatro buffers 3-state (low enable) Quatro buffers 3-state (high enable) 74125 e 74126 Tabela de Verdade Pec 74138 Tabola de Verdade ended sa oo] vv | 74139 Duplo decodificador 1 de 4 74141 Decodificador 1 de 10 PERT Ps Txt xP xx ats Txt xtra 74139 Tabela de Verdade 74141 Tabela de Verdade Toti{x] Pata Litat xt xta pit it 7) 74145 = open collector Pec Circuitos Integrados CMOS e TTL 119 74150 74150 Multiplexador / seletor 16 para 1 Tabela de Verdade TS 4 2 3 4 5 6 € 8 9 74151 74151 Tabela de Verdade 74152 Multiplexador / seletor 8 para 1 120 74154 Decodificador 1 de 16 (saida low) Co Pec 74155 Duplo decodificadoridemuttiplex 2 de 8 1¢| 16]Vcc 1G| 15[2c S41 14]2G 1Y3} 134SO Tabela de Verdade (um estag) 74155 12/2Y3 ¥4 11 )2v2 1y9 10)2¥4 Gnd 9 }2v0 Pec Circuitos Integrados CMOS e TTL 121 74160 74161 Contador de década com reset assincrono Contador bindrio com reset assincrono Rst Rst 16]Vcc Clk] Clk) 15}RCO. PO PO| 14100 P41 P41 13]Q1 PQ} P2] 74161 12}Q2 P3} P3| 114Q3 EnP| EnP] 10JEnT Gnd Gnd 9 JLoad 74162 Contador de década com reset sincrono 74163 Contador binario com reset sincrono Rst} 1 16}Vcco Cik] 2 151RCO PO} 3 14]a0 Pit 4 13]Q1 P2]5 74163 121Q2 P3] 6 11fa3 EnP] 7 40|EnT_ Gndj 8 9 |Load 74160, 74161, 74162 e 74163 Tabela de Verdade (ao na subida de Cik(_/-) reset) carrega conta nao muda (hold} nao muda (hold) no 74160 e 74161 nao depende de Clk 122 Pec 74164 74164 Shift register de 8 bits (SIPO) Tabela de Verdade 74165 74165 Shift register 8 bits (PISO) Tabela de Verdade Pec Circuitos Integrados CMOS e TTL 123 74168 74169 Contador década sincrono up/down ‘Contador binario 4 bits sincrono up/down 74168 e 74169 Tabela de Verdade Acao na subida de Clk (/— nao muda (hold. nao muda (hold) TANTS TAAT3 Quatro flip-flops tipo D 3-state Tabela de Verdade = Pec 124 74174 Seis flip-flops tipo D 74175 Quatro flip-flops tipo D 74174 e 74175 Tabela de Verdade silcw a D 0 Q Q xX|xX}0 1 o}90 1 1i4 0 Pec idos CMOS e TTL 125 74190 Contador década sincrono (upidown) 74191 Contador bindrio 4 bits sincrono (up/down) 74190 e 74191 Tabela de Verdade 126 ae Po} 1 | Pork 4. | contaup | Lot i] 74192 Contador década sincrono (Clocks up/down) o 74193 Contador binario sinerono (clocks up/down) 74192 e 74193 Tabela de Verdade to reset (assinc) conta down, Pec Pec Circuitos Integrados CMOS e TTL 127 74195 T4195 Shift register de 4 bits Tabela de Verdade (entradas J-K) 74221 Duplo monoestavel multivibrador 74221 Tabela de Verdade e ligagdo de R e C (um estagio) RCext Pec 74240 Duplo buffer 4 bits 3-state (inversor) BoeVOTGaONS 74244 74240 e 74244 Tabela de Verdade selon] “Ym Yo potofof 4 | 0 ofol4 1 x]iftx] z Zz t[x[xT z Zz Pec Cireuitos Integrados CMOS e TTL 129 74245 74245 Bus de 8 bits 3-stato Tabele de Verdade 1 2 3 4 5 6 7 8 9 10 74248 74248 Decodiicador BCD para 7 segmentos Posiggo dos segmentos a a | I> ake ef 2 Wc am d 74273 74273 Flip-op ipo D com 8 bits Tabela de Verdade WOIAARONS 10 Pec Meméorias e Interfaces Programaveis Pec Memérias e Interfaces Programaveis 133 7.1 Tabela de identificagao por fungdo Encontra-se abaixo um indice das memérias e interfaces programaveis mais comumente utilizados nos projetos de eletrénica, organizado por tipo de integrado. Na sequéncia, é fornecida a pinagem e, no caso das interfaces programaveis, sao fornecidas, esquematicamente, as regras que devem ser seguidas para que sua programagao seja feita corretamente. Memérias EPROM ‘digo | Fungo - | [2708 EPROM Ik x 8(1 Kbyte) __ | 216 EPROM 2k x 8 (2 Kbytes) [2732 EPROM 4k x 8 (4 Kbytes) [ares EPROM 8k x 8 (8 Kbytes) [anize EPROM 16K x 8 (16 Kbytes) | 77256 EPROM 32K x 8 (32 Kbytes) 2512 EPROM 68K x 8 (64 Kbytes) 271001 EPROM 128K x 8 (128 Kbytes) ai02a EPROM 68K x 16 (128 Kbytes) 272001 EPROM 256k x 8 (256 Kbytes) L PROM 512k x 8 (512 Kbytes) Pec 134 Memérias RAM Cédigo Fungo | 5516 SRAM 2k x 8 (2 Kbytes) _ _ | 3564 SRAM 8k x 8 (8 Kbytes) 35256 SRAM 32k x 8 (32 Kbytes) 351000 SRAM 128K x 8 (128 Kbytes) 4164 DRAM 64K x 1 (8K bytes) 4464 DRAM 64K x 4 (32 Kbytes) 41256 DRAM 256k x 1 (16 Kbytes) 4256 DRAM 256k x 4 (128 Kbytes) 421000 DRAM IM x I (128 Kbytes) 424400 DRAM IM x4 (512 Kiytes) [24100 DRAM 4M x 1 (512 Kbytes) Memérias EEPROM e Flash T Cédigo 7 | 2816 | EEPROM 2KxBQKoyes) a 2864 EEPROM 8k x 8 (8 Kbytes) 29F010 Flash EEPROM 128k x 8 (128 Kbyies)(alimentaglo tinica de 5 V) 29020 Flash EEPROM 256k x 8 (256 Kbytes) (alimentagto tinica de 5 V) 29F040 Flash EEPROM 512k x 8 (512 Kbytes) (alimentagdo tnica de 5 V) 29F100 Flash EEPROM 64K x 16 / 128k x 8 (128 Kbytes) (alimentagao ini de 5 V) 29F200 Flash EEPROM 128k x 16 / 256k x 8 (256 Kbytes) (alimentagao dnica de 5 V) [29800 Flash EEPROM 256k x 16/ 512k x 8 (512 Kbytes) (alimentacto tnica de 5 V) ] Interfaces Programaveis USART — Universal synchronous/asynchronous receiver/transmitier | PIT — Programmable interval timer PPI — Parallel Peripheral Interface. Pec Memérias e Interfaces Programaveis 135 7.2 Configuracao dos pinos e Tabelas de Verdade Memérias EPROM 2708 2716 EPROM 1k x 8 (1 Kbyte) EPROM 2k x 8 (2 Kbytes) Aq 24]Vcc a7 24]Vcc AG] 23]a8 AG] 23]A8 AS| 22]a9 AS] 22]A9 AA] 21]Vee Ad Vop A3| 20|CE A3| 20J0E AQ| 19}Vdd A2 19]A10 At 18|Prgm At 18|CE AO} 17|07 AQ 17|D7 bo} 16|D6 Do 16]D6 D1 15]D5 Di}10 15]D5 211 14]D4 p2}11 14|D4 Gnd}12 13}D3 Gnd} 12 13]D3 2732 Pec 136 27128 27256 EPROM 16K x 8 (16 Kbytes) EPROM 32K x 8 (32 Kbytes) 271001 EPROM 128K x 8 (128 Kbytes) 27512 EPROM 64K x 8 (64 Kbytes) 271001 Pec Memérias e Interfaces Programaveis 137 271024 272001 EPROM 64K x 16 (128 Kbytes) EPROM 256k x 8 (256 Kbytes) D8] 271024 OE}20 274001 EPROM 512k x 8 (512 Kbytes) Pec 138 Memorias RAM 5564 ‘SRAM 8k x 8 (8 Kbytes) 5516 ‘SRAM 2k x 8 (2 Kbytes) 28)Vcc — A12| 27)WE AT Az 26|CE2 AG AG 25]A8 AS AS 24]A9 AM AA 23]A11 ASI A3| 22|0E A2 A2 21}A10. Al M 20|CE1 AO AQ 19]D7 Dol Do 18|D6 Dil10 D1 17|D5 D2}11 pa 16|D4 Gndl12 Gnd 15]D3 551000 ‘SRAM 128K x 8 (128 Kbytes) 55256 ‘SRAM 32k x 8 (32 Kbytes) Pec Memérias e Interfaces Programaveis 139 4164 4464 DRAM 64K x 1 (8K bytes) DRAM 64K x 4 (32 Kbytes) 16|Gnd_ OE 18|Gnd _o 15|CAS Do| 17/03 WE 1aJa D1 16|CAS RAS 13/46 WE 15]02 Ad} 12|A3 RAS| 141A0 A2| 11 4A4 AS 13]A1 41256 44256 DRAM 256k x 1 (16 Kbytes) DRAM 256k x 4 (128 Kbytes) 4 Zz 3 4 5 6 ie 8 9 10 Pec 140 421000 424400 DRAM 1M.x 1 (128 Kbytes) DRAM 1M x4 (512 Kbytes) 424100 DRAM 4M x 1 (512 Kbytes) D}1 20]Gnd WE] 2 19}Q IRAS]} 3. 18}/CAS 4 A10} 5 16}A9 AO} 6 15]A8 AZ 14)A7 A218 13}A6 A3] 9 12]A5 < $ 8 3 z Memérias e Interfaces Programéveis Memérias EEPROM e FLASH 2816 EEPROM 2k x 8 (2 Kbytes) A7i1 24}Vcc AG] 2 23]A8 AS] 3 22]/A9_ Aal 4 21|WE AB] 5S 20J0E A2| 6 19]A10 AN7 18}CE AO] 8 17}07 DO} 9 16}D6 01/10 15}05 b2}11 14|D4 29F010 (DIP) Flash EEPROM 128k x 8 (128 Kbytes) (climentago dnica de 5 V) 32|Vce At6} 31]WE A15) A12 29]A14 A7| 28]A13 A5| 26]A9 Ad] 8 29F010 25]A11 A3| 24}0E AQ| 23]A10 At 22|CE Ag| 21|D7 Do}13 20)D6 2864 EEPROM 8k x 8 (8 Kbytes) 29F010 (PLCC) Flash EEPROM 128k x 8 (128 Kbytes) 29F010 Pec 141 Pec 142 29F020 (DIP) 29F020 (PLCC) Flash EEPROM 256k x 8 (256 Kbytes) Flash EEPROM 256k x 8 (256 Kbytes) {alimentagao unica de 5 V) 32]Vcc At6| 31|WE M5] 30)A17 A12| 2g]a14 Az] 28]A13 Ag AS] 29F020 Ad] 8 29F020 25]A11 A3} A2}10 23]A10 Aili A0}12 D0} 13 01}14 29F040 (DIP) Flash EEPROM 512k x 8 (512 Kbytes) (alimentagao unica de § V) 29F040 (PLCC) Flash EEPROM 512k x 8 (512 Kbytes) Aig Memérias e Interfaces Programaveis 29F100 (SO) Fash EEPROM 64K x 16 / 128k x 8 (128 Kbytes) (alimentagao unica de 5 V) CE]12 29F100 Pec 143 29F200 (SO) Flash EEPROM 128k x 16 / 256k x 8 (256 Kbytes) {alimentago unica de 5 V) _ 44}Rst Bsy 43|WE 42|A8 Aq] 41]ag Ag 40{a10 AS 39JA11 A4 38]A12 A3 37}A13 AQ 36]A14 Al 35]A15 Ag} 11 34]A16_ CE}12 29F200 33)Byte Gnd 32|Gnd Oc 31]D15 A-1 DO} 15 30|D7 D8} 16 29}014 D117 28}06 D9] 18 27]D13 219 26}D5 D10|20 25|012 Pec 29F400 (SO) Flash EEPROM 256k x 16 /512k x 8 (512 Kbytes) (alimentagao unica de 5 V) CE}12 29F400 Pec Memérias e Interfaces Programaveis 145 Interfaces Programaveis 8251A USART - Universal sync/async receiveritransmitter Pec 8251 Mode instruction (asynchronous mode) [o7 ds os[o4fo3 2701 00] [Fator de Baud rate: 00 = modo sincrono 01 = 1 (1X) 10 = 1/16 (16X) 11 = 1/64 (64x! Tamanho do caracter: 00 = 5 bits 01 = 6 bits 10 =7 bits 11= 8 bits Habilitacao de paridade: 0 = Desabilita 1= Habilita [Geragao/verificagao de paridade par 0 = paridade impar 1 = paridade par Numero de stop bits: 00 = invalido bit 5 bits bits Pec Memérias e Interfaces Programaveis 147 8251 Mode instruction (synchronous mode) Habilita [Geragao/verificagao de paridade par: 0 = paridade impar 4 paridade par Detecgao externa de sincronismo: 0 = Syndet é saida 4 = Syndet é entrada Quandidade de bytes de sincronismo: 0 = 2 bytes de sincronismo 4 = 1 byte de sincronismo 8251 Command instruction [osT os] b47 o3J b2F 0700) Habilita transmissdo 0 = Desabilita 4 =Habilita Data Terminal Ready: 1 = forga DTR a zero] [Habilita recep¢ao: 0 = Desabilita 1= Habilita ‘Send Break byte: = forga TxD a zero Reseta erro: 1 = reseta flags de erro. Request to Send: 1 = forga RTS a zero. Reset interno: 1 = reset geral da 8251 [Entra em “hunt mode” 1 = Habilita pesquisa pelo caracter sync. 148 8251 CPU interface | Caorasto | ol no | 0 [Dados 6251 —> data bus }olo| Poy 4 [0 [0 [Data bus —> dados 8251 | [0 | 1 [0 [Status 8251 —-> data bus_| [4 [4 [0 [0 [Data bus —> controle 8254) [i [0 [Data bus—-> 3-state | [x] x] 7 [Data bus > s-state 8251 ‘Sequéncia de programacao 1 | Mode instruction 1 sync 1 (somente em 1 sync 2 modo sincrono) lo | data 0 1 0 0 Command instruction 8251 Byte de status Lo7[osfos{o4] 3) Pec Pec Memérias ¢ Interfaces Programaveis 149 8253 Programmable interval timer 8253 CPU interface a] ow] a] xo] operate _| o{ 1] 007 0 [Carrega contador 0_| petite to tt tearm on o[ 1] 0] 110 [Carrega contador 2 _| [o || o] 1114 [escreve Mode byte _| [oto{ 1] oT 0 |Lercontadoro | [0 J"4 [Ler contador 1 [0 |Lercontador2 | [4 [1 [No-op (3-state) __f [x | x] [x] Disable (3-state| 150 8253 Mode instruction [07 de] 0s D473 "D2 D7] 00] IContagem: 0 = binaria 4 CD (década) Modo de operagao: (000 = modo 0 (Interrupt on terminal count) modo 1 (Programmable one-shot) modo 2 (Divide by N - pulse) = modo 3 (Divide by N - square wave) modo 4 (Software triggered strobe) modo 5 (Hardware triggered strobe) [Seleciona contador: 00 = Mode instruction para o contador 0 01 = Mode instruction para o contador 1 10 = Mode instruction para o contador 2 11 = Invalido Pec Pec se Interfaces Programéveis 151 8255 Parallel Peripheral interface. 8255 CPU interface 0 |data bus --> Porta A 1_|data bus --> Porta B oO 4 data bus --> Porta C 152 Pec 8255 Control instruction 0 = Output 1= Input, Porta B (0 = Output 1= Input egao de modo: (0 = Modo 0 (Basic input/output) 1 = Modo 1 (Strobed input/output! Grupo B Porta C (upper): 0 = Output 01 = Modo 1 (Strobed input/output) 1x = Modo 2 (Bi-directional bus) Indicador de controle: 1 = Controle instruction Grupo A Memérias e Interfaces Programéveis 8255 Bit sevreset instruction [O7[6 D5 _D4]03_b2 D1] 00] Bit set/reset 0 = Reset 1=Set Bit selecionado 000 = BitO 001 = Bit 1 114 = Bit7 Nao utilizados Indicador de Controle: 0 = Bit set/reset instruction Pec 153 Pec 8 Amplificadores, Osciladores, A/D, D/A, Reguladores e Oticos Pec Amplificadores, Osciladores, A/D, D/A, Reguladores e Oticos 157 8.1 Tabela de identificacaéo por fungao Encontra-se abaixo o indice de alguns integrados também comumente utilizados nos projetos de eletrénica, organizado por fung’o do integrado. Na sequéncia, ¢ fornecida a pinagem de cada um dos integrados relacionados. Também sao fornecidos, no capitulo de circuitos dteis, circuitos praticos com a utilizagdo dos integrados mais importantes aqui relacionados. Amplificadores " Cédigo Fungo oe - [oma ‘Amplificador Operacional LM747 Duplo Amplificadar Operacional | LM386 Amplificador de Audio 500 mW M380 Amplificador de Audio de 2,5W Osciladores: - x — = _ 1 Cédigo Fungio —_ a 355 ‘Temporizador Universal | 356 Duplo Temporizador Universal 555 | 3909 LED flasher | Pec 158 Conversores A/D e D/A: éotizo | Fungo - ‘ADCO808 [ Conversor analogico/digital de 8 bits (8 entradas multiplexadas) | ADSS8 Conversor digital/anal6gico de 8 bits (alimentaco tinica e referéncia interna) ‘DACO808 Conversor digital/analogico de 8 bits Reguladores de tensao: | Reguladores de tensdo positiva Reguladores de tensio negativa Regulador de tensio positiva (5 V, 1A) Regulador ajustavel de tensto positiva (1,2 a 57 V) LL Optoeletrénicos: Cédigo “Fungo _ a — a Lenvit | Acopladorsico - [ain Acoplador 6tico [iui Acoplador ético TILING ‘Acoplador ico TILI7 Acoplador ético TILU3 ‘Acoplador 6tico com saida darlington TILiN9 ‘Acoplador 6tico com saida darlington TILI92 Acoplador ético duplo THLI93 (Quatro acopladores 6xicos TIL198 ‘Acoplador ético duplo com saida darlington TIL199 Quatro acopladores éticos com saida darlington HDSP Usxi Display de 7 segmentos - anodo comum HDSP Uxx3 Display de 7 segmentos - catodo comum HDSP-4701 Display de leds - matriz 5x7 - anodo nas linhas HDSP-4703 Display de leds - matriz 5x7 - catodo nas linhas H21Ax Chaves 6ticas com fototransistor H2ILTx Chaves 6ticas com saida compativel com CMOS ¢ TTL Pec Amplificadores, Osciladores, A/D, D/A, Reguladores Oticos 159 8.2 Configuragao dos Pinos e Tabelas de Verdade Amplificadores LM741 Amplificador operacional -Inj 2 7 Iv+ V- 5 |Null LM386 ‘Amplificador de audio 500mW Gain} 1 8 |Gain -in} 2 7 [Bypass +In] 3 LM386 6 |Vcc Gnd] 4 5 Jout LM747 Duplo amplificador operacional \V+A e V4B esto conectados internamente LM380 Amplificador de audio de 2,5W Bypass +in| Gnd Gnd Gnd -In Gnd Pec 160 Osciladores 555, 7555 556 ‘Temporizador universal Duplo temporizador universal 555 Gnd} 1 8 |Vcc Trigger] 2 7 [Discharge Output] 3 555 6 [Threshold Resell 4 5 [Control Volt 3909 LED flasher Pec Amplificadores, Osciladores, A/D, D/A, Reguladores e Oticos 161 Conversores A/D e D/A DACO808 ADC0808 Conversor digital para analégico 8 bits Chiptene arnigico pace Agha es “= (8 entradas multiplexadas) INS 28]IN2 IN4| 27]IN1 INS] 26]INO IN6 25)A0 IN7| 241A Start 23]A2 EOC 22]ALE D3} 21}D7 OE 20]D6 Clk 19|D5 Vee} 18]D4 Vref(+) 17]D0 Gnd 16]Vref(-) ADS558 Conversor digital/analégico (B bits, alimentagao dnica e referéncia interna) 16]Vout 15]VOSense b2| 14]VOSelect D3} 4 ADS58 13]Gnd D4 12|Gnd DS) 11]Vec D6 10}CS Pec 162 Reguladores de Tensao 78x Reguladores de voltagem positiva a] 9} of 2] 524) Vin Vout Gnd 79xx Reguladores de voltagem negativa poniveis Gnd LM309K Regulador de voltagem positiva (SV - 1A) M317 Regulador ajustavel de voltagem positiva Output Gnd (carcaga) Vout = 1,24 57V 415A Input Pec Amplificadores, Osciladores, A/D, D/A, Reguladores e Oticos 163 Optoeletrénicos cNY17 TIL111, 114, 116, 117 Acoplador tico TIL113, 119 (darlington) — Acopladores éticos Alt 6 |B K]2 CNY17 5|C — 3 4]e Alt 6 |B K]2 Tibox 5]c 3 4i— TIL192 TIL198 Acoplador ético dupio Acoplador dtico duplo (transistores darlington) oS TIL193 TIL199 Quatro acopladores éticos Quatro acopladores éticos (transistores darlington) TIL193 TIL199 Pec 164 HDSP U001, U101, U201, U301, U401, U5O1 HDSP U011, U111, U211, U311, U441, U511 Display 7 segementos (Anodo comum, 8mm de comprimento) 9 2 |Catodot 9 JAnodo_ : ee 4 |Catodo e 7 |Anodo DP 7 [US " [eatodod 6 ° [Gio [Supertce onze Uxix [Su USxx__ [Verde HDSP U003, U103, U203, U303, U403, US03 HDSP U013, U113, U213, U313, U413, U513 Display 7 segementos (Catodo comum, 8mm de comprimento} 2 0) are ©od ae on |Ux0x Superficie cinza__|UOxx__|Vermelho \Uxix___|Superficie preta__|Utxx___|Vermelho AlGaAs. [U2xx__ |Vermetho alta efic [U3xx_ [Amarelo Udxx |Laranja U5xx [Verde Pec Amplificadores, Osciladores, A/D, D/A, Reguladores e Oticos 165 HDSP-4701/5401/L101/L201 Displays de leds - matriz de 5x7pontos (17,3mm de altura, &nodo nas linhas) [Pino | Fungo | Pino | _Fungao | p41 12 | 2 [Anodo linha 3 | 3 [Catodo coluna 2 i A L_6JAnodojinha7 [7 [Catodo coluna 4_ | Vista frontal 4701 = Vermelho L201 = Vermelho alta efic. L101 = Vermelho AiGaAs_|5401 = Verde HDSP-4703/5403/L103/L203 Displays de leds - matriz de 5x7pontos (17,3mm de altura, catodo nas linhas) |___Fungao__| Vermelho alta efi Verde Vista frontal Vermelho Vermelho AiGaAs 166 Pec H21A1, H21A2, H21A3 Chaves éticas com fototransistors Anodo Coletor |» eixo dtico Vista lateral Pec Amplificadores, Osciladores, A/D, D/A, Reguladores e Oticos 167 H21LTB, H21LTI Chaves éticas com saida compativel com CMOS e TTL Vista por baixo Vista lateral Tabela de Verdade H2itTB | H2iLt! Pec Interfaces e conectores dos PCs Pec Interfaces e conectores dos PCs 171 9.1 Interface paralela A interface paralela nos PCs ¢ implementada, normalmente, com 0 integrado 8255 PPI, programado de forma a disponibilizar os sinais conforme a tabela abaixo, nos pinos do conector fémea DB-25, padrao dessas interfaces nos purchase. {Pino | Sentido Sinal _ Deserigio | £ in/out oO. Bit 0 do Registrador de Controle (invertido) 2 ‘out Do Bit 0 do Registrador de Dados 3 out Di Bit 1 do Registrador de Dados | [4 out D2 Bit 2 do Registrador de Dados s_ | ow D3 Bit 3 do Registrador de Dados 6 out Dé __| Bit 4 do Regisrador de Dados 7 out Ds Bit 5 do Registrador de Dados 8 out D6 Bit 6 do Registrador de Dados 9 out D7 Bit 7 do Registrador de Dados 10 in 86 Bit 6 do Registrador de Estado ML in 37 Bit 7 do Registrador de Estado (invertido) 2 | im $5 Bit 5 do Registrador de Estado 1B in ‘4 Bit 4 do Registrador de Estado 18 infout a Bit 1 do Registrador de Controle (invertido) 15 in 83 Bit 3 do Registrador de Estado L_16 in/out 2 Bit 2 do Registrador de Controle 7 in/out a Bit 3 do Registrador de Controle (invertido) | 18.26 — | Gnd Terra de sinal A tabela abaixo mostra os enderegos de e/s, os registradores, os bits e os pinos correspondentes a cada sinal da interface nos PCs. 9.2 Interface Serial (RS232 Pec 37Ah (ou 27Ah) Registrador de Controle Bit rar) infout i in/out 7 ca | - RQ? | no disponivel co C7 | nto dispontvet A tabela abaixo mostra os sinais presentes em cada pino de uma interface serial padrao RS-232, tanto em conectores de 25 pinos quanto em conectores de 9 pinos. [pp2s | no | Sinai (no conector do DTE) | __Sinal (no conector do DCE) _ co Gnd (alimentagao, carcaga) God (alimentagao, carcaca) [2 3 | TD CTransmited Data) RD (Received Data) i) 2 _ | RD (Received Data) ‘TD (Transmitted Data) | 4 7 | RTS (Request to Send) CTS (Clear to Send) 3 8 _ | CTS (Clear wo Send) RTS (Request to Send) 6 © _ | DSR (Data Set Ready) DSR (Data Set Ready) 7 3 __| Gnd (sina) Gnd (sina) 8 1_[ DCD (ata Carrier Detected) DCD (Data Carrier Detected) 911 | — | Nioutiizado Nio utlizado [2 = [DCD secundario DCD secundirio | B =| ct secundario _ RTS secundario iw = _| TD secundirio RD secundério 15 — | PX clock (originado no DCE) TX clock (originade no DCE) Interfaces e conectores dos PCs Pec 173 RD secundario Sinal (no conector do DTE) ‘TD secundario RX clock (originado no DCE) RX clock (originado no DCE) Sinal (no conector do DCE) No utilizado Nao utilizado RTS secundério CTS secundario DTR (Data Terminal Ready) DTR (Data Terminal Ready) Signal Quality Detector [ signat ‘Quality Detector Ring Indicator Ring Indicator Data Signal Rate Selector Data Signal Rate Selector ‘TX clock (originado no DTE) ‘TX clock (originado no DYE) | Busy Busy Normalmente os PCs possuem duas portas para comunicagao serial, designadas COMI e COM2. Essas portas possuem os seguintes enderegos de 1/0 e nimeros de IRQ: Porta | Enderego de 10 | Nimero RQ | COMI | : 3F8 a 4 _ | 2F8 i 3 : com2 Pec 10 Circuitos Uteis Pec Circuitos Uteis 177 10.1 Fonte de Alimenta¢gao © circuito abaixo mostra uma fonte de alimentacdo simples que com os componentes mostrados, gera até 1 A de corrente numa tensao regulada de +5 V. Trocando-se 0 integrado 7805 por outro da série 78xx e€ recalculando- se a tensio do secundario do transformador e 0 valor do capacitor, pode-se obter outras tenses de saida. snaoo1 == 5700uF } T Ain - ae sea vos vvorza0vee 3 | 0s — poe 1 1Na001 In cw LJ Fonte de alimentagéo simpies de SV (1A) Pec 178 10.2 Oscilador com 555 O circuito abaixo é um gerador de pulsos retangulares implantado com 0 integrado 555. As formulas para célculo da frequéncia de oscilacao e do duty cycle estio citadas abaixo do circuito. A alimentacdo poderd variar entre 4,5 ¢ 18 volts. Ra 1 8 Trigger Discharge 2 555 7 ‘Output 5 ¢ [Threshold 4 5 ey Rb Ta Frequéncia =| | Duty cycle « ence * Rae aR) G| [oY Gerador de pulsos com $55 Pec Circuitos Uteis 179 Para facilitar a escolha dos resistores e do capacitor, encontra-se abaixo uma tabela que relaciona seus valores com as frequéncias desejadas: Gerador de pulsos com 555 Valores de (Ra + 2rb) em ohms, em fungao de C e da freqiiéncia desejada Freqiiéncia = 1,46 / (Ra + 2rb) C — go a — | Capacitincia (uF) 100,000 | | on He THz | 10Hz | 100Hz | 1kHz | 10kHz | 100kHz 180 10.3 Oscilador CMOS O circuito abaixo implementa 0 gerador de pulsos através de portas inversoras CMOS. A férmula da frequéncia de oscilagao é dada junto com 0 desenho, Também para facilitar, é dada abaixo uma tabela que relaciona os valores do resistor e capacitor com a frequéncia de safda. Oscilador CMOS 7 Frequéncia =. requéncia == Oscilador CMOS: Valores de R em fungao de C e da freqiiéncia desejada sacia | Careciimin | one | rite | tone | rose | taste | 10K 100K 3 30k wx | Pec Circuitos Uteis 181 10.4 Oscilador com transistor uni-jungao O oscilador abaixo utiliza um transistor uni-jungdo para obter um pulso de saida que, pelas caracteristicas do circuito, gera pulsos de largura muito pequena. A frequéncia de oscilacao é dada pela constante de tempo de Ri e Cl. ate R41 10,0k R2 1,0k ©2 180.0n $—_ 0 out B62 $£e{— anzeae BI 1 480,00 == Oscilador com transistor unijungao Pec 182 10.5 Oscilador para acionamento de LEDs O integrado LM3909 ¢ desenhado especificamente para piscar um LED com consumo muito baixo de energia. No circuito a seguir, a frequéncia de ascendimento é de aproximadamente | Hz. A frequéncia poderd ser alterada variando-se o valor do capacitor e a alimentagao. Frequéncia aproximada: 1 Hz Consumo aproximedo: 0,5 ma (500 ua)| Pec Circuitos Uteis 183 10.6 Amplificador com 741 No circuito abaixo, utiliza-se um amplificador operacional 741 com alimentagao tinica para se implementar um estigio amplificador com ganho aproximado de 10. Amplificador inversor com 741 - alimentag&o Gnica (ganho aproximado de 10 vezes) Pec 184 10.7 Amplificador de 1W com LM386 O circuito abaixo é um amplificador de dudio de 1 W, implantado com 0 integrado LM386: Nee €3:20,0n PA 50.0k = C4 100,00 A == C2 20,0n N Amplificador de audio de 1W com LM386 Pec 185 Circuitos Uteis 10.8 Amplificador com LM380 O circuito abaixo é um amplificador de audio de 2,5 watts, implementado com 0 LM380. Amplificador de udio de 2,5W com LM380 Pec 186 10.9 Conversor A/D com 0 ADC0808 O circuito abaixo mostra um conversor A/D de 8 bits, implementado com 0 ADCO0808. O circuito mostra as ligagdes tipicas que devem ser feitas para 0 correto enderegamento do integrado, sua ligagdo ao bus de dados e geracao do sinal de Interrupt para 0 micro-processador. 0 ADC0808 possui 8 canais de entrada analogica que podem ser selecionados através do correto enderecamento. E necessario um oscilador externo, com frequéncia tipica de 500 kHz para servir de clock. T Entradas ! analégicas ' selecionadas! ‘ porAQ-A2 | 1 __, __ wise $n7404 ec coc 2 Interrupt 34 Vref) 2 ond passes, 1 @0-A2) + 0-2 al '3N7400 WRITE | eat ALE OE laddress decode (A3-Ax) sn7400 READ Circutto tipico para ligagao do conversor analégico/digital ADCO808 Pec Circuitos Uteis 187 10.10 Conversor D/A com AD558 O circuito abaixo ¢ um conversor digital para analégico implantado com © integrado ADSS8, que possibilita 0 uso de alimentacéo tinica e possui referéncia interna, o que facilita bastante a implementagao. A entrada digital € de 8 bits e a saida pode ser de 0 a 2,56 V, com alimentagao de 5 V, e de Oa 10 V, com alimentagao de 12 V. aS] — SB te Pe (0 a2.58v) 1 as [Vout sense Entada an " i i | "1 t i— ADSES 13 ‘digital | | od ond Abe (a tov) Saida de 0 as 10V (Voc = 12V) Conversor digital para analdgico com AD558 (alimentagao tinica e referéncia interna) Pec 188 10.11 Conversor D/A com DAC0808 O circuito abaixo mostra o esquema de ligagao de um conversor digital para analégico de 8 bits implementado com o DACO808 e utilizando uma nica voltagem para alimentagao e referéncia: toe |* +— vout RL 5.0K bac = oe0e soy Sete) Correrte de Saida no pine 4 varia de Oa fax, ] Mee sendo Imex a corrente no pio Vret(+): | 1 ret) 2 Gnd vate AB AS Ad A3_A2 At AD) aI ee “Ria (2° a" 6 ie" 32" Ga” 128" 256) [com 4 100.0n Circuito simplificado ligag4o do conversor digital / analégico DACO808 Pec Circuitos Uteis 189 10.12 Médulo de Poténcia O circuito abaixo implementa um médulo de poténcia que pode ser usado para acionar motores cc, nos dois sentidos, a partir de sinais digitais CMOS ou TTL. Os valores dos resistores de base mostrados geram um nivel de corrente adequado para sinais de entrada CMOS e motores cc de baixa poténcia. Tanto os valores dos resistores quanto da alimentacgZo devem ser ajustados experimentalmente, em fungao das necessidades de corrente. be +\eo R2 10,0k Médulo de poténcia reversivel Pec 11 Simbologia Pec Simbologia 193 As figuras abaixo representam os principais simbolos utilizados para desenhar componentes eletrénicos. Sao apresentados apenas os simbolos mais comuns, pois existem diversas variagdes para cada um dos componentes, decorrentes, normalmente, de caracteristicas especiais que os diferenciam do componente genérico. Audio (antenas, alto-falantes, microfones e conectores) YY)! « Antenas Alto-falante —>- 28 | Oe microfone de ConexSo de eletreto pinos tipo ‘jack Pec 194 Bobinas SY SY Bobina Bobina com nucleo de Fe Bobina com nucleo ajustavel Capacitores ti) Capacitor Capacitores | ajustavel aL Capacitores eletroliticos Pec Simbologia 195 Componentes de eletrénica digital v v Porta AND Porta NAND y V Porta OR Porta NOR Y Y Porta XOR Porta XNOR Y 1 Buffer Buffer 3-state Y “4 Inversor Display de 7 segmentos Pec 196 NA NI Display de 16 segmentos Flip-flop tipo R-S | | cK. | Flip-Flop tipo J-k Diodos —pi" Dr Diodo retificador ee Diodo Zener rE «A pet kK 4F Diodo varicap a Diodo tunel Pec Simbologia 197 # | 4 so a i” de a YW Pontes retificadoras Equipamentos -O- | © Amperimetro Voltimetro )- || © Galvanémetro Frequencimetro Pec 198 Fusiveis e fiagdes a — —@ vec a Conexgo a0 Fusivels polo positive ay LO Conexéo 4 terra ou ao palo negativo Interruptores ——o —- Interruptor Interruptor | | “push bottom" J — —l — Comutador Comutador deslizante Pec Simbologia 199 se hee Pilhas e baterias Pilhas e baterias Relés a || -e- Relé | Relé tipo Reed l Resistores NA —— nel Resistor LOR (fotoresistor) Re | Resistor varidvel e potenciémetro Termistor Pec 200 Transformadores Transformador com nucleo de ar Transformador com nucleo Fe Tiristores, transistores e amplificadores s ek) Tiristor SCR Diac CG ic 8 K ) E Triac Transistor NPN \ “ 8 iE 62 Transistor PNP Transistor Unijungdo_N E 1 D S 52 s Transistor Transistor JFET Unijungao P canal N Pec 201 Simbologia 6 ic | 8 8 is Transistor JFET | | Transistor E canal P Darlington NPN XIE : Amplificador Fototransistor NPN operacional Valvulas e outros Diodo Triodo Pentodo Cristal Lémpada piezoelétrico incandescente Motor Pec 12 Glossario Glossério Pec 205 A tabela a seguir relaciona as principais abreviagdes encontradas em textos de eletrénica. Sigla | Portugués Inglés _ A Amperes Amperes Ac Corrente alternada Alternating Current AD ‘Analégico para Digital Analog to Digital ‘ADC Conversor Anal6gico para Digital | Analog to Digital Converter Al Inteligéncia Artificial Artificial Intelligence ALU Unidade Aritmética e Logica ‘Arithmetic-Logic Unit AM Amplitude Modulada Amplitude Modulation ANSI Instituto Nacional Americano de American National Standards | Padroes Institute ‘Aecar Codigo Padrao Americano para ‘American Standard Code for Troca de Informacdes | Information Interchange __| \ cena Multiplexacao Assincrona por ‘Asynchronous Time Division | Divisao de Tempo Multiplexing ATM Modo de Transferéncia Assincrono | Asynchronous Transfer Mode | BBS Sistema Divulgagao de Boletins Bulletin Board System [Bcc Caracter de Verificagio de Bloco | Block Check Character [cp Decimal Codificadoo em Binario Binary Coded Decimal Semi-condutor Bipolar Complementar de Metal-6xido Bipolar Complementary Metal-Oxide ‘Semiconductor BIOS Sistema Basico de Entrada e Saida | Basic Input / Output System —s BPS Bytes ou bits por Segundo Bytes/bits Per Second BSC ‘Comunicagao Bindria Sincrona Binary Synchronous Communications je Capacitancia Capacitance CAD Desenho Assistido pelo Computador | Computer Aided Design CAM Manufatura Assistida p/ Computador | Computer Aided Manufacturing ccp Dispositivo Carga Acoplada Charge Coupled Device Pec 206 Sigla Portugués - Inglés _ | si ; , Consultative Committee of | corr | eon eTekgata =<" | InkeiaionTephony an ey Detegio de Carrier Carrier Detect | conom Sonpatien de Leituraem Disco | Compact Disk Read Only Memory CDMA fone Madinipls Divide por Code Division Multiple Access CGA Adaptador Colorido Gritfico Color Graphics Adapter cisc Lee ae Complex tsstruction-Set Computer| feuos Semicondutor de Metal-Oxido Complementary Metal-Oxide Complementar Semiconductor DIA Digital para Anal6gico Digital © Analog DAC Conversor Digital para Anal6gico | Digital to Analog Converter | DAT Fita de Audio Digital Digital Audio Tape [ap Decibéis Decibels, [pc Corrente Direta Direct Current | ‘pep Detegio de carrier de dados Data Carrier Detect DCE Eauipamento de Comunicagdo de | Data Communication Equipment ‘DIN Norma da Industria Germanica Deutsche Industrie Norm DIP Envéluero “duplo em linha” Dual-In-line Package DMA ‘Acesso Direto & Memoria Direct Memory Access | [Dos Sistema Operacional em Disco Disk Operating System DRAM pemiee:Dinkealeg Go, Aree Dynamic Random Access Memory DSP Processador de Sinais Digitais Digital Signal Processor DSR Data Set Pronto Data Set Ready DIE Equipamento “Terminal de Dados” | Data Terminal Equipment DIMF Multi-frequéncia de Dois Tonss Dual-Tone Multi-Frequency (prr Terminal de Dados Pronto Data Terminal Ready | DVD Video Disco Digital Digital Video Disk | Fepcprc | Codigo de Troca Decimal Codificado | Extended Binary Coded Decimal em Binario Extendido Interchange Code Pec Glossério 207 Sigla Portugués Inglés EPROM _ | Meméria Programivel s6 de Electrically Erasable Programmable Eletricamente Apagivel Read-Only Memory [EGA ‘Adaptador Gréfico Melhorado Enhanced Graphics Adapter | EIA Associagao da Industria Eletrénica | Electronic Industries Association = ‘Arquitetura Padrao da Indtistria Enhanced Industry Standard Melhorada Architecture EMS Especificagtio de Memoria Expandida | Expanded Memory Specification EOF Fim de Arquivo End Of File EPROM __ | Meméria Programivel s6 de Leitura | Erasable Programmable Read-Only Apagavel Memory Interface para Pequenas Unidades ESDI Aeuraie Enhanced Small Devices Interface F Faradays Farads FAT Tabela de Alocagao de Arquivos File Allocation Table - Federal Communications FCC Comissto Federal de Comunicagses | Commission FDD Unidade de Disco Flexivel Floppy Disk Drive FDDI [nierface de Dados Distibuides por) Fier Distributed Data Interface Multiplexago por Divisio d 5 FDM fone mipoe Davee ce Frequency Division Multiplexing FDMA Pees age Re DNGEE SS Frequency Division Multiple Access | requéncia _| FF Salto de Formulério Form Feed FFT Transformagio Répida de Fourier _} Fast Fourier Transform FIFO Primeiro a entrar Primeiro a Sair __| First-In First-Out FILO Primeiro a entrar Ultimo a sair First-In Last-Out FLOPS a de Ponto Flumante por | Fioating-point Operations Per Second FM Modulaco por Frequéncia Frequency Modulation | Chavé Mudanga de : FSK gl pe nee Frequency Shifty Keying Programa de Transferéncia de 4 FTP Angie File Transfer Program G Giga (10°) Giga [GAs Arsenito de Galio Gallium Arsenide Pec 208 Sigla___| Portugués Inglés GFLOPS _| Giga FLOPS Giga FLOPS GHz Giga Hertz Giga Hertz GUI Interface de Usuario Gritica Graphical User Interface HD Alta Densidade High Density HDD Unidade de Disco Rigico Hard Disk Drive [HES Sistema de Arquivos Hierdrquico Hierarchical File System 1 Corrente Current v0 Entrada / Saida Input / Output Ic Circuito Integrado Integrated Circuit | IDE Eletrénica de Integragio de Tas | integrated Device Electronics IEEE Instituto de Engenharia Elétrica e Institute of Electrical and Electronic | EletrOnica Engineers IP Protocolo de Internet Internet Protocol IRQ Solicitagao de Inerrupgio Interrupt Request ISA Arquitetura Padrao da Industria Industry Standard Architecture | ISDN Rede Digital de Servigos Integrados | Integrated Services Digital Network | Iso Papacncern Inerscaeenl 6 International Standards Organization | K_ Kilo (aproximadamente 10°) (1.024) | Kilo LAN Rede Local Local Area Network LoD Display de Cristal Liquido Liquid Crystal Display LED Diodo Emissor de Luz Light Emitting Diode | LF Salto de Linha Line Feed LIFO timo a Entrar Primeiro a Sair Last In First Out LSB Byte (ou bit) menos si Least Significant Bit (or Byte) LsI Integragio em Larga Escala Large Scale Integration M Mega (10°) Mega im Mili (10°) Mili 1 MB Mega Bytes Mega Bytes MCA Arquitetura de Micro Canal Micro Channel Architecture MFLOPS _| Mega FLOPS Mega FLOPS MFM. Frequéncia Modulada Modificada__| Modified Frequency Modulated | Pec Glossério 209 Sigla Portugués Inglés MHz Mega Hertz Mega Hertz MIDI ae Musical Instrument Digital Interface MIPS Milhbes de Istruybes por Segundo | Millions of Instructions per Second | MODEM _| Modulador / Demodulador MOdulator / DEModulator MOPS Milhoes de Operagdes por Segundo _| Millions of Operations Per Second MOS Semi-condutor de Metal-xido Metal-Oxide Semiconductor MSB Byte (ou bit) mais significante Most Significant Bit (or Byte) [MSDOS _| DOS da Microsoft Microsoft Disk Operating System | MSI Integrago em média escala Medium Scale Integration MTBF ‘Tempo médio entre falhas Mean Time Between Failures no Nano (10%) Nano NAND Nao AND Not AND NC || Nic conectado No-Connect [NFS Sistema de Arquivos de Rede Network File System NMI Interrupgao nao-mascaravel Non-Maskable Interrupt NMos MOS com dopagem negativa Reger oom Meah Onis: [Nop ‘Sem operagio No OPeration | nrenane || eapccan vada Meat Rani es OCR Reconhecimento Otico de Caracteres_ | Optical Character Recognition OEM Fabricante Original do Equipamento | Original Equipment Manufacturer os Sistema Operacional Operating System | Osi Interconexao de Sistemas Abertos __ | Open Systems Interconnect P Pico (10") Pico PLA ‘Array (matriz) Logico Programavel | Programmable Logic Array Ipc ‘Computador Pessoal / Contador de | Personal Computer, Program re Programa Counter PCB Placa de circuito impresso Printed Circuit Board PCI Peete Commer Peripheral Component Interconnect PCM Modulagao por Cédigo de Pulso Pulse Code Modulation Pec 210 Sigla Portugués Inglés ; PCMCIA Associagao Internacional do Cartao Personal Computer Memory Card de meméria para PC International Association PIA Interface Adaptador de Periféricos | Peripheral Interface Adapter | | PIc fepumave Tnereupsso Programmable Interrupt Controller PIO Entrada / saida programavel Programmed Input/Output | PLCC Envélucro de chip de plistica Plastic Leaded Chip Carrier PLL Ciclo de Bloqueio de Fase Phase Locked Loop PMOS MOS com dopagem positiva Soegeb doped Maul'Oxse POP Protocolo “post office” (e-mail) Post Office Protocol (email) PosT Auto-teste de Power-On Power On Self Test PPP. Protocolo ponto-a-ponto Point-to-Point Protocol PROM ROM programayel Programmable Read-Only Memory | PSTN Rede publica de telefone Public Switched Telephone Network | R Resistencia Resistance | RAM. Memoria de Acesso Randémico Random Access Memory RAS Strobe de enderego de linha Row Address Strobe RIC Radio controle Radio Control RC Resistor-capacitor Resistor-Capacitor | [RE Radio frequéncia Radio Frequency RFC Choque de Radio Frequéncia Radio Frequeney Choke RISC wa Reduced Instruction-Set Computer ROM Meméria s6 de leitura Read-Only Memory | RPM Rotagdes por minuto Revolutions Per Minute RTS Solicitagao para enviar Request To Send | | scsi a Computadores Small Computer Systems Interface [spice Controle sinerono de link de dados | Synchronous Data Link Control (sIMM Médulo de meméria “single in line” | Single Inline Memory Module ___| sip Env6lucro “single in Tine” Single Inline Package SMD Unidade de montagem em superficie | Surface Mount Device Pec Glossario 211 Sigh Portugués Inglés - i SNA Arquitetura de sistemas de rede System Network Architecture | soT Transistor de pequeno contorno ‘Small Outline Transistor | soIc Ce aEae rere ‘Small Outline Integrated Circuit S00. oa simultinea on-line de Seulaeaa Peripheral Operation SRAM RAM estética Statie Random Access Memory | | srom Mulileragso por divisao sincrona | Synchronous Time Division | je tempo Multiplexing STP Par trangado com malha Shielded Twisted Pair SVGA ‘Super VGA ‘Super Video Graphics Array | | TCPAP Protocolo de controle da transmissao/ | Transmission Control Protocol / protocolo de Internet Internet Protocol TDM Multiplexacao por divisao de tempo _| Time Division Multiplexing ‘TDMA 4 miltiplo por divisao de ‘Time Division Multiple Access | TSR Terminar ¢ permanecer residente Terminate and Stay Resident | TTL Logica transitor-transistor Transistor-Transistor Logic [uv Ultra-violeta Ultra Violet UART Transmissor / receptor universal Universal Asynchronous assincrono Receiver/Transmitter | USART Transmissor / receptor universal Universal Synchronous / | | sinerono e assinerono Asynchronous Receiver / Transmitter | UMB ae de meméria de enderegos Upper Memory Block UTP Par trangado sem malha Unshielded Twisted Pair LvcR Gravador de video cassete Video Cassette Recorder VESA Associagao de padrées methorados Video Ej n hanced Standards de video Association VGA Matriz grifica de video Video Graphics Array J VLB Bus local VESA VESA Local Bus VLSI Integragdo em muito larga escala ‘Very Large Scale Integration vM Meméria (ou méquina) virtual Virtual Memory (or Machine) | VRAM Video RAM Video Random Access Memory w Watts Watts Pec 212 Sigla Portugués Inglés WAN Rede de rea ampla Wide Area Network WORM Grava uma s6 vez, 1é muitas vezes | Write-Once Read-Many Lwww Rede de amplitude mundial World Wide Web XGA Array grafico extendido eXtended Graphics Array XMS Especificagdo de meméria extendida | Extended Memory Specification XOR OR exclusive Exclusive-Or Zz Impedancia Impedance ZF Insergao com forga zero Zero Insertion Force Pec . Indice SRS g ccc we we mi w hb BK ES 9 1. Imtrodugo.. 2. ee ee ... dl R. Re 2 iw EEE = «eo oe 2.1 Cédigode Cores... ..... -* ms 1% exvo ae 3, Capacitores. 5. eee 19 3.1 Cédigo Numérico « Siete wew eo ¥ 72+ - oe 3.2 Cédigo de cores . nee : ESRB EO eee ek a2 4. Transistores ¥ ‘ « £ . 25 4.1 Padroes de Idemtificacao Sees eM sR evek ae 27 4.1.1 JEDEC (Joint Electron Device Engineering Council). . . 27 4.1.2 JIS (Japanese Industrial Standard) 4.1.3. Pro-Electron (Europa)... . . . 4.1.4 Dos proprios fabricantes 2.2... 4.2 Projeto de Estigios Amplificadores. 4.2.1 Amplificadores com transistores bipolares (BIT)... . 30 4.2.2 Amplificadores com transistores de efeito de campo (FET)... 2... ...------ 35 4.3. Tabelas de transistores bipolares. 6... 2.2 ee 37 4.3.1 Transistores tipo2N 0. es 38 4.3.2 Transistores tipoBC. 2... ee 41 4.3.3 Transistores tipoBD. ©. 2 2... ee ee ee 45 Pec 214 4.3.4 Transistores tipoBF......... .. 49 4.3.5 Transistores tipoBU. .. 2.2... - ° .. 50 4.3.6 Transistores tipo TIP... 2... 2 2 ee - - 50 4.4 Tabela de transistores FET... 2.2... 0 ee .. 2 4.5 Tabela de transistores Uni-jungio . . . 2... ee . 34 Dindos. 2 tt ee ee we ee tw we eee 57 5.1 Diodos retificadorese de sinal .. 2... 2. a oo 5.2 Diodos Zener... 1.2.2... eee eee - 60 5.3. Diodos Varactor. ........-- 61 . Circuitos Integrados CMOSe TTL... 2 ee eee . . 63 6.1 Padrdes utilizados ‘ . . 65 6.2. Tabela de identi 10 por fungao - 65 6.3 Circuitos Integrados CMOS . seas 72 6.3.1 Tabelade Cédigos.. 2... 2.2.4.5. -. 72 6.3.2. Configuragao dos pinos e tabelas de verdade . 75 6.4 Circuitos Integrados TTL «= oc eer enees 103 6.4.1 Caracteristicas das Familias TTL. see nnee 103 6.4.2 Tabela de Codigos 2 104 6.4.3 Configuracgao dos Pinos e Tabelas de Verdade oe 107 . Memorias ¢ Interfaces Programéveis . . . .. 1l 7.1 Tabela de identificacéo por fungao . 133 7.2 Configuragao dos pinos e Tabelas de Verdade 135 8. Amplificadores, Osciladores, A/D, D/A, Reguladores e Oticos . . . 155 8.1 Tabela de identificagio por fungio . 6... ee 157 8.2 Configuragao dos Pinos e Tabelas de Verdade . 159 9. Interfaces e conectores dos PCS»... ee ee 169 9.1 Interface paralela. ©. 2 2... ee ee 171 9.2 Interface Serial (RS232):. 2 6. ee 172 Pec indice 215 10. Circuitos Uteis. . 2... 2... ime a ew 175 10.1 Fonte de Alimentagfo. 2 2. ee 177 10.2 Oscilador com $55... ee ee 178 10.3 Oscilador CMOS. QROK RASH ERG DM dw 180 10.4 Oscilador com transistor uni-jungdo. . 6... . ome = M8f 10.5 Oscilador para acionamento de LEDs. . . see 182 10.6 Amplificadorcom 741 2.0... ee ee 183 10.7 Amplificador de 1 W com LM386... 2... 5. . . 184 10.8 Amplificador com LM380.. 0... 0. ee ee 185 10.9 Conversor A/D com o ADCO808. BGs: A Be xiyy Oh 186 10.10 Conversor D/A com ADSS8. 2 2. 2 2 2 ee 187 10.11 Conversor D/A com DACO808. ... 2 ee ee 188 10.12 Médulo de Poténcia pene BROeRER EOE 189 11. Simbologia PORE seEReR Ese . 191 . 203 12. Glossario Pec Introdugdo; Resistores; Cédigo de Cores; édigo Numéro; Codigo de cores; Transistores; Padrées de Identificagao; JEDEC (Joint Electron Device Engineering Council); JIS (Japanese Industrial Standard); Pro-Electron (Europa); Dos préprios fabricantes; Projeto de Estagios Amplificadores; Amplificadores com transistores bipolares (BJT) e com transistores de efeito de campo (FET); Tabelas de transistores bipolares; Transistores tipo 2N, BC, BD, BF, BU, TIP e FET; Tabela de transistores Uni-jungdo; Diodos; Diados retficadores e de sinal; Diodos Zener; Diodos Varactor; Circuits Integrados CMOS e TTL; Padries utilizados; Tabela de identificagdo por fungao; Circuitos Integrados CMOS; Tabela de Cédigos; Configuragdo dos pinos e tabelas de verdade; Circuitos Integrados TTL; Caractersticas das Familias TTL; Tabela de Codigos; Configuragao dos Pinos e Tabelas de Verdade; Memérias e Interfaces Programéveis; Tabela de identificagao por fungi; Configuracdo dos pinos e Tabelas de Verdade; Amplificadores, Osciladores, A/D, D/A, Reguladores ¢ Oticos; Tabela de identificagao por funedo; Configuragao dos Pinos e Tabelas de Verdade; Interfaces e conectares dos PCs; Interface paralela; Interface Serial (RS232); Circuitos Uteis; Fonte de Alimentagdo; Oscilador com 555; Oscilador CMOS; Oscilador com transistor uni-juneao; Oscilador para acionamento de LEDs; Amplificador com 741; Amplficadar de 1W com M386; Amplificador com L380; Conversor A/D com 0 ADCO8OB; Conversor 0/A com ADS58; Conversor D/A com ‘DACOBO8; Médula de Poténcia; Simbologia; Glossério de termos técnicos. Re TODOS OS COMPONENTES MARCO ANTONIO MARQUES DE SOUZA Todas as atividades técnicas sofrem o problema de dispor da informagao certa, na hora certa e no lugar certo. A eletrdnica nao é excecdo. E muito dificil ter-se & mao todos os dados que precisamos quando estamos projetanda e construindo circuitos eletrénicos. \Vrias so 0s dados que precisam estar dsponiveis durante um projeto de eletrénica, tanto na fase de projeto quanto nas fases de construcdo, prototipagem e testes. Identficagdo e caractersticas dos componentes discretos (resistors, capacitores, diodos, transistores, ..), configuragdo dos pinos dos circuites integrados (CMOS, TTL, \ineares, optoeletronicos, ..), tabelas de verdade dos Cls digitais, partes comuns de circuito (osciladores, amplficadores, fontes de alimentacao, ..), dados das interfaces com PCs, célculas basices para a polarizacao de transistores e assim por diante. Mesmo quando dispomos de todas as informacées, o que jé exige um grande estorga ra compra de diversas publicagdes, ofato de elas estarem dispersas em varios livros, catélogos, tabelas de referéncia, e outras, faz com que sejaextremamente trabalhaso obter todas os dados na hora que precisamas. Esse éexatamenteo problema que est vo visa resoer:reunit, numa so Dublcagao, a maior pate dos dados necesséros para desenhare implementar Drojetos de eletrnica, de forma a servi como fonte nica de referéncia para a grande mora dos dados téenicas tanto dos componentes discretos quanto dos circuits integrados. Resumindo, trata-se de um livro para consulta e ndo para estudo, onde se reuniu apenas os dados essenciais sobre os componentes mais utiizados em projetos eletronicas, com a objetivo de que esses dados estivessem sempre & mao, num tnica lugar, com acesso facil, rpido e objetivo. ISBN 85-289-0507-1 Vl)

Você também pode gostar