Você está na página 1de 19

Sistemas Digitais

Bernardo Pegoraro Sarreta


CARACTERSTICAS
DA SRIE TTL
TTL SCHOTTKY SRIE 74S
Produzido afim de baixar o tempo de
atraso de saturao
Evita que o transistor sature
completamente
Velocidade de chaveamento melhor
Dispositivos muito rpidos

TTL SCHOTTKY DE BAIXA
POTNCIA SRIE 74LS
Resistores de valor superior aos utilizados
na srie 74S
Apresenta consumo de potncia mais
baixo e com velocidade tambm mais
baixa
Provocam um aumento nos tempos de
chaveamento
TTL SCHOTTKY AVANADA
SRIE 74AS
Considervel
melhoria na
velocidade
Dissipao de
potncias menores
a srie TTL mais
rpida
Fan-out maior do que
nas sries 74S

74S 74AS
Atraso de
propagao
3ns 1,7ns
Dissipao
de potncia
20mW 8mW
TTL SCHOTTKY AVANADA DE
BAIXA POTNCIA SRIE 74ALS
Sensvel melhora em
relao 74LS
respeito da
velocidade de
operao e a
potncia consumida
Menor dissipao de
potncia de todas as
sries TTL
74LS 74ALS
Atraso de
propagao
9,5ns 4ns
Dissipao
de potncia
2mW 1,2mW
TTL FAST SRIE 74F
a srie mais moderna
Atinge grande velocidade de operao
A famlia F fornece as velocidades
prximas da famlia AS, consumindo um
pouco menos de potncia

CARACTERSTICAS DA SRIE TTL
Verso Identificao
da Srie
Atraso de
propagao
Consumo
de
potncia
Freqncia
de Clock
Observaes
Standart 74 10ns 10mW 35MHz Comum
Low Power 74L 33ns 1mW 3MHz Baixssimo
Consumo
High Speed 74H 6ns 23mW 50MHz Alta Velocidade
Schottky 74S 3ns 20mW 125MHz Altssima
Velocidade
Advanced
Schottky
74AS 1,7ns 8mW 200MHz Altssima
Velocidade e
Baixo Consumo
Low Power
Schottky
74LS 9,5ns 2mW 45MHz Baixssimo
Consumo
Advanced Low
Power Schottky

74ALS 4ns 1,2mW 70MHz Altssima
Velocidade e
Baixssimo
Consumo
SADAS DE COLETOR
ABERTO E DE
DRENO ABERTO
O Problema
Ao ligar 2 ou mais dispositivos digitais em
uma nica sada temos um conflito
ALTO/BAIXO tanto para a tecnologia TTL
quanto para a CMOS
O circuito c/ transistor cujo o transistor
tiver a menor resistncia no estado ON
conduzir a sada em sua direo
Soluo Remover o transistor pull-up
ativo do circuito de sada de cada porta
(sada de dreno aberto-CMOS ; Coletor
aberto-TTL)
COLETOR ABERTO E DRENO
ABERTO
COLETOR ABERTO E DRENO
ABERTO
Se conectarmos um voltmetro na sada deste circuito e fazer
variar a entrada, no conseguiremos medir nada, pois no
tem nada ligado na sada, assim sendo no circula corrente
do coletor para o emissor.

COLETOR ABERTO E DRENO
ABERTO
necessrio resistor de pull-up(resistor
ligado ao VCC ou tenso positiva)
Agora o coletor no
est mais aberto.
Neste caso circula
corrente pelo transistor
e se conectarmos um
voltmetro, ao fazer
variar a entrada
conseguiremos
observar variaes na
sada.
COLETOR ABERTO E DRENO
ABERTO
Isto possibilita a escolha durante o projeto
entre maior performance ou menor
consumo de energia, pois o resistor de
coletor fica fora do chip e o projetista
quem escolhe o seu valor.
COLETOR ABERTO E DRENO
ABERTO
No so capazes de fazer as sadas irem
do estado ALTO para o estado baixo por
meio de um circuito ativo
Caracterstica usada para possibilitar que
vrios dispositivos compartilhem o mesmo
fio
CONEXO WIRED-AND
mostrado simbolicamente pelo smbolo
de uma AND desenhada pontilhada
O fio comum nvel ALTO devido ao
resistor de pull-up
Velocidade de chaveamento muito lenta
de nvel BAIXO p/ nvel ALTO
No utilizados em aplicaes de alta
velocidade
Aplicaes Buffer / Driver
COLETOR ABERTO E DRENO
ABERTO
BUFFERS/DRIVERS
Capacidade de corrente e/ou tenso de
sada maior que um dispositivo lgico
comum

Um buffer / driver com sada de coletor aberto aciona uma
carga de alta corrente e alta tenso
SMBOLO IEEE/ANSI
Smbolo IEEE / ANSI para sada de
coletor aberto e de dreno aberto

Você também pode gostar