Você está na página 1de 32

Portas Lgicas

Circuitos Lgicos
DCC-IM/UFRJ
Prof. Gabriel P. Silva

Nveis Lgicos

Transistores

Transistores CMOS
O Transistor CMOS pode
ser do tipo N, e apresenta
baixa resistncia entre
dreno e fonte (conduz)
quando uma tenso
positiva aplicada sua
porta.
O Transistor CMOS pode
ser do tipo P, e apresenta
baixa resistncia entre
dreno e fonte (conduz)
quando uma tenso
negativa aplicada sua
porta.

Transistores CMOS

Transistores CMOS
45 nm

Inversor

O inversor construdo com o uso de um


transistor do tipo P e outro do tipo N. Quando se
aplica o mesmo sinal ambas portas, um dos
transistores estar conduzindo (baixa resistncia)
enquanto o outro estar aberto (alta resistncia).

Portas NAND e NOR

Portas AND e OR

Portas AND-OR-INVERTER

Portas OR-AND-INVERTER

Porta de Passagem

Ou - Exclusivo com
Porta de Passagem

Multiplexador com
Porta de Passagem

Parmetros de Temporizao

Atraso de Progao
TpLH e TpHL

Tempo de Subida e
Descida

Efeito da Carga
Rede de portas
lgicas

Circuito equivalente
de uma entrada de
porta lgica

Efeito da Carga no Tempo de


Propagao

Com o aumento da carga o tempo de


propagao tende a aumentar.

Fator de Carga e Carga Total

A carga total da sada de uma porta lgica a soma do fator


de carga das entradas das portas lgicas ligadas nesta
sada.

Atraso Mximo em uma


Rede de Portas

Atraso Mximo

Atraso Mximo

Atraso Mximo

O Terceiro Estado (Z)

Alm dos nveis lgicos 0 e 1, um circuito


digital pode apresentar ainda um terceiro
estado.
o chamado estado de alta impedncia,
onde a sada no contribui nem para o nvel
alto, nem para o nvel baixo.
Deste modo, a sada de diversas portas
podem ser ligadas simultaneamente a um
mesmo ponto, desde que esteja garantido que
APENAS UMA deles no esteja no estado de
alta impedncia.

Barramento com Buffers 3-State

Buffer com Trs Estados

O buffer com trs estados possui um terceiro


estado, chamado de alta impedncia, no qual a
sua sada est eletricamente desconectada, ou
seja, a sada no est ligada nem ao nvel alto
(Vdd) nem ao nvel baixo (Terra).

Buffer com Trs Estados


O buffer com trs
estados utilizado
quando desejamos
ligar vrios sinais em
um nico ponto, como
ocorre, por exemplo,
nos barramentos, onde
vrios mdulos
compartilham as
mesmas linhas para
transmitir informao.

Buffers Tri-State No Inversores

O Terceiro Estado (Z)

Wafer de Silcio

Processador AMD 64 X2 Dual


Core

Processador Intel Core Duo 2

Encapsulamento de um Chip

Você também pode gostar