Você está na página 1de 1

UNIVERSIDADE FEDERAL DE GOIS INSTITUTO DE INFORMTICA ARQUITETURA DE COMPUTADORES

Exerccios Lista 2

1. Projete uma memria de 128 bits com clulas de tamanho (a) 16 bits, (b) 12 bits e (c) 8 bits. Quantos bits (linhas) de controle, dados e endereo sero necessrias para cada caso? Explique. 2. Quais das seguintes memrias so possveis? Quais so razoveis? Explique. a) endereo de 10 bits, 1024 clulas, clulas de 8 bits b) endereo de 10 bits, 1024 clulas, clulas de 12 bits c) endereo de 9 bits, 1024 clulas, clulas de 10 bits d) endereo de 11 bits, 1024 clulas, clulas de 10 bits e) endereo de 10 bits, 10 clulas, clulas de 1024 bits f) endereo de 1024 bits, 10 clulas, clulas de 10 bits 3. Represente os nmeros decimais +57 e -113 considerando as seguintes representaes binrias: (a) sinal amplitude, (b) complemento a 2, e (c) notao em excesso. Assuma que sero usados 8 bits nas representaes. 4. A memria representada na figura abaixo contm dois nmeros inteiros (cada um com 16 bits, usando complemento de 2) seguidos de um seqncia de caracteres (2 por clula) usando o cdigo ASCII. Que nmeros decimais e caracteres so estes? 0 1 2 3 4
0000000000001100 1111111111100111 0101010001110101 0111001001101001 0110111001100111

5. Que nmero real est representado abaixo? Detalhe todos os passos envolvidos na determinao do nmero. Assuma que foi utilizado o formato IEEE para preciso simples, ou seja: 1 bit para sinal do nmero, 8 bits para expoente com excesso 127, e 23 bits para a mantissa. 11000010010101101000000000000000

Você também pode gostar