Você está na página 1de 10

Circuito RC Carga e Descarga do Capacitor

Universidade Tecnolgica Federal do Paran UTFPR

Resumo
O experimento realizado teve por escopo, estudar o carregamento e o descarregamento de um circuito RC,
em funo do tempo. Montou-se um circuito composto por um resistor, um capacitor e uma fonte.
Primeiramente ligou-se a fonte e o circuito RC, logo aps foi feito a leitura da tenso no capacitor, no
carregamento, em seguida retirou-se a fonte e foi feita a medio da tenso no descarregamento. Foi
analisado o comportamento deste circuito bem como calculado a constante de tempo e o erro percentual em
relao ao valor terico. Obtiveram-se os grficos do carregamento e descarregamento, foi observado que os
grficos dos resultados obtidos seguem um padro similar de uma funo exponencial.
Palavras-Chave: Circuito RC, resistor, capacitor, carga e descarga, fsica experimental, constante de tempo.
1

Introduo
Um capacitor um dispositivo til para armazenar carga eltrica e energia, consistindo de dois

condutores isolados um do outro, podendo conter um meio dieltrico entre eles. Um exemplo muito utilizado
o capacitor de placas paralelas
Quando ligado um capacitor a uma fonte de tenso contnua, h uma transferncia de carga de um
condutor para o outro at que a diferena de potencial entre os dois condutores devido s cargas iguais e
opostas sejam iguais diferena de potencial entre os terminais da fonte.
A capacidade de armazenar cargas de um capacitor, capacitncia, est associada geometria do
capacitor e constante dieltrica do meio isolante usado entre as placas. Neste experimento o capacitor do
tipo eletroltico cujo dieltrico composto por duas folhas de alumnio separadas por uma camada de xido de
alumnio, enroladas e embebidas um eletrlito lquido, como por exemplo, com cido brico.

Figura 1 Capacitor eletroltico. [5]

O capacitor eletroltico possui polaridade, ou seja, deve-se tomar cuidado ao ligar, pois invertendo a
polaridade d-se o inicio da destruio da camada de xido, entrando em curto-circuito podendo at explodir.
Se ligados em srie um capacitor, um resistor e uma fonte ou bateria, constri-se um circuito chamado de
circuito RC em srie.

Figura 2 Circuito RC. [6]

Quando este circuito ligado, h um perodo de transio, durante o qual a corrente e a queda de tenso
esto variando de um valor inicial at um valor final em todos os dispositivos. Este tempo conhecido como
transiente, logo aps o circuito dito estar em regime estacionrio.
A chave do circuito na figura 1, posicionado na parte superior o capacitor estar carregando at atingir um
valor mximo de carga, Q = E.C. Na posio inferior o capacitor comea a ser descarregado em funo do
resistor.
Analisando o circuito atravs das Leis de Kirchhoff, obtm-se as equaes de carregamento e
descarregamento, que sero demonstrados neste artigo, obtm-se a constante de tempo, , que possui uma
dimenso de tempo e representa o tempo necessrio para que a d.d.p entre as placas atinja 63% do valor da
tenso. O objetivo do experimento foi a de obter esta constante de tempo bem como analisar os grficos do
carregamento e descarregamento do circuito RC que se espera obedecer ao grfico abaixo, os resultados
obtidos sero discutidas nas sees posteriores.

Grfico 1, Carga e Descarga do circuito RC. [7]

Reviso Terica

2.1 Capacitor

Podemos definir um capacitor, cujos elementos bsicos so dois condutores isolados entre si e que
independente de sua forma so considerados como placas, como um dispositivo utilizado para armazenar
energia eltrica.
As cargas nas duas placas de um capacitor carregado possuem mesmos valores absolutos, porm de
sinais opostos. Para o carregamento do dispositivo necessrio aplicar um diferena de potencial V entre as
placas. O processo de carga consiste basicamente em transferir de uma placa do Capacitor para outra, uma
quantidade q de carga, motivada pela diferena de potencial aplicada nos condutores, isso explica por que as
cargas das placas possuem sinais contrrios.
A carga e a diferena de potencial aplicada so diretamente proporcionais:

(1)
Onde C ser a constante de proporcionalidade que representa a carga acumulada entre as placas,
necessria para manter uma diferena de potencial entre elas. Essa constante denominada capacitncia do
capacitor, cujo valor depende somente da geometria das placas. A capacitncia a medida da capacidade de
armazenamento de energia para uma tenso aplicada. A capacitncia de um capacitor depende apenas de
fatores geomtricos j que a carga e a tenso aplicada so diretamente proporcionais.
2.2 Circuitos RC
Se conectarmos uma bateria aos terminais de um capacitor, aparecer uma corrente eltrica no circuito
enquanto a diferena de potencial aplicada ao capacitor estiver variando no tempo, ou seja, enquanto o
capacitor estiver se carregando. Isso ocorrer durante o breve intervalo de tempo em que a bateria estiver
sendo conectada. Aps a o termino do carregamento do capacitor, a voltagem se torna constante e a corrente
ser nula.

Figura 3: Circuito RC. Carga do Capacitor com a chave no ponto a e descarga com chave no ponto b[8].

Para o caso da fig.1, um circuito RC formado por um Capacitor, uma fonte de diferena de potencial e
uma resistncia R. No momento em que a chave colocada na posio a o capacitor comea a carregar, no
instante em que t=0. A corrente em um circuito RC possui apenas um sentido, porm sua intensidade varia
com o tempo. Atravs das lei das malhas de Kirchhoff podemos obter equaes para carga e diferena de

potencial em funo do tempo de carga e descarga de um capacitor atravs de um resistor. Aplicando a regra
das malhas no circuito obtemos:
V0 iR q/C = 0

(2)

Onde V0 a diferena de potencial da fonte. A corrente i e carga q do capacitor esto relacionadas


atravs da seguinte equao:
i=dq/dt

(3)

A combinao das equaes (2) e (3) resulta em:


V0 Rdq/dt q/C=0

(4)

Que consiste na equao diferencial da carga do capacitor em funo do tempo t. Para resolver essa
equao deve se levar em conta as seguintes condies de contorno, inicialmente o capacitor est
descarregado, portando em t=0 a carga no capacitor q=0. A carga ento aumenta e corrente diminui. No
momento em que a diferena de potencial entre as placas do capacitor e a da fonte forem iguais o capacitor
est carregado, ou seja, a tenso tende a um valor mximo q=CV0. Temos como soluo da equao (4):
Q(t) = CV0(1- e -t/RC)

(5)

Podemos verificar que a soluo satisfaz a condio de que a carga igual zero no instante t=0. E que
para um tempo longo a carga q igual a CV 0. Da relao q=CV (Equao1) possvel ainda obter a diferena
de potencial entre as placas do capacitor em funo do tempo, dividindo ambos os lados da equao (5) pela
capacitncia C:
V(t) = V0(1- e -t/RC)

(6)

Da mesma maneira, a diferena de potencial no capacitor no instante inicial igual a zero, e a tenso
para um tempo longo igual diferena de potencial da fonte V0.
O produto RC conhecido como constante de tempo capacitiva do circuito, que representada pela letra
. Para o caso de carga do capacitor essa constante consiste no tempo necessrio para que a ddp entre as
placas do capacitor atinja 63% do valor final V 0. Quanto maior o valor de , maior ser o tempo para o
carregamento completo do capacitor.
Agora em um instante t=0 levando em conta que o capacitor esteja totalmente carregado com uma
diferena de potencial V0, a chave deslocada para a posio b, e o capacitor comea a descarregar na
resistncia do circuito, como h uma tenso entre os terminais de um resistor, h consequentemente um
corrente atravessando-o. A equao diferencial que descreve a descarga do capacitor semelhante e
equao (4) exceto pelo fato de que a fonte no esta mais ligada no circuito, resultando em:
Rdq/dt + q/C = 0

(7)

Inicialmente o Capacitor possui carga mxima, ou seja, em t=0 a carga q 0. Quando o tempo passa a
carga no capacitor diminui at que se descarregue totalmente, assumindo q=0. Dadas s condies de
contorno da EDO a equao (7) possui como soluo:
Q(t) =q0 e -t/RC

(8)

Na equao (8) q0 igual a carga do capacitor no instante inicial, onde q 0 = CV0 . A diferena de potencial
no capacitor pode ser obtida da mesma maneira que a equao (6), resultando em:
V(t) = V0 e -t/RC

(9)

Para o caso de descarga do capacitor, a constante capacitiva representa o tempo necessrio para o
capacitor descarregar at um valor de 37% de seu valor inicial. Quanto maior for a constante de tempo, maior
ser o tempo de descarregamento.

Metodologia Experimental

3.1 Material utilizado


Para o experimento em questo, foram utilizados os itens abaixo:
- Conjunto RC
- Fonte de tenso contnua
- 2 multmetros digitais
- Conjunto de cabos
- Cronmetro
3.2 Desenvolvimento
Primeiramente foi montado um circuito com uma fonte, um resistor e um capacitor em srie, conforme a
figura abaixo. Ento, ligou-se a fonte, e foi feito a leitura dos valores Vc e Vr em funo do tempo(intervalos de
10 segundos) e que foram anotados na tabela 1.
Zerou-se o cronmetro, e foram retirados os dois pinos da fonte, ligando o capacitor em srie com o
resistor, para iniciar o processo de descarga do capacitor. Novamente foi feito a leitura dos valores de Vc e Vr
nos tempos cronometrados que esto indicados na tabela 2.

Figura 4: Esquema da montagem do circuito RC [9].

A Figura 3 mostra a montagem experimental do circuito RC e os multmetros utilizados nas funes


voltmetro e ampermetro.

Figura 5: Esquema da montagem experimental do circuito RC.

Utilizando os dados da tabela 1 e tabela 2 foram feitas, os grficos de Vc e Vr para a descarga e carga do
capacitor. Determinou-se a constante de tempo pela anlise dos grficos e calculou-se o erro relativo entre o
valor obtido no experimento e o valor obtido matematicamente, analisando os dados fornecidos pelo
fabricante dos componentes.
Tabela 1 Dados da carga do capacitor.

Tempo (s)

Vc (V)

Vr (V)

Tempo (s)

Vc (V)

Vr (V)

10
20
30

1.52
2.89
4.04

13.41
12.03
11.07

310
320
330

13.75
13.82
13.86

1.38
1.32
1.26

40
50
60
70
80
90
100
110
120
130
140
150
160
170
180
190
200
210
220
230
240
250
260
270

5.14
6.05
6.89
7.63
8.31
8.9
9.46
9.91
10.36
10.73
11.08
11.4
11.68
11.94
12.15
12.36
12.54
12.72
12.87
13
13.14
13.24
13.35
13.44

9.94
9.02
8.22
7.43
6.8
6.2
5.69
5.22
4.76
4.35
4.02
3.72
3.45
3.15
2.96
2.77
2.58
2.4
2.23
2.11
1.99
1.87
1.76
1.7

340
350
360
370
380
390
400
410
420
430
440
450
460
470
480
490
500
510
520
530
540
550
560
570

13.91
13.97
14
14.04
14.08
14.12
14.14
14.17
14.19
14.21
14.24
14.26
14.27
14.29
14.31
14.32
14.33
14.34
14.35
14.36
14.37
14.38
14.39
14.4

1.22
1.18
1.13
1.08
1.07
1.03
1
0.97
0.94
0.92
0.89
0.88
0.86
0.85
0.83
0.82
0.81
0.79
0.78
0.77
0.76
0.75
0.74
0.74

280
290
300

13.53
13.62
13.69

1.59
1.51
1.45

580
590
600

14.41
14.42
14.42

0.73
0.73
0.72

Vc (V)

Vr (V)

Tabela 2 Dados da descarga do capacitor.

Tempo (s)
10
20
30
40
50
60
70
80
90
100
110
120
130
140
150
160
170
180

Vc (V)
12.6
10.4
9.72
8.51
7.71
7
6.31
5.74
5.18
4.72
4.26
3.85
3.51
3.23
2.92
2.64
2.4
2.18

Vr (V)
11.29
10.35
9.59
8.43
7.69
6.9
6.2
5.69
5.15
4.78
4.23
3.81
3.48
3.19
2.89
2.59
2.39
2.17

Tempo (s)
310
320
330
340
350
360
370
380
390
400
410
420
430
440
450
460
470
480

0.71
0.66
0.6
0.56
0.52
0.48
0.45
0.42
0.39
0.36
0.34
0.31
0.29
0.28
0.26
0.24
0.23
0.21

0.69
0.65
0.59
0.56
0.51
0.47
0.44
0.41
0.39
0.36
0.33
0.31
0.29
0.27
0.26
0.24
0.22
0.21

190
200
210
220
230
240
250
260
270

2
1.82
1.67
1.51
1.39
1.27
1.17
1.06
0.99

1.98
1.81
1.66
1.5
1.38
1.26
1.15
1.05
0.97

490
500
510
520
530
540
550
560
570

0.2
0.19
0.18
0.17
0.16
0.15
0.15
0.14
0.13

0.2
0.19
0.18
0.17
0.16
0.15
0.14
0.14
0.13

280
290
300

0.9
0.83
0.77

0.89
0.81
0.76

580
590
600

0.12
0.12
0.11

0.12
0.12
0.11

Resultados
Os dados foram obtidos durante a anlise do carregamento de um capacitor. Para isso foi medida a

diferena de potencial de um resistor e a diferena de potencial do capacitor, ligados em srie, e como elas se
comportam durante um intervalo de tempo.
O grfico a seguir foi obtido pela plotagem dos pontos obtidos na tabela 1. A curva preta descreve a
variao da diferena de potencial do capacitor durante o tempo, e a curva vermelha descreve a variao da
d.d.p. do resistor.

Grfico 2 Grfico da Carga do Capacitor no Circuito RC.

Com o grfico acima se pode determinar a constante de tempo RC. Para isso devemos igualar as
funes que descrevem a variao de d.d.p. do resistor e do capacitor durante o processo. As funes de Vc
e Vr so respectivamente:
t

Vc (1 e RC )

[10]

Vr e

t
RC

[11]

Igualando as duas funes e manipulando matematicamente, pode-se obter a relao

t ln(0,5) RC . Com essa relao basta observar no grfico o tempo em que as funes se igualam, e
assim obter a constante de tempo.
Como as funes se interceptam aproximadamente nos 70 segundos. Com essa estimativa obtemos o
valor de 100,99 segundos para a constante de tempo. A tabela a seguir foi obtida medindo a diferena de
potencial do capacitor e do resistor, ligados em srie, durante a descarga do capacitor.
Com os dados obtidos pela tabela 2, foi possvel montar o grfico abaixo.

Grfico 3 Grfico da Descarga do Capacitor no Circuito RC.

As curvas do capacitor de do resistor so praticamente idnticas. Esse fato previsvel, afinal a diferena
de potencial do resistor fornecida pelo capacitor. As pequenas diferenas na medio deve-se a impreciso
do aparelho de medio e falhas ao anotar os dados.
Tambm possvel obter a constante de tempo pelo grfico da descarga. Para isso basta observar em
quantos segundos a funo tem seu valor inicial reduzido a aproximadamente 36,78%.
Por definio, a constante de tempo descrita por

t RC (constante capacitiva). O resistor utilizado no

experimento possui resistncia de 40k e o capacitor da marca HITANO possui capacitncia de

2200 F e 25V, resultando numa constante de tempo de 88,22 segundos.


Comparando a constante de tempo obtida pelo grfico e pela definio, obtemos uma preciso de
87,36%. Essa preciso pode ser aumentada caso se obtenha o valor exato na qual as funes do primeiro
grfico se equivalem.

Concluses

A prtica realizada permitiu o clculo da constante de tempo de um circuito RC utilizando uma fonte de
tenso, resistor, capacitor e multmetros encontrados no mercado, a partir da leitura de tenses nos tempos
de carga e descarga do capacitor. Com a chave do circuito ligada, a fonte alimenta o capacitor e o resistor
com corrente, ficando as cargas armazenadas nas placas do capacitor. Com o passar do tempo, o aumento
de carga no capacitor compensado pela reduo do fluxo de corrente pelo circuito, podendo at chegar a
zero.
Ao desligar a chave, a carga armazenada no capacitor flui pelo resistor, ento a constante capacitiva
relaciona a resistncia e a capacitncia de modo que ocorra uma funo de decaimento da tenso do
capacitor em funo do tempo, sendo a taxa de descarga do capacitor menor para maiores resistncias e
capacitncias no circuito. O mtodo utilizado de se cronometrar o tempo e a cada 10s anotar os resultados,
gera uma margem de erro grande, pois no tem como se ter uma boa preciso e pode haver erros do
operador e instrumental, ou seja, erro acidental (aleatrio) e sistemtico respectivamente.
Apesar de tudo isso, analisando o comportamento de carga e descarga atravs do grfico, pode-se
verificar que se seguiu um padro exponencial, assim como foi exemplificado no grfico 1.

Referncias

[1]

J. J. BROPHY. Eletrnica Bsica. (Guanabara Dois, RJ, 1978), pp 49-50 e 57-59.

[2]

HALLIDAY, David; RESNICK, Robert. Fundamentos da Fsica Volume 3 Eletromagnetismo. Editora


LTC.

[3]

http://www.ifsc.usp.br/~strontium/Teaching/Material2010-2%20FFI0106%20LabFisicaIII/07Capacitores.pdf 01/10/2013

[4]

TIPLER. ALLEN, P. Fsica para cientistas e engenheiros, Vol. 2-6 ed.: eletricidade e magnetismo. Rio
de Janeiro: LTC, 2011.

[5]

http://www.manutencaoesuprimentos.com.br/imagens/capacitor-eletrolitico.jpg 01/10/2013

[6]

http://efisica.if.usp.br/apoio/desenhos/eletricidade/circuitoRC.gif 01/10/2013

[7]

http://www.ifsc.usp.br/~strontium/Teaching/Material2010-2%20FFI0106%20LabFisicaIII/07Capacitores.pdf 01/10/2013

[8]

http://www.dt.fee.unicamp.br/~www/ea513/node86.html 01/10/2013

[9]

http://dafis.ct.utfpr.edu.br/~godoi/arquivos/Turmas2013/fisicaexp3/ 01/10/2013