Você está na página 1de 14

UNIVERSIDADE TECNOLGICA FEDERAL DO PARAN

DEPARTAMENTO ACADMICO DE ELETROTCNICA DAELT


ELETRNICA DIGITAL
ENGENHARIA ELTRICA/ DE CONTROLE E AUTOMAO

RELATRIO DE EXPERINCIA 4:
INTERLIGAO DE PORTAS BSICAS E TABELA VERDADE EM
CIRCUITO

CURITIBA
17/09/2015

INTERLIGAO DE PORTAS BSICAS E TABELA VERDADE EM


CIRCUITO COMBINACIONAL RELATRIO 4

Relatrio referente experincia 4 efetuada na


disciplina de Eletrnica Digital, na Universidade
Tecnolgica Federal do Paran UTFPR, Campus
Curitiba.

Professor:

CURITIBA
17/09/2015
SUMRIO

1.

OBJETIVOS.............................................................................................................4

2.

INTRODUO........................................................................................................4

3.

MATERIAIS UTILIZADOS.....................................................................................5

4.

PROCEDIMENTOS................................................................................................6
4.1 ATIVIDADE 4.1.....................................................................................................6

5.

CONCLUSO..........................................................................................................6

6.

RESPOSTA DO RELATRIO IMEDIATO...........................................................7


6.1. RESPOSTA DO RELATRIO IMEDIATO DA PRTICA 4.1:.....................7
6.2 RESPOSTAS DO RELATRIO IMEDIATO DA PRTICA 4.2:...................12

NDICE DE FIGURAS
FIGURA 1: CIRCUITO DA QUESTO 4.1.1....................................................................7
FIGURA 2: CIRCUITO DA QUESTO 4.1.2....................................................................7
FIGURA 3: CIRCUITO DA QUESTO 4.1.3....................................................................8
FIGURA 4: CIRCUITO DA QUESTO 4.1.4....................................................................8
FIGURA 5: CIRCUITO DA QUESTO 4.1.5....................................................................8
FIGURA 6: CIRCUITOS DA QUESTO Q1....................................................................11
FIGURA 7: CIRCUITO RESPOSTA QUESTO Q2.......................................................11
FIGURA 8: CIRCUITO REFERENTE PRTICA 4.2......................................................12

NDICE DE TABELAS
TABELA 1: MATERIAIS UTILIZADOS.............................................................................5
TABELA 2: TABELA VERDADE DA PORTA OR...............................................................9
TABELA 3: TABELA VERDADE DA PORTA OR...............................................................9
TABELA 4: TABELA VERDADE DA PORTA AND...........................................................10
TABELA 5: TABELA VERDADE DA PORTA NAND.........................................................10
TABELA 6: TABELA VERDADE DA PORTA NOT...........................................................11
TABELA 7: TABELA VERDADE DO CIRCUITO 4.2........................................................13

1. OBJETIVOS

Familiarizao com montagem de circuitos lgicos

Interligar portas bsicas com a finalidade de verificar equivalncias.

Construir e interpretar tabelas.

Implementar um circuito combinacional usando portas lgicas.

Preencher a tabela-verdade de um circuito combinacional.


2. INTRODUO
Sero objetos de estudo desta prtica os CIs e seus referentes circuitos

combinacionais. Os circuitos combinacionais possuem a finalidade de atender


a necessidades no atendidas por apenas um CI operando sozinho. Por isso,
de grande relevncia o estudo e a familiarizao com a montagem de tais
circuitos.
Neste

experimento,

portanto,

sero

montados

circuitos

lgicos

combinacionais, onde o objetivo ser encontrar suas equivalncias, ou


simplesmente encontrar suas tabela-verdade.
Sero abordadas as portas lgicas AND, NAND OR e NOT
Referente a esta prtica, vlido comentar sobre o provador de nvel
lgico utilizado; ao invs de efetuar a medio dos nveis lgicos de sada, fezse o uso de um provador lgico luminoso. Que nada mais do que um circuito
de LED em srie com um resistor de 1k, onde a tenso no catodo do LED o
sinal lgico de sada do circuito combinacional, e na sada do resistor em srie
foi ligado a referencia neutro do circuito.

3. MATERIAIS UTILIZADOS

Tabela 1: Materiais Utilizados.

Item

Quantidad

Descrio do Material

01
02
03
04
05
07
08
09
10
11
12
13

e
1
1
1
1
1
1
1
1
1
1
1
1

Protoboard Hikari HK P200


Fonte de tenso de 5V
CI7400
CI7402
CI 7404
CI7408
CI7432
LED
Resistor de 1k
Cabos banana-jacar
Cabos banana-banana
Multmetro Digital (VOM) Politerm VC-9808

4. PROCEDIMENTOS
4.1 ATIVIDADE 4.1.
Primeiramente foi fixado o CI 7404 e 7408 na matriz de contatos, em
seguida foi preparado as CIs para serem alimentadas por uma tenso continua
de 5V.
Em seguida foi feitas as seguintes ligaes: Pino 14 do CI 1 com o pino
14 do CI 2 ao (+) e o Pino 7 do CI 1 com o pino 7 do CI 2 ao (-).
Apos serem feitas as ligaes conforme o diagrama citado foi ligado a
fonte de tenso e aplicado nveis lgicos as entradas A e B do circuito e para
cada situao de entrada foi verificado o estado logico da sada S atravs do
provador logico ou voltmetro.
A seguir foram realizados os mesmos procedimentos anteriores nos
circuitos seguintes.
4.2 ATIVIDADE 4.2.
Primeiramente o circuito da figura 8 foi montado na protoboard. Aps, os
nveis das entradas A, B e C foram variados e o estado lgico da sada S foi
aferido com o provador lgico. Os resultados foram descritos na tabela 7.
5. CONCLUSO
Atravs da anlise das tabelas verdade, possvel formular a funo
executada pelo circuito montado e assim, projetar uma forma mais simples de
desenvolver o circuito com uma funo igual anterior, simplificando a
montagem e reduzindo custos em materiais.

6. RESPOSTA DO RELATRIO IMEDIATO

6.1. RESPOSTA DO RELATRIO IMEDIATO DA PRTICA 4.1:


Circuitos combinacionais da prtica 4.1:
4.1.1:

Figura 1: Circuito da questo 4.1.1.

4.1.2:

Figura 2: Circuito da questo 4.1.2.

4.1.3:

Figura 3: Circuito da questo 4.1.3.

4.1.4:

Figura 4: Circuito da questo 4.1.4.

4.1.5:

Figura 5: Circuito da questo 4.1.5.

Respectivas tabelas-verdade de cada circuito combinacional:


4.1.1: A funo do circuito como segue:
B= A +B
A+
A B=
Analisando a tabela verdade nota-se que a resposta do circuito a
mesma de uma porta OR:

Tabela 2: Tabela verdade da porta OR.

A
0
0
1
1

B
0
1
0
1

S
0
1
1
1

4.1.2: A funo do circuito como segue:


B= A +B
A+
A B=
A tabela encontrada a mesma do circuito 4.1.1, e, portanto, tem a
mesma funo de porta OR:
9

Tabela 3: Tabela verdade da porta OR.

A
0
0
1
1

B
0
1
0
1

S
0
1
1
1

4.1.3: A funo do circuito como segue:


B
= A. B= A . B
A +
Neste caso, o circuito executa a funo E, logo, trata-se de uma porta
lgica AND:
Tabela 4: Tabela verdade da porta AND.

A
0
0
1
1

B
0
1
0
1

S
0
0
0
1

4.1.4: A funo do circuito como segue:


B
= A. B
A +
Neste caso o circuito executa a funo NO E, portanto trata-se de um
circuito equivalente de uma porta lgica NAND.

Tabela 5: Tabela verdade da porta NAND.

A
0

B
0

S
1
10

0
1
1

1
0
1

1
1
0

4.1.5 Por estarem interligadas, as duas entradas da porta lgica sempre


recebem

mesmo

sinal,

ficando

uma

sada

da

seguinte

forma:

S= A+ A= A . A= A , ou seja NO A.

Tabela 6: Tabela verdade da porta NOT.

A
0
1

S
1
0

Q1 Explicar por que as portas nas configuraes abaixo so equivalentes:

Figura 6: Circuitos da questo Q1.

Os dois circuitos so equivalentes, pois quando em uma porta lgica


NAND as duas entradas so curto circuitadas, ou seja, h o mesmo sinal lgico
em ambas, ela se comporta na verdade como uma porta NOT, j que

entrada ser negada. O mesmo ocorre para a porta NOR, porque como as
entradas so as mesmas, ou seja, apenas uma, esta ser apenas negada,
possuindo tambm o comportamento de uma porta NOT.
Q2- Elaborar um circuito equivalente ao apresentado abaixo, usando somente
portas NAND:

11

Figura 7: Circuito resposta questo Q2.

E sua sada :
S = AxB +
Assim como no circuito original.

6.2 RESPOSTAS DO RELATRIO IMEDIATO DA PRTICA 4.2:


A seguir, a representao do circuito combinacional usado no
experimento prtico 4.2, e as expresses lgicas encontradas em cada uma
das sadas:

Figura 8: Circuito referente prtica 4.2.

12

A tabela-verdade levantada experimentalmente para a prtica 4.2


encontra-se devidamente apresentada na seo Tabelas e Grficos deste
relatrio. A seguir, outra tabela que demonstra o comportamento do circuito:

Tabela 7: Tabela verdade do circuito 4.2.

A
0
0
0
0
1
1
1
1

B
0
0
1
1
0
0
1
1

C
0
1
0
1
0
1
0
1

S
0
1
1
1
1
1
0
0

Com base na tabela-verdade, obtemos a seguinte expresso lgica do


circuito combinacional:
S= A . B+B . C+ A . B

Agora, analisando o circuito, possvel verificar o resultado passo a


passo:
1. Na sada do primeiro CI 7408, a expresso :

B. A

2. Na sada do segundo CI 7408, a expresso :

A .B

3. Na sada do terceiro CI 7408, a expresso :

B.C

4. Na sada do primeiro CI 7432, a expresso :

( A . B+ B . A )

5. A sada final do CI 7432, a expresso :

( A . B+ B . C+ A . B)

possvel perceber que tanto a expresso extrada da tabela verdade,


quanto a do circuito so iguais.
13