Você está na página 1de 1

UFPI - UNIVERSIDADE FEDERAL DO PIAU

CENTRO DE TECNOLOGIA
DEPARTAMENTO DE ENGENHARIA ELTRICA
CIRCUITOS DIGITAIS II
Prof. MARCOS ZURITA -

Abril / 2011

ARQUITETURA DE COMPUTADORES EXERCCIOS


1 PARTE TEORIA
1.1)
1.2)
1.3)
1.4)
1.5)
1.6)
1.7)
1.8)
1.9)
1.10)
1.11)
1.12)
1.13)

O que um microcontrolador e em que difere de um microprocessador?


Cite vantagens e desvantagens da integrao das memrias de programa e dados ao circuito
integrado do microprocessador.
Quais as caractersticas de uma mquina de Von Neumann? Esboce seu diagrama simplificado.
Cite as caractersticas de uma mquina Harvard e as possveis maneiras de implementa-la,
esboando o diagrama simplificado de cada uma delas.
A unidade central de processamento de uma mquina de Von Neumann constituda
basicamente de 3 partes. Quais so e qual o papel de cada uma delas?
Esboce um diagrama e explique o que e quais os passos do ciclo de Von Neumman.
Explique o que so nveis de abstrao e descreva uma casa em 4 nveis de abstrao distintos.
Em se tratando da representao hierrquica de um computador, possvel que um nvel de
abstrao contenha elementos comuns ao nvel de abstrao inferior? Explique.
O que e o que origina o Gargalo de Von Neumann?
O que e para que serve a memria cache em uma mquina de Von Neumann e qual sua
relao com o princpio da localidade?
A memria cache a segunda mais rpida memria de um computador, perdendo apenas para
os registradores. Porque toda a memria do computador no implementada da mesma forma
e com a mesma tecnologia dela, a fim de melhorar o desempenho da mquina?
Cite vantagens e desvantagens da comunicao serial em relao a comunicao paralela entre
os controladores e perifricos de um computador.
Um dispositivo pode ter elevada latncia e alta vazo? Explique.

2 PARTE ANLISE E CLCULOS


2.1) Considere a operao de uma mquina que tenha o caminho de dados da figura abaixo.
Suponha que carregar os registradores de entrada da ULA leve 5 ns, executar a ULA demore 10
ns e armazenar o resultado de volta no registrador de rascunho tome 5 ns. Qual o nmero
mximo de MIPS de que essa mquina capaz na ausncia de paralelismo (pipelining), isto se
a execuo de cada instruo s tem incio aps o trmino da instruo anterior?
Registrador de
rascunho
A+B
A

Registradores

Registradores de
entrada da ULA

ULA

A+B

Registrador de
sada da ULA

Você também pode gostar