Você está na página 1de 4

UNIVERSIDAD NACIONAL AUTÓNOMA DE MÉXICO

FACULTAD DE INGENIERÍA

DISPOSITIVOS-CIRCUITOS ELECTRONICOS

PROFESOR: MENDOZA ROSALES DOMINGO TEODORO DR.

GRUPO 1

TAREA: TECNOLOGÍA TTL

ALUMNO: RODRÍGUEZ RADILLA SAMUEL

23 DE ABRIL DEL 2018


La Tecnología TTL

Las siglas en inglés significan transistor-transistor


logic (lógica transistor a transistor). Tecnología de
construcción de circuitos integrados electrónicos
digitales basada en el uso de transistores bipolares,
es característico el uso de transistores
multiemisores.

Características:

 Su tensión de alimentación característica se


halla comprendida entre los 4,75V y los
5,25V (como se ve, un rango muy estrecho).
Normalmente TTL trabaja con 5V.
 Los niveles lógicos vienen definidos por el rango de tensión comprendida entre 0,0V y 0,8V
para el estado L (bajo) y los 2,2V y Vcc para el estado H (alto).
 La velocidad de transmisión entre los estados lógicos es su mejor base, si bien esta
característica le hace aumentar su consumo siendo su mayor enemigo. Motivo por el cual
han aparecido diferentes versiones de TTL como FAST, LS, S, etc y últimamente los CMOS:
HC, HCT y HCTLS. En algunos casos puede alcanzar poco más de los 400 MHz.
 Las señales de salida TTL se degradan rápidamente si no se transmiten a través de circuitos
adicionales de transmisión (no pueden viajar más de 2 m por cable sin graves pérdidas).

Los parámetros más importantes de las compuertas TTL son el retardo de propagación (ns), la
disipación de potencia (mW), y el producto velocidad -potencia (pJ). El producto velocidad-potencia
indica un retardo en la propagación con una disipación de potencia determinada.

Familia de los Circuitos Lógicos Integrados:

TTL estándar:

El circuito funciona con una alimentación única de + 5V, ± 5 % y es compatible con todos los circuitos
de otras subfamilias TTL, así como también con la familia lógica DTL. Tiene un retraso típico de 10
ns, temperatura de trabajo de 0ºC a 70ºC, fan-out de 10, margen de ruido en estado 0 y en 1 de 400
mV, una potencia de disipación de 10 mW y una frecuencia máxima para los flip-flop de 35 MHz.
Corresponde a la serie SN 54174 de Texas, conocida y utilizada mundialmente.

TTL de baja potencia " LPTTL, serie 54174 L):

Tiene un retraso de propagación típico de 33 ns, una potencia de consumo por puerta de 1 mW y
una frecuencia máxima de 3 MHz de funcionamiento para los flip-flop. Su empleo se especializa en
aplicaciones de bajo consumo y mínima disipación.
TTL de alta velocidad (HTTL, Serie SN 54 H174 H):

Los parámetros típicos de esta subfamilia son: retraso en la propagación por puerta de 6 ns,
consumo de 22 mW por puerta y frecuencia operativa máxima de flip-flop de 50 MHz.

TTL Schottky" (STTL, Serie SN 54 S/74/S):

El circuito TTI, Schottky ha sido uno de los más recientes desarrollos y constituye el más rápido de
las subfamilias TTL, aproximándose su velocidad a la familia lógica ECL. Se caracterizan por su
rapidez, ya que no almacenan cargas y porque son muy sencillos de fabricar.

El circuito es similar al TTL de alta velocidad, pero la base de cada transistor está conectada al
colector a través de un diodo de Schottky. El diodo actúa como desviador de] exceso de corriente
de base cuando el transistor se activa, y guarda una carga almacenada, evitando la saturación de los
transistores. La ausencia de-una carga almacenada reduce el tiempo del cambio del transistor y
aumenta la velocidad del circuito. La subfamilia Schottky tiene una propagación típica de 3 ns, un
consumo de 19 mW y una frecuencia máxima de flip-flop de 125 MHz.

TTL Schottky de baja potencia- (LSTTL, Serie 54 LS174 LS):

El circuito TTL Schottky de baja potencia es el Uiás reciente de la familia TTL y con él se ha intentado
llegar a un compromiso entre la velocidad y la potencia consumida..
Tiene una propagación típica de 10 ns (igual que la TTL estándar) y un consumo por puerta de sólo
2 mW, con una frecuencia máxima de flip-flop de 35 MHz.

La tecnología TTL se caracteriza por tener tres etapas, siendo la primera la que le nombre:

1. Etapa de entrada por emisor. Se utiliza un transistor multiemisor en lugar de la matriz de


diodos de DTL.
2. Separador de fase. Es un transistor conectado en emisor común que produce en su colector
y emisor señales en contrafase.
3. Driver. Está formada por varios transistores, separados en dos grupos. El primero va
conectado al emisor del separador de fase y drenan la corriente para producir el nivel bajo
a la salida. El segundo grupo va conectado al colector del divisor de fase y produce el nivel
alto.

Esta configuración general varía ligeramente entre dispositivos de cada familia, principalmente la
etapa de salida, que depende de si son búferes o no y si son de colector abierto, tres estados
(ThreeState), etc.

Compuertas lógicas en Tecnología TTL:

Las compuertas lógicas son bloques de construcción básica de los sistemas digitales; operan con
números binarios, por lo que se les denomina puertas lógicas binarias. En los circuitos digitales todos
los voltajes, a excepción de las fuentes de alimentación, se agrupan en dos posibles categorías:
voltajes altos y voltajes bajos.

Todos los sistemas digitales se construyen utilizando básicamente tres compuertas lógicas básicas,
estas son las AND, OR y NOT; o la combinación de estas.

Aplicaciones

 Microprocesadores, como el 8X300, de Signetics, la familia 2900 de AMD y otros.


 Memorias RAM
 Memorias PROM.

Bibliografías:

https://tutorialcid.es.tl/Familia-TTL.htm

https://unicrom.com/compuertas-logicas-tecnologia-ttl-niveles-logicos/

https://es.wikipedia.org/wiki/Tecnolog%C3%ADa_TTL

https://www.ecured.cu/Tecnolog%C3%ADa_TTL

https://alexdl8.wordpress.com/2009/05/07/tecnologia-ttl/