Você está na página 1de 4

IFSP

Tecnologia em Sistemas Eletrnicos Lista de exerccios de Eletrnica Digital I

2 sem. / 2011
Pro . !ilson "#i$

%&ser'a()es im*ortantes+ , resol#(-o desta lista de exerccios da disci*lina de'e ser eita com extrema seriedade. *ois tem como o&/eti'o direcionar o est#do do al#no e conse01entemente o *re*arar *ara as res*ecti'as *ro'as. Para acilitar o est#do. os conceitos a&ordados nos exerccios seg#em a mesma se012ncia de 0#ando a*resentados em sala de a#la. , *artir desta data. o al#no de'e ter sem*re em m-os esta lista im*ressa d#rante as a#las. *ois *arte do tem*o destas ser3 #sado *ara o esclarecimento de e'ent#ais d4'idas so&re a resol#(-o dos res*ecti'os exerccios. 5ormas *ara a resol#(-o da lista de exerccios+ , lista de'e ser resol'ida e entreg#e indi'id#almente. totalmente man#scrita. a l3*is. com as res*ostas a tinta. leg'eis. a&sol#tamente sem ras#ras. com as resol#()es a*resentadas se01encialmente e sem*re indicando o n4mero do exerccio corres*ondente. ,*resenta(-o com #ma ca*a im*ressa contendo o nome da instit#i(-o. o nome com*leto e *ront#3rio do al#no. sim*lesmente com o se# conte4do gram*eado d#as 'e$es no canto s#*erior es0#erdo o# encadernado no ormato es*iral. de maneira a acilitar o se# man#seio. e a res*ecti'a corre(-o. e sem n#nca oc#ltar 0#al0#er *arte da resol#(-o o# o n4mero do exerccio. 5-o 6 necess3rio constar da resol#(-o o en#nciado dos exerccios. &astando a*enas o se# n4mero. Exerccios n-o resol'idos de'em ter o se# n4mero indicado na se012ncia. seg#ido de #m es*a(o em &ranco na ol7a. De*endendo do desen'ol'imento da disci*lina ao longo do semestre leti'o o Pro essor *oder3 cancelar a entrega de alg#ns exerccios a0#i a*resentados e/o# acrescentar o#tros a lista. % al#no se dese/ar. de'er3 manter #ma c8*ia da lista resol'ida *ara est#dos #t#ros. *ois o original entreg#e n-o ser3 de'ol'ido. Exerccios a*resentados com resol#()es ileg'eis. incom*letas. sem sentido o# desconexas ser-o cancelados le'ando a *erda da res*ecti'a nota. Para resol#()es nitidamente co*iadas. ol7as 9xerocadas: etc. ser3 atri&#da a nota $ero a todas as listas corres*ondentes. ;asos e'ent#ais n-o contem*lados *or essas normas ser-o analisados indi'id#almente *elo Pro essor da disci*lina. Pra$o esti*#lado <at6 a data da reali$a(-o da *ro'a=. sem exce()es> ?alor m3ximo desta lista resol'ida+ at6 2.0 *ontos. @m *ro c#o tra&al7o a todos> 1. Completar a tabela abaixo (indicar todos os clculos) Decimal (base 10) "0002 Binrio (base 2) 1110110000110101 #6$12 %&C&0 0010 0000 0000 0100 1011101101110100 2. 'esol(er as opera)*es aritm+ticas no sistema binrio abaixo (indicar todos os clculos) e apresentar o resultado ,inal em -exadecimal. Octal (base 8) Hexadecimal (base 16) BCD (Binar Coded Decimal) !ra !.".

10111011 / 10001011 / 11111100 0 1100000011000001 1 1111111111 0 10001101 x 10011 0 1100110011001100 2 1111 0

3.

Desen-ar os circuitos correspondentes as ,un)*es abaixo usando. a) 4omente portas 5&5D. b) 4omente portas 5O'. S1 A ,B.CB.;B D ,B.CB.; D ,B.C; D ,C; S2 A <, D C D ; D DB= . <, D CB D ; D DB= . <, D CB D ;B D D= . <,B D C D ; D D= . <,B D C D ;B D DB= . <,B D CB D ; D DB=

".

6sar o 7apa de 8arnau9- de 3 (ari(eis: para determinar a express;o mais simples das ,un)*es abaixo: o circuito l<9ico e a tabela (erdade correspondente. F1 A ,B.CB.;B D ,B.C.;B D ,B.C.; F2 A ,B.CB.; D ,B.C.;B D ,.CB.;B D ,.C.;B D ,.C.; FE A ,B.CB.;B D ,B.CB.; D ,B.C.;B D ,.C.; FF A ,B.CB.;B D ,B.C.;B D ,.CB.;B D ,.C.;B FG A ,B.CB.;B D ,B.C.; D ,.CB.; D ,.C.;B

#.

6sar o 7apa de 8arnau9- de " (ari(eis: para determinar a express;o mais simples das ,un)*es abaixo: o circuito l<9ico e a tabela (erdade correspondente. FH A ,.C.;.D D ,.CB.;.DB D ,.CB.;B.DB D ,B.CB.;.DB D ,B.CB.;B.D D ,B.CB.;B.DB FI A ,.C.;.DB D ,.CB.;.D D ,.CB.;B.D D ,B.C.;.D D ,B.C.;B.DB D ,B.CB.;.DB D ,B.CB.;B.D FJ A ,.C.;.DB D ,.C.;B.D D ,.CB.;.D D ,.CB.;.DB D ,.CB.;B.D D ,B.C.;.D D ,B.C.;B.D D ,B.C.;B.DB D ,B.CB.;.DBD,B.CB.;B.DB FK A ,.C.;.D D ,.CB.;.DB D ,B.C.;.D D ,B.C.;.D D ,B.C.;.DB D ,B.C.;B.D D ,B.C.;B.DB D ,B.CB.;.DB

6.

6sar o 7apa de 8arnau9- # ou 6 (ari(eis: para determinar a express;o mais simples das ,un)*es abaixo: o circuito l<9ico e a tabela (erdade correspondente. F10 A ,B.CB.;B.DB.EB D ,B.CB.;.DB.EB D ,B.C.;B.DB.EB D ,B.C.;.DB.EB D ,.CB.;B.DB.EBD,.CB.;.DB.EBD,.C.;B.DB.EBD,.C.;.DB.EB F11 A ,B.CB.;B.DB.EB D ,B.CB.;B.D.EB D ,B.CB.;.DB.E D ,B.C.;B.DB.EB D ,B.C.;.DB.E D ,B.C.;.D.E D ,.CB.;B.D.EB D D,.CB.;.DB.E D ,.C.;B.DB.EB D ,.C.;.DB.E D ,.C.;.D.E F12 A ,B.CB.;B.D.E D ,B.CB.;.DB.EB D ,B.CB.;.D.EB D ,B.C.;B.DB.E D ,B.C.;B.D.E D ,B.C.;.DB.E D ,B.C.;.D.E D ,.CB.;B.D.EB D D ,.C.;B.DB.E D ,.C.;B.D.EB D ,.C.;B.D.E D ,.C.;.DB.E D ,.C.;.D.E F1E A ,B.CB.;B.DB.E D ,B.CB.;.DB.E D ,B.C.;B.DB.EB D ,B.C.;B.D.EB D ,B.C.;.DB.EB D ,B.C.;.DB.E D ,B.C.;.D.EB D ,B.C.;.D.ED D ,.CB.;B.DB.E D ,.CB.;.DB.E D ,.C.;B.DB.EB D ,.C.;B.D.EB D ,.C.;.D.E F1F A ,B.CB.;B.DB.EB.FBD,B.CB.;B.DB.EB.FD,B.CB.;B.D.EB.FBD,B.CB.;B.D.EB.FD,B.CB.;.DB.EB.FBD,B.CB.;.DB.EB.FD D,B.CB.;.D.E.FB D ,B.CB.;.D.E.F D ,B.C.;B.DB.EB.FB D ,B.C.;B.DB.EB.F D ,B.C.;B.D.EB.FB D ,B.C.;.DB.EB.F D,B.C.;.DB.EB.FB D ,B.C.;.DB.EB.F D ,B.C.;.D.E.FLD ,B.C.;.D.E.F D ,.CB.;B.DB.EB.FB D ,.CB.;B.DB.EB.F D D,.CB.;B.D.EB.FB D ,.CB.;B.D.EB.F D ,.CB.;.D.E.FB D ,.CB.;.D.E.F D ,.C.;B.DB.EB.FB D ,.C.;B.DB.EB.F D ,.C.;B.D.EB.FB D ,.C.;B.D.EB.F D ,.C.;B.D.E.FB D ,.C.;.DB.EB.FB D ,.C.;.DB.E.FB D ,.C.;.DB.E.F D ,.C.;.D.E.F

$.

%a=er o pro>eto completo dos se9uintes con(ersores de c<di9os. a) b) c) d) Binrio (" bits) para #211 (" bits). Binrio (" bits) para 2 entre # (# bits). Binrio ("bits) para ?8$6#"3210 (10 bits). Binrio ("bits) para @o-nson (# bits). e) ,) 9) -) Binrio ("bits) para BCD (# bits). Binrio (6 bits) para BCD (8 bits). Axcesso 3 (" bits) para $"21 (" bits). !ra (" bits) para @o-nson (# bits).

8.

Com rela);o a sistemas 76BCDEBAF e DA76BCDEBAF pedeGse. a) b) c) d) e) ,) 9) %a=er o pro>eto do circuito de um 76BCDEBAF 8 para 1: a partir de portas l<9icas. Obter a ,un);o Booleana da saHda do circuito anterior. Ero>etar um 76BCDEBAF 6" para 1: utili=ando somente blocos 76BCDEBAF 8 para 1. %a=er o pro>eto do circuito de um DA76BCDEBAF 1 para 16: a partir de portas l<9icas. Obter a ,un);o Booleana de cada saHda do circuito anterior. Ero>etar um DA76BCDEBAF 1 para 32: utili=ando somente blocos DA76BCDEBAF 1 E&'& 16. 6tili=ando blocos 76BCDEBAF 8 para 1: pro>etar o um circuito combinacional Iue possua a se9uinte tabela (erdade.

entradas & B C 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 ?.

saHdas 41 40 0 0 1 0 1 0 0 1 1 0 0 1 0 1 1 1

6tili=ando os blocos aritm+ticos meio somadores: somadores completos: meio subtratores e subtratores completos: pro>etar circuitos Iue reali=em as se9uintes opera)*es binrias. Obs. &s letras Fn: Jn: Kn e 4n: representam bits. a) b) c) d) (F" F3 F2 F1 F0)2 / (J" J3 J2 J1 J0)2 / (K" K3 K2 K1 K0)2 0 (46 4# 4" 43 42 41 40)2 (F1 F0)2 / (J1 J0)2 / (K1 K0)2 / (81 80)2 0 (43 42 41 40)2 (F" F3 F2 F1 F0)2 G (J" J3 J2 J1 J0)2 0 (4# 4" 43 42 41 40)2 (F" F3 F2 F1 F0)2 / (J" J3 J2 J1 J0)2 G (K" K3 K2 K1 K0)2 0 (46 4# 4" 43 42 41 40)2

10. %a=er o pro>eto completo dos se9uintes circuitos combinacionais. a) Circuito com duas entradas de 2 bits cada (entrada &. &1 e &0L entrada B. B1 e B0) e " bits de saHda (E3: E2: E1 e E0) onde o nMmero binrio (E3 E2 E1 E0)2 + i9ual ao resultado decorrente da multiplica);o entre as entradas (&1 &0)2 e (B1 e B0)2.

b) Circuito com duas entradas de 3 bits cada (entrada &. &2 &1 e &0L entrada B. B2 B1 e B0) e 2 bits de saHda (41 e 40) onde. 41 0 1 para (&2 &1 &0)2 N (B2 B1 B0)2 e 41 0 0 nas demais situa)*es. 40 0 1 para (&2 &1 &0)2 O (B2 B1 B0)2 e 40 0 0 nas demais situa)*es. c) Circuito com 6 bits de entrada (&: B: C: D: A e %) e 3 bits de saHda (42: 41 e 40) onde. 42 0 1 Iuando o nMmero presente nas entradas ,or primo e 42 0 0 caso contrrio. 41 0 1 Iuando o nMmero presente nas entradas ,or par e 41 0 0 caso contrrio. 40 0 1 Iuando o nMmero presente nas entradas ,or mMltiplo de # e 40 0 0 caso contrrio.

d) Circuito de prioridades para controlar uma lPmpada QBR no interior de uma caixa Iue + acesa com nH(el l<9ico Q1R: em resposta aos se9uintes sinais de controle. Bi9arGBPmpada. BB: onde BB 0 0 para li9ar e BB 0 1 caso contrrio. DnibirGBPmpada. DB: onde DB 0 0 para inibir o acendimento e DB 0 1 caso contrrio. Amer9SnciaGBPmpada. AB: onde AB 0 0 para uma e(entual situa);o de emer9Sncia e AB 0 1 caso contrrio. HorrioGArrado. HA: onde HA 0 0 para indicar a -ora errada e HA 0 1 caso contrrio. 3

& lPmpada de(e acender Iuando -ou(er um sinal nesse sentido desde Iue a -ora se>a a certa e n;o -a>a inibi);o por um sinal contrrio. &l+m disso: se -ou(er uma emer9Sncia: a lPmpada de(e acender independentemente de IualIuer outro sinal.

"

Você também pode gostar