Escolar Documentos
Profissional Documentos
Cultura Documentos
DERIVADOR E INTEGRADOR
Fundao Universidade Federal de Rondnia
Ncleo de Tecnologia
Departamento de Engenharia Eltrica - DEE
Disciplina de Eletrnica II
I. O BJETIVOS
Formulrio:
VO (t)
Td
VO
d
fd
= Rf .Ci
d
d
Vi (t) = Td Vi (t)
dt
dt
= Rf .Ci
Vi
= Td
t
1
[rad/s]
=
Td
1
1
=
=
[Hz]
2.Td
2..Rf .Ci
t
VO Td =
Vi
V
ms
S
kHz
= Rs .Ci
1
fc =
2..Rs .Ci
1
fc =
= 1, 592kHz
2..10k.10nF
Esta frequncia de corte deve ser menor que a frequncia
de oscilao que ocorre sem este resistor.
s
fd
Rs > Rf
fu
Para frequncias abaixo de fc o circuito funciona como derivador; onde o ganho aumenta com o aumento da frequncia.
Para frequncias maiores que fc , o circuito funciona como
amplificador inversor de ganho Av = Rf /Rs = 10 (ou
+20dB; = 180o )
Aumente a frequncia para aproximadamente 1, 25kHz
e reajuste o osciloscpio.
STIMO PASSO - Aumentar a freqncia para aproximadamente 12, 5kHz e ajustar BASE DE TEMPO=20S/DIV.
O sinal de sada uma triangular invertida em relao
ao sinal de entrada. O circuito funciona como amplificador
inversor para frequncias maiores que a frequncia de corte.
OITAVO PASSO - Mudar o sinal de excitao para senoidal
2Vpp , 125Hz (duas dcadas abaixo em relao ltima etapa)
e ajustar o osciloscpio. O sinal de sada ser tambm uma
senoidal, porm defasado 90o . Observe que a tenso de sada
diminui com a diminuio da frequncia.
Ajustar a frequncia at a amplitude do sinal de sada ficar
igual ao da entrada. (os dois canais devem estar com o mesmo
V/DIV).
1
fd =
2..Rf .Ci
1
fd
= 159, 2Hz
=
2..100k.10nF
Hz
Vi
Ti
Ti
Ti
V
t
Vi
VO
ms
1/2..10k.10nF = 1, 592kHz
fi
kHz
Ri .Cf
fc = 1/2.100k.10nF = 159.2Hz
Diminuir a frequncia para aproximadamente 50Hz.
SEXTO PASSO - Retirar Rp do circuito. Observe que o
sinal de sada uma onda triangular mais perfeita, porm,
deslocada e ceifada pela saturao do ampop.
Tente ajustar o nvel DC do sinal de entrada com a inteno
de manter o sinal de sada na posio central. muito difcil.
Qualquer componente DC, inclusive VIO e Ib do ampop,
leva o ampop saturao.
STIMA ETAPA - Offset.
a) Retirar o gerador de sinais do circuito.
2) Inversor:
VO
1
1
(S) = Kp +
= Kp 1 +
Vi
Ti .S
Tn .S
Kp = Rf /Ri
Ti
= Ri .Cf
Tn
= Kp .Ti = Rf .Cf
Tc
= Rp .Cf
D. Regulador PD inversor
Figura 6. Esquema: Regulador PD inversor.
VO
(S) = [Kp + Td .S] = Kp [1 + Tv .S]
VI
Kp = Rf /Ri
Td
= Rf .Ci
Tv
= Ri .Ci
Tc
= Rs .Ci
1
= Kp + Td .S +
Ti .S
1
= Kp 1 + Tv .S +
Tn .S
R EFERNCIAS
[1] Sedra, Adel S.; Smith, Kenneth C. Microeletrnica, 5a Edio. Editora
Pearson Prentice Hall, RJ - 2007.
[2] Boylestad, Robert L.; Nashelsky, Louis. Dispositivos eletrnicos e teoria
de circuitos, 8a Edio. So Paulo: Pearson Prentice Hall, 2004.