Você está na página 1de 14

Universidade Federal de Alagoas

Instituto de Fsica

CIRCUITO RC EM SRIE

DISCIPLINA: Laboratrio de Fsica 3


ALUNO/CURSO: Carlos Jnior dos Santos Nascimento / Engenharia da
Computao
Fabrcio Costa Soares / Cincia da computao
Matheus Jorge de Oliveira Vieira / Cincia da computao

PROFESSORA: Dra. Maria Tereza de Arajo

Macei, 24 de Agosto de 2016

Universidade Federal de Alagoas


Instituto de Fsica

CIRCUITO RC EM SRIE

Relatrio referente ao experimento


acima

citado,

laboratrio

de

realizado
fsica,

sob

no
a

orientao da professora Dra. Maria


Tereza Arajo, como requisito para
avaliao

da

disciplina

Laboratrio de Fsica 3.

Macei, 24 de Agosto de 2016

de

SUMRIO

INTRODUO ........................................................................................................................ 4
OBJETIVOS ............................................................................................................................. 7
MATERIAS UTILIZADOS .................................................................................................... 7
PROCEDIMENTOS ................................................................................................................ 8
RESULTADOS E DISCUSSES ......................................................................................... 10
CONCLUSO ........................................................................................................................ 11
REFERNCIAS BIBLIOGRFICAS ................................................................................. 12

INTRODUO TERICA
O conjunto de componentes interligados de forma apropriada, que permite a passagem
de corrente, o circuito eltrico. Ele possui, ao menos, um gerador eltrico, o qual fornece
energia, e os aparelhos so ligados a este gerador nos polos. Um circuito do tipo RC
formado por um capacitor de capacitncia C, uma fonte ideal de fora eletromotriz e uma
resistncia R, onde o capacitor e o resistor esto ligados em srie. A figura 1 esquematiza esse
tipo de circuito.
Figura 1: Circuito RC

Fonte http://www.brasilescola.com/fisica/capacitores.htm

Os elementos bsicos de um capacitor so dois condutores que esto isolados entre si.
A figura 2 mostra um capacitor de placas paralelas ligado a uma fonte de energia. As placas
possuem a mesma rea A e uma distncia d entre elas.
Figura 2: Capacitor ligado fonte

Fonte http://www.brasilescola.com/fisica/capacitores.htm

Quando um capacitor est carregado, as placas possuem cargas de mesmo valor em


mdulo, sendo uma positiva e outra negativa, +q e q, respectivamente. A carga de um
capacitor est relacionada ao valor absoluto da carga de apenas uma das placas, no caso q,
no sendo a carga total do capacitor, que sempre zero.
Entre as duas placas existe uma diferena de potencial, representada por V. Pode-se
determinar a seguinte relao:
=
ou
=

Onde C a capacitncia do capacitor, que tem o Farad, F, como unidade de medida. A tenso
V e a carga q tm como unidades o Volt e o Coulomb, respectivamente. Todos no Sistema
Internacional, S.I., de unidades.
Um capacitor tem como funo armazenar carga eltrica, em pequenas quantidades, e
consequentemente energia eletrosttica. Eles so utilizados amplamente em circuitos
eletrnicos, um exemplo a mquina fotogrfica, onde o capacitor armazena carga para o
flash.
As figuras 3a e 3b mostram respectivamente um circuito com a chave aberta e um com
a chave fechada. No primeiro caso, a chave aberta impede a passagem de corrente, o que no
acontece no segundo, j que a chave foi fechada (em a).
Figura 3a: Circuito com a chave aberta

Figura 3b: Circuito com a chave fechada


(capacitor carregando)

Fonte: http://www.brasilescola.com/fisica/capacitores.htm

O fechamento da chave permite o movimento das cargas pelo circuito, que se


acumulam no capacitor e geram uma diferena de potencial entre suas placas. A corrente
circula at o momento em que essa diferena de potencial se iguala tenso entre os
terminais da fonte, carregando o capacitor. Logo:
(i)

=0

Sabe-se que i, intensidade de corrente, a quantidade de carga que passa em um


intervalo de tempo. Ento, a equao (i) pode ser reescrita como:

(ii) =

(Equao do Carregamento)

Sendo =

, obtm-se:

(iii) = (1 )
(Carregamento de um capacitor)

O tempo carregamento de um capacitor depende diretamente do produto RC, que


chamado de constante de tempo capacitiva (). Define-se:
= RC
Sendo em segundos, R em ohms e C em Farads.
Quando t=RC, a carga no capacitor chega a 63% de seu valor final de equilbrio.

A figura 3c mostra uma configurao para o descarregamento de um capacitor que


estava totalmente carregado (V = ). A chave movida da posio a para a b de forma que o
capacitor no receba mais carga da fonte e passe a ser descarregado atravs da resistncia R.
Figura 3c: Circuito com capacitor descarregando

Fonte: http://www.brasilescola.com/fisica/capacitores.htm

Como a fonte no participa mais do circuito, a equao (ii) pode ser reescrita da
seguinte forma:
(iv)


+ =0

(Equao da descarga)

E a (v) passa a ser:

(v) = ( )
(Descarga de um capacitor)

Quando t=RC, a carga no capacitor reduzida a 37% da carga inicial.


Sabendo que o potencial pode ser calculado como a carga dividida pela capacitncia
possvel definir as Equaes (vi e vii).

(vi) = (1 )

(vii) = ( )

OBJETIVOS
Obter as curvas de tenso em funo do tempo no processo de carga e descarga de um
capacitor.
Medir a constante de tempo de um circuito RC (Resistor Capacitor).

MATERIAS UTILIZADOS
Para o desenvolvimento da prtica foram utilizados os seguintes instrumentos:
- Capacitor de 2200 F
- Resistor de 4,7 k
- Chave comutadora tipo faca
- Fontes de alimentao (0-12V)
- Multmetro
- Cronmetro
7

- Cabos para conexes

PROCEDIMENTOS

1) Montamos o circuito conforme o esquema ilustrado na figura 4 abaixo:

Figura 4. Circuito RC em srie (C = 2200 -F, R = 4,7 k). O capacitor carregado quando a chave S est fechada em a.
Quando a chave S fechada em b, o capacitor descarregado.

Fonte: Roteiro de Fsica Experimental 3 Experimento 5

2) Inicialmente, fez-se necessrio descobrir o valor da tenso mxima oferecida pela


fonte, para tanto, ligou-se a chave e, com o capacitor completamente descarregado,
esperou-se at que o voltmetro apresentasse uma leitura constante de voltagem, a
tenso

indicada

foi

considerada

mxima

(8V).

3) Em seguida, com o capacitor descarregado, ligamos a chave e simultaneamente


cronometramos o tempo de carga do capacitor segundo uma variao de voltagem que
aumentava 0,5V a cada nova medio at que fosse alcanado o valor mximo da
tenso.

4) Com os dados das medies, foi possvel montar um grfico de tenso(V) versus
tempo(t), a fim de descrever seu comportamento e compar-lo com o que estava
previsto teoricamente.
5) O mesmo procedimento foi utilizado para o capacitor num processo de descarga.
6) Depois de montados os grficos de tenso versus tempo para os circuitos com o
capacitor em processo de carregamento e descarregamento, foi interpolado nos dois
grficos o instante onde t = RC com o intuito de obter os correspondentes valores de V
nos processos de carga e descarga. Em seguida, compararam-se os resultados obtidos
com o que era previsto teoricamente.

RESULTADOS E DISCUSSES
Nesta seo esto descritos os resultados das medidas e observaes realizadas durante
os processos de carga e descarga do capacitor utilizado. As medidas realizadas e os resultados
do processo de carga e de descarga esto organizados nas tabelas 1 e 2 respectivamente.
Inicialmente verificou-se a voltagem do circuito quando o capacitor atingiu a carga
mxima. A voltagem obtida no momento de carga total foi de 8V como indicado no roteiro do
experimento.

PROCESSO DE CARGA

PROCESSO DE DESCARGA

Tabela 1: Resultados das aferies durante o processo de


carga do capacitor.

Tabela 2: Resultados das aferies durante o processo de


descarga do capacitor.

VOLTAGEM (V) TEMPO (s)

VOLTAGEM (V) TEMPO (s)

1,9

7,0

2,34

1,5

2,33

6,5

2,94

2,0

2,89

6,0

3,56

2,5

4,35

5,5

4,36

3,0

5,20

5,0

5,33

3,5

6,24

4,5

6,49

4,0

7,67

4,0

7,78

4,5

8,84

3,5

9,23

5,0

10,73

3,0

10,77

5,5

12,15

2,5

12,34

6,0

15,05

2,0

15,44

6,5

18,04

1,5

18,89

7,0

22,67

1,0

22,5

7,5

29,75

0,5

29,55

74

96

10

Figura 5: Grfico Tenso vs Tempo para o processo de carga do capacitor.


9
8
7

TENSO (v)

6
5
4

Processo de Carga

3
2
1
0
0

20

40

60

80

TEMPO (s)

Figura 6: Grfico Tenso vs Tempo para o processo de descarga do capacitor.


9
8

TENSO (v)

7
6
5
4

Processo de Descarga

3
2
1
0
0

20

40

60

80

100

120

TEMPO (s)

11

Figura 7: Grfico comparativo (Tenso vs Tempo) dos processos de carga e descarga.


9
8

TENSO (v)

7
6
5
4
3
2
1
0
0

20

40

60

80

100

120

TEMPO (s)
Processo de Descarga

Processo de Carga

Com os grficos possvel perceber que, de fato, ambos os processos (carga e


descarga) apresentam um padro de comportamento exponencial, como era previsto de acordo
com as equaes esto seguindo um padro exponencial, fato comprovado teoricamente pelas
Equaes (iii) e (v). Percebe-se tambm a elevada quantidade de tempo para atingir o final do
processo de descarga, ou seja, para descarregar o capacitor completamente, o tempo requerido
mais elevado.
Fazendo =RC obtm-se: = 4700*0,0022 = 10,34s. De posse deste valor,
encontraram-se os correspondentes valores de V nos processos de carga e descarga.
Utilizando as Equaes (vi) e (vii) foram encontrados os valores tericos dos potenciais
correspondentes:

(vi) = (1 ) = > V= 5,036v, que correspondente a 63% da carga inicial do


capacitor. Sendo que o valor de V previsto de 5,04v.

(vii) = ( )=> V=2,95v, que corresponde a 37% da carga inicial do capacitor,


como previsto teoricamente (V=2,96v).

10

QUESTIONRIO
1) Obtenha as relaes dadas para o comportamento de carga e descarga do capacitor.

2) Qual o tempo total de carga e descarga previstos nos dois circuitos? Compare os resultados
experimentais para estes tempos com o previsto teoricamente.

As respostas ao questionrio foram explicitadas ao longo da discusso e anlise dos


resultados, na seo anterior.

CONCLUSO
O experimento nos possibilitou examinar/verificar, atravs de dados coletados e, por
conseguinte de clculos realizados, que a teoria quanto ao Circuito RC em Srie est correta
ao se referir ao tipo da funo da tenso em funo do tempo, mostrando-nos ser realmente
exponencial.
Compreendemos tambm que a carga de um capacitor aumenta, exponencialmente,
assim como tambm a descarga reduz exponencialmente. Analisando os dados tericos e
experimentais e os respectivos grficos, podemos concluir que a experincia foi bemsucedida.

11

REFERNCIAS BIBLIOGRFICAS

1. TIPLER, P. A.; MOSCA, G. Fsica: Para Cientistas e Engenheiros vol. 2. 6 ed. Rio
de Janeiro: LTC, 2009.
2. WALKER, J. Halliday/Resnick: Fundamentos de Fsica vol. 3. 8 ed. Rio de Janeiro:
LTC, 2009.
3. Capacitores. Disponvel em: <http://www.brasilescola.com/fisica/capacitores.htm>
4. Roteiro de Fsica Experimental 3 Experimento 5 (IF-UFAL)

12

Você também pode gostar