Você está na página 1de 9

CURSO DE ELETRÔNICA DIGITAL

LIÇÃO 7
OS FLIP-FLOPS E FUNÇÕES
LÓGICAS EM CIRCUITOS INTEGRADOS

Na lição anterior aprendemos Low Power Shottky (74LS) o flip-flop resseta. A frequência máxi-
como funcionam os principais tipos de - 45 MHz ma de operação destes flip-flops é de
flip-flops, verificando que, dependen- High Speed (74H) - 50 MHz 20 MHz com um consumo por circui-
do dos recursos que cada um possua, (74S) - 125 MHz to integrado da ordem de 20 mA.
podem ser empregados de diversas É importante observar que para os
formas. Também vimos as entradas flip-flops TTL é preciso alguns cuida-
que estes dispositivos podem conter dos, como por exemplo, manter sem- b) 7474 - DUPLO FLIP-FLOP
para melhorar seu desempenho em pre as entradas CLEAR e PRESET TIPO D COM PRESET E CLEAR
determinadas aplicações, como por em níveis definidos. Deixando estas
exemplo, nos computadores. Estuda- entradas abertas, podem ocorrer ins- Os flip-flops contidos no invólucro
mos ainda nas primeiras lições do tabilidades de funcionamento. DIL de 14 pinos disparam com a tran-
curso as funções lógicas usadas em O nível em que elas devem ser sição positiva do sinal de clock
diversos circuitos. Tudo isso nos leva deixadas, ou seja, sua conexão no (Positive-Edge Triggered). A pinagem
à necessidade de contarmos com Vcc ou 0 V depende da aplicação. deste circuito integrado é mostrada na
estas funções na forma de circuitos figura 3.
integrados. De fato, existem muitos A tabela verdade que apresenta o
circuitos integrados TTL e CMOS con- a) 7473 - DUPLO funcionamento dos flip-flops deste
tendo flip-flops dos tipos estudados e FLIP-FLOP J-K COM CLEAR
todas as funções lógicas (portas e in-
versores e amplificadores) e será jus- Num único invólucro de 14 pinos
tamente deles que falaremos nesta Dual in Line temos 2 flip-flops do tipo
lição. J-K com entrada de Clear. A pinagem
deste circuito integrado é mostrada na
figura 1.
6.1 - OS FLIP-FLOPS TTL Os flip-flops são sensíveis ao ní-
vel de clock (Level Triggered) com
A família de circuitos integrados entrada de Clear assíncrono. O funcio-
digitais TTL conta com uma grande namento dos flip-flops deste circuito Figura 2 - Tabela verdade que
quantidade de flip-flops usados numa integrado pode ser melhor entendido descreve o funcionamento do 7473.
infinidade de aplicações práticas. pela tabela verdade da figu-
A diferença de cada tipo de circui- ra 2.
to integrado não está apenas no tipo Nesta tabela, o símbolo
de flip-flop que contém como também com a forma de um pulso de
nos seus recursos e na sua quantida- sinal representa um pulso de
de. Também devemos observar que clock positivo aplicado à en-
um fator importante na escolha de um trada correspondente.
flip-flop para uma determinada apli- Observe que quando J e
cação é a sua velocidade. Para as di- K estão aterradas, o clock
versas famílias TTL podemos especi- não tem efeito sobre o cir-
ficar as máximas velocidades dos cuito. Na operação normal,
seus flip-flops da seguinte maneira: a entrada Clear deve ser
Standard (74) - 35 MHz mantida no nível alto. Se a
Figura 1 - 7473 - Duplo flip-flop J-K.
Low Power (74L) - 3 MHz entrada Clear for aterrada,

46 SABER ELETRÔNICA ESPECIAL Nº 8 - 2002


CURSO DE ELETRÔNICA DIGITAL

c) 7475 - QUATRO O tempo de propagação do sinal


LATCHES TIPO D é da ordem de 24 ns e o consumo
típico por circuito integrado é de 32
Os latches são como mA.
chaves que armazenam
uma informação digital pre-
sente em sua entrada. A d) 7476 - DOIS FLIP-FLOPS J-K
aplicação mais comum é COM PRESET E CLEAR
justamente como memória,
cada circuito integrado 7475 Os dois flip-flops deste circuito in-
pode armazenar 4 bits de tegrado têm funcionamento indepen-
Figura 3 - Duplo flip-flop D - 7474. informação. dente e disparam com nível do sinal
Na figura 5 temos a de clock (level triggered).
pinagem deste circuito integrado. O invólucro é DIL de 16 pinos, veja
Quando o circuito é habilitado, o a figura 7. O funcionamento de cada
que é conseguido levando a linha um dos flip-flops pode ser melhor ana-
“ENABLE” ao nível alto, as saídas lisado através da tabela verdade da
Q e /Q seguem a entrada D. O latch figura 8. Observe o símbolo adotado
é do tipo “transparente”, logo, se para representar um pulso de clock.
as entradas forem modificadas, as Da mesma forma que nos demais
saídas também se alterarão. circuitos integrados desta série, as
Quando a entrada “ENABLE” é entradas CLEAR E PRESET devem
levada ao nível baixo, as saídas ser mantidas em níveis lógicos defi-
não respondem aos sinais de en- nidos, para que não ocorra o funcio-
Figura 4 - Tabela verdade que trada D. namento errático do circuito.
descreve o funcionamento do 7474. Veja que o LATCH armazena a Também observamos pela tabela
informação que estava na entrada verdade que não se pode ativar as
circuito integrado é dada na figura 4. D imediatamente antes da ocorrência duas entradas de CLOCK E CLEAR
Pela tabela, concluímos que a condi- de uma transição do nível alto para o ao mesmo tempo, pois isso levaria os
ção em que as entradas Clear e nível baixo da linha de habilitação (Ní- flip-flops a uma condição não permi-
Preset estão simultaneamente ativas vel 1 para o nível 0). tida.
não deve ser usada, pois teremos O funcionamento de
uma condição não permitida para os cada flip-flop do 7475 pode
flip-flops. ser colocado na tabela ver-
A frequência máxima de operação dade da figura 6.
deste circuito integrado é de 25 MHz Este circuito integrado
e o consumo é da ordem de 17 mA. não serve para aplicações
onde se deseja mudanças
de estado a cada pulso de
clock. Dizemos que este cir-
cuito não pode ser usado
como um registrador de des-
locamento (shift-register)
que será estudado nas pró-
Figura 6 - Tabela verdade para o 7475. ximas lições. Figura 8 - Tabela verdade do 7476.

Figura 5 - 7475 - Quatro flip-flops tipo D. Figura 7 - Dois flips-flops J-K- com Preset e Clear.

SABER ELETRÔNICA ESPECIAL Nº 8 - 2002 47


CURSO DE ELETRÔNICA DIGITAL

Figura 9 - 74174 - Seis flip-flops tipo D. Figura 11 - Oito flip-flops tipo D com clear.

A frequência máxima dos flip-flops existe acesso às saídas complemen-


da série stardard (comum) é de tares dos flip-flops.
35 MHz com um consumo típico de
45 mA por circuito integrado.
g) 74LS373 - LATCH OCTAL
TRANSPARENTE TIPO D
f) 74273 - OITO FLIP-FLOPS
TIPO D COM CLEAR O tipo LS é importante neste caso,
Figura 10 - Tabela verdade para já que se trata de circuito compatível
os flip-flops do 74174. Este circuito é semelhante ao an- com as portas paralelas dos compu-
terior com a diferença de que existem tadores e portanto, pode ser excitado
oito em lugar de seis flip-flops tipo D. diretamente pelos níveis lógicos exis-
Um ponto interessante que deve Cada um dos flip-flop pode operar tentes num PC.
ser observado neste circuito integra- com um bit, assim, esta configuração Uma vez que o circuito integrado
do é a pinagem diferente, já que nor- se torna ideal para aplicações em 74LS373 contém 8 latches com saí-
malmente nos circuitos desta série a computadores, pois opera com 8 bits da tri-state, ele pode ser usado para
alimentação positiva é sempre nos que correspondem a um byte. trabalhar com um byte inteiro, sem
pino 14 ou 16 e a negativa no pino 7 A pinagem do circuito integrado problemas.
ou 8, quando os invólucros são de 14 74273 é mostrada na figura 11. A pinagem deste circuito integra-
ou 16 pinos. A frequência máxima de A tabela verdade para cada flip- do é mostrada na figura 12.
operação destes flip-flops para a sé- flop é a mesma do circuito integrado Quando a entrada /OE está no ní-
rie normal é de 20 MHz e o consumo anterior apresentada na figura 10. vel alto (1), as saídas de todos os flip-
de 20 mA. A frequência máxima de operação flops vão para o estado de alta
para os circuitos integrados deste tipo impedância. Isso significa que estas
da série normal é de 30 MHz com um saídas podem ser ligadas a um
e) 74174 - SEIS FLIP-FLOPS consumo de 62 mA para cada um. barramento comum a outros circuitos
TIPO D COM CLEAR Veja que o invólucro usado é Dual integrados, sem o problema de con-
In Line de 20 pinos e que a entrada flitos que possam carregar os circui-
Este circuito integrado contém seis de CLEAR é comum a todos os inte- tos causando problemas de funciona-
flip-flops do tipo D que são dispara- grados. Também observamos que não mento, conforme já estudamos nas
dos na transição positiva do si- lições iniciais deste curso.
nal de clock . A entrada de Quando a entrada /OE
CLEAR é comum a todos os está ativada, o que é feito le-
flip-flops. O invólucro é de 16 vando-a ao nível baixo (0), o
pinos com a identificação feita estado das saídas vai depen-
74L373
segundo mostra a figura 9. der da entrada EL. Se EL es-
A tabela verdade que des- tiver no nível alto (1), o latch
creve o funcionamento de cada estará aberto “transparente”.
flip-flop deste circuito integra- O que estiver na entrada D vai
do está na figura 10. passar pelo circuito e apare-
Observe que nestes flip- cer na saída Q.
flops temos acesso a apenas Se EL estiver no nível bai-
uma das saídas, assim, as sa- xo (0), a saída Q não mais res-
ídas complementares não po- Figura 12 - 74LS373 - Oito latches transparentes. ponde ao que ocorre nas en-
dem ser usadas. tradas D. Nestas condições

48
38 SABER ELETRÔNICA
SABER ELETRÔNICA
ESPECIAL Nº
Nº8303/98
- 2002
CURSO DE ELETRÔNICA DIGITAL

Figura 13 - 74LS374 - Oito flip-flops tipo D. Figura 15 - 4013 - Dois flip-flops tipo D.

dizemos que o latch está fechado e a A frequência máxima de operação


saída Q será o conteúdo das entra- deste circuito integrado é de 50 MHz
das D que foi armazenado imediata- com um consumo típico de 27 mA.
mente antes da transição das entra-
das EL do nível alto para o nível bai-
xo. Em outras palavras, podemos di- 7.2 - OS FLIP-FLOPS CMOS
zer que os flip-flops são gatilhados na
transição negativa da entrada EL. Figura 14 - Tabela verdade Temos diversos flip-flops disponí-
Observe a condição de alta de cada flip-flop do 74LS374. veis na família CMOS que serão ana-
impedância obtida com /OE no nível lisados a seguir. Uma recomendação
alto. A frequência máxima de opera- h) 74LS374 - OITO FLIP-FLOPS importante relativa ao uso destes flip-
ção para os latches deste circuito in- TIPO D COM SAÍDAS TRI-STATE flops, assim como das demais fun-
tegrado é de 50 MHz com um consu- ções CMOS, é que as entradas não
mo de 24 mA. Temos neste circuito integrado TTL usadas, pela sua sensibilidade devi-
em invólucro DIL de 20 pinos 8 flip- da à alta impedância, nunca devem
flops do tipo D que são disparados na ser mantidas abertas.
transição positiva do sinal de clock. As Nos flip-flops CMOS, diferente-
saídas são tri-state e a pinagem é mente dos TTL, as entradas
mostrada na figura 13. assíncronas são ativadas no nível alto,
Quando a entrada /OE está no ní- o que significa que devem ser
vel alto, as saídas de todos os flip- mantidas no nível baixo para a ope-
flops vão para o estado de alta ração normal.
impedância. Veja que neste circuito
integrado também não temos acesso a) 4013 - DOIS FLIP-FLOPS TIPO
às saídas complementares dos flip- D COM PRESET E CLEAR
flops. A tabela verdade que descreve
o funcionamento de cada um dos flip- Os dois flip-flops contidos neste
Figura 16 - Tabela verdade flops é mostrada na figura 14. circuito integrado são disparados na
para os flip-flops do 4013. transição positiva do sinal de clock.

Figura 17 - 4027 - Dois flip-flops J-K. Figura 18 - Tabela verdade para os flip-flops do 4027.

SABER
SABER ELETRÔNICA
ELETRÔNICA Nº
ESPECIAL
303/98 Nº 8 - 2002 49
39
CURSO DE ELETRÔNICA DIGITAL

Figura 20 - Seis flip-flops tipo D (Registrador de


Figura 19 - 4043 - Quatro flip-flops R-S. armazenamento).

O invólucro é o DIL de 14 pinos Observe que temos acesso tanto podem ser levadas ao mesmo tempo
da figura 15. as saídas normais como complemen- ao nível alto, pois isso representa um
A tabela verdade para este circui- tares de cada um dos flip-flops e que estado não permitido.
to integrado está na figura 16. as saídas CLEAR E PRESET estão As saídas vão ao estado de alta
Pela tabela verdade vemos que as ativas no nível alto. No entanto, como impedância com a entrada EN (habi-
entradas CLEAR E PRESET são ati- nos demais flip-flops, estas saídas litação ou ENABLE) levada ao nível
vas no nível alto, mas que somente não podem ser ativadas ao mesmo baixo. Quando o nível da entrada EN
uma delas pode estar nesta condição tempo, pois levariam os flip-flops a é alto, as saídas são conectadas aos
de cada vez. Se as duas entradas uma condição não permitida. flip-flops, transferindo seus estados
PRESET e CLEAR forem colocadas Como no caso anterior, a frequên- para os circuitos externos.
no nível alto ao mesmo tempo, o flip- cia depende da tensão de alimenta- Como estes circuitos não usam
flop vai para uma condição não per- ção. Para uma tensão de alimentação clocks, eles não devem ser ligados em
mitida. de 10 V, a frequência máxima de ope- cascata para formar contadores ou
A informação presente na entra- ração é da ordem de 8 MHz. shift-registers.
da D é transferida para a saída, quan-
do as entradas assíncronas PRESET
E CLEAR estão inativas. c) 4043 - QUATRO FLIP-FLOPS d) 40174 - SEIS
É importante observar que a velo- S R-S (Lógica NOR) FLIP-FLOPS TIPO D
cidade de operação dos circuitos
CMOS depende da tensão de alimen- Este circuito integrado contém Este circuito integrado contém seis
tação, como já estudamos nas lições quatro flip-flops R-S independentes flip-flops tipo D disparados pela tran-
anteriores. com saídas tri-state. O invólucro DIL sição positiva do sinal de clock. Ape-
Nos manuais de circuitos integra- de 16 pinos é mostrado na figura 19. nas uma das saídas de cada flip-flop
dos CMOS os leitores poderão encon- Em cada um dos flip-flops, as en- é acessível externamente e o CLEAR
trar tabelas que trazem os diversos tradas SET e RESET podem normal- é comum a todos eles. O invólucro é
tempos de propagação dos sinais e mente ficar no nível baixo. Se a en- DIL de 16 pinos com a pinagem mos-
as frequências de operação em fun- trada SET for levada ao nível alto, a trada na figura 20. Todos os flip-flops
ção desta tensão de alimentação. saída irá e permanecerá no nível alto. são controlados por uma entrada co-
Podemos dizer apenas que, para uma Se a entrada RESET for levada ao mum de clock. A tabela verdade para
alimentação de 10 V, a frequência nível alto a saída irá e permanecerá os flip-flops deste circuito integrado é
máxima de clock será de 7 MHz. no nível baixo. As duas saídas não mostrada na figura 21.

b) 4027 - DUPLO FLIP-FLOP e) 40175 - QUATRO


J-K COM PRESET E CLEAR FLIP-FLOPS TIPO D

Neste circuito integrado encontra- Trata-se de um circuito integrado


mos dois flip-flops tipo J-K com en- que contém quatro flip-flops seme-
tradas de PRESET E CLEAR. O invó- lhantes ao anterior com a diferença
lucro é DIL de 16 pinos, mostrado na de que as duas saídas (normal e com-
figura 17. plementar) podem ser acessadas.
Nos flip-flops , as entradas O invólucro deste circuito integra-
PRESET e CLEAR são independen- do é apresentado na figura 22.
tes. A tabela verdade para os flip-flops Figura 21 - Tabela verdade A tabela verdade para os circuitos
é mostrada na figura 18. para os flip-flops do 40174. integrados é a mesma do 40174. Para
50 SABER ELETRÔNICA ESPECIAL Nº 8 - 2002
CURSO DE ELETRÔNICA DIGITAL

Figura 22 - 4M75 - Quatro flip-flops tipo D


(Registrador de armazenamento). Figura 23 - Quatro portas NAND de duas entradas.

uma alimentação de 10 V, a frequên- mostrada na figura 24 e cada unida- usadas de forma independente. A
cia máxima de clock é de 10 MHz. de exige uma corrente de 12 mA. pinagem é mostrada na figura 28.
O consumo por unidade é de apro-
ximadamente 4 mA.
7.3 - FUNÇÕES c) 7404 - Seis Inversores
LÓGICAS TTL (Hex Inverter)
g) 7432 - Quatro portas
Podemos contar com uma boa Os seis inversores deste circuito OR de duas entradas
quantidade de circuitos integrados integrado podem ser usados de for-
contendo as principais funções lógi- ma independente. A pinagem está na As portas OR deste circuito inte-
cas em tecnologia TTL. Damos a se- figura 25. grado podem ser usadas de modo in-
guir alguns dos mais importantes, já dependente e a corrente total exigida
que para obter informações sobre a é da ordem de 19 mA. A pinagem está
totalidade será interessante contar d) 7408 - Quatro Portas na figura 29.
com um manual TTL. AND de duas entradas

Este circuito integrado tem a h) 7486 - Quatro Portas


a) 7400 - Quatro Portas pinagem da figura 26 e cada unida- OR-Exclusivo
NAND de duas entradas de exige uma corrente de 16 mA.
As por tas OU-exclusivo ou
Num invólucro DIL de 14 pinos Exclusive OR deste circuito integra-
contamos com quatro portas NAND e) 7410 - Três portas do podem ser usadas de forma inde-
de duas entradas de funcionamento NAND de três entradas pendente. O consumo é de 30 mA e
independente. a pinagem está na figura 30.
Veja na figura 23 a pinagem des- Cada uma das três portas NAND
te circuito integrado. deste circuito integrado pode ser usa-
O consumo médio por circuito in- da de forma independente. A corren- 7.4 - FUNÇÕES LÓGICAS CMOS
tegrado é da ordem de 12 mA. te exigida pelo circuito é de 6 mA.
Também podemos contar com
uma boa quantidade de circuitos in-
b) 7402 - Quatro Portas f) 7420 - Duas portas tegrados CMOS contendo funções
NOR de duas entradas NAND de quatro entradas lógicas. Evidentemente, não temos
espaço para colocar todas estas fun-
Este circuito integrado em invólu- Este circuito integrado contém ções nesta lição, assim recomenda-
cro DIL de 14 pinos tem a pinagem duas portas NAND que podem ser mos ao leitor que adquira um manual

Figura 24 - Quatro portas NOR de duas entradas. Figura 25 - Seis inversores.

SABER ELETRÔNICA ESPECIAL Nº 8 - 2002 51


CURSO DE ELETRÔNICA DIGITAL

Figura 26 - Quatro portas AND de duas entradas. Figura 27 - Três portas NAND de três entradas.

CMOS. Daremos a seguir algumas d) 4023 - Três portas Dependendo dos níveis lógicos
das mais usadas. NAND de três entradas aplicados nestas entradas de progra-
mação, o circuito se comporta como
As três portas NAND deste circui- funções NOR, OR, NAND ou AND
a) 4001 - Quatro Portas to integrado podem ser usadas de com 8 entradas ou ainda de forma
NOR de duas entradas maneira independente. A pinagem é combinada, realizando ao mesmo
mostrada na figura 34. tempo funções de portas OR e AND
Este circuito integrado contém cada um de 4 entradas e outras que
quatro portas NOR em invólucro DIL são mostradas na figura 37.
de 14 pinos com a pinagem mostra- e) 4025 - Três portas NOR Assim, por exemplo, se colocar-
da na figura 31. de três entradas mos todas as três entradas de pro-
O consumo por circuito integrado gramação no nível alto (Ka,Kb e Kc=
é da ordem de 10 nW. Encontramos neste circuito inte- 111), o circuito se comporta como
grado três funções NOR que podem duas portas AND de quatro entradas
ser usadas de forma independente. A ligadas a uma porta OR de duas en-
b) 4011 - Quatro portas pinagem é mostrada na figura 35. tradas.
NAND de duas entradas Veja então que esta interessante
função pode servir de “coringa” em
Em invólucro DIL de 14 pinos en- 7.5 - A FUNÇÃO TRI-STATE muitos projetos, pois consegue simu-
contramos quatro portas NOR de EXPANSÍVEL DO 4048 lar a operação de diversas combina-
duas entradas de funcionamento in- ções de outros circuitos integrados
dependente. O invólucro com a iden- O circuito integrado 4048 tem ca- CMOS.
tificação dos terminais é mostrado na racterísticas muito interessantes para Internamente, o 4048 é bastante
figura 32. projetos CMOS envolvendo funções complexo contendo 32 funções inde-
lógicas. Conforme estudamos, usan- pendentes programadas pelos níveis
do combinações apropriadas de lógicos aplicados às entradas corres-
c) 4012 - Duas portas funções simples, é possível simular pondentes.
NAND de quatro entradas qualquer outra função mais comple-
xa. É justamente isso que faz o 4048
As quatro portas NOR de duas que tem a pinagem mostrada na fi- QUESTIONÁRIO
entradas deste circuito integrado po- gura 36.
dem ser usadas de forma indepen- Este circuito possui 8 entradas, 1. Qual é o conjunto de funções
dente. A identificação dos terminais uma saída e três entradas de “progra- que o leitor provavelmente não
deste circuito integrado está na figu- mação”. encontrará na forma de um circuito
ra 33.

Figura 28 - Duas portas NAND de quatro entradas. Figura 29 - Quatro portas OR de duas entradas.

52 SABER ELETRÔNICA ESPECIAL Nº 8 - 2002


CURSO DE ELETRÔNICA DIGITAL

Figura 31 - 4001 - Quatro portas NOR de duas entradas.

Figura 30 - Quatro portas Exclusive-OR de duas entradas.

Figura 33 - 4012 - Duas portas NAND de quatro entradas.

integrado TTL ou CMOS?


a) Seis portas AND de 3 entradas
Figura 32 - 4011 - Quatro portas NAND de duas entradas. b) Seis inversores
c) Quatro portas AND de duas entradas
d) Quatro portas Exclusive OR

2. As quatro portas NAND de um circuito integrado TTL


7400 têm:
a) Alimentação independente
b) Quatro entradas
c) Funcionamento independente
d) Reset comum

3. Os flip-flops do circuito integrado 4027 são:


a) Do tipo R-S b) Do tipo D
c) Do tipo J-K d) Do tipo T
Figura 34 - 4023 - Três portas NAND de três entradas.

Figura 35 - 4025 - Três portas NOR de três entradas. Figura 36 - 4048 - Função expansível de 8 entradas tri-state.

SABER ELETRÔNICA ESPECIAL Nº 8 - 2002 53


CURSO DE ELETRÔNICA DIGITAL

4. Um “latch” como o circuito TTL 5. Qual é a condição proibida nos d) Saídas ligadas às entradas D ou
7475 é usado para: flip-flops CMOS e TTL? Clear „
a) Contagem binária a) Entradas J e K ligadas em paralelo
b) Divisão de frequência b) Preset e Clear ao mesmo tempo
c) Operação como porta AND ativos 1-a, 2-c, 3-c, 4-d, 5-b
d) Armazenamento de informação c) Preset e Clear ao mesmo tempo Respostas:
digital desativados

Figura 37 - Funções que podem ser exercidas pelo 4048.

54 SABER ELETRÔNICA ESPECIAL Nº 8 - 2002

Você também pode gostar