Você está na página 1de 6

Mapas de Veith-Karnaugh

1. Q927643 Engenharia EletrônicaEletrônica Digital ,Álgebra Booleana e Circuitos Lógicos


Ano: 2018 Banca: FGV Órgão: AL-RO Prova: FGV - 2018 - AL-RO - Analista Legislativo - Engenharia Elétrica
A expressão simplificada do mapa de VeithKarnaugh, mostrado abaixo, é
(a) A’ + A’D + C
(b) A’C + A’BD + ABC’D’
(c) A’C + AB’D’ + ABC’D’
(d) AB’ + CD + ACB’
(e) A’C + A’BD + ABCD

2. Q743382 Engenharia EletrônicaEletrônica Digital ,Álgebra Booleana e Circuitos Lógicos


Ano: 2016 Banca: FUNDEP (Gestão de Concursos) Órgão: IFN-MG Prova: FUNDEP (Gestão de Concursos)
- 2016 - IFN-MG - Técnico em Eletrotécnica
Minimize a função f (A, B, C, D) representada pelo mapa de Veith-Karnaugh a seguir.
A saída S dessa função é:
̅BC + C̅
(a) S = A
(b) S = BC + B̅C̅D
̅ +BC̅ + AB
(c) S = AD
(d) S = DC̅ + ̅̅̅̅
AB

3. Q788573 Eletrônica Digital ,Álgebra Booleana e Circuitos Lógicos


Ano: 2017 Banca: UFMT Órgão: UFSBA Prova: UFMT - 2017 - UFSBA - Engenheiro Eletricista
O mapa de Veith-Karnaugh é um método gráfico usado para simplificar uma equação lógica
ou para converter uma tabela verdade no seu circuito lógico correspondente, de uma forma
simples e metódica. Utilizando o mapa de Veith-Karnaugh, qual alternativa apresenta a
simplificação para a tabela verdade de quatro entradas A,B,C,D e uma saída (S) ao lado?

(a)
(b)
(c)
(d)

4. Q917044 Engenharia EletrônicaEletrônica Digital ,Álgebra Booleana e Circuitos Lógicos


Ano: 2018 Banca: FUNDEP (Gestão de Concursos) Órgão: CODEMIG Prova: FUNDEP (Gestão de
Concursos) - 2018 - CODEMIG - Engenheiro de Energia
Utilizando o mapa de veith-Karnaugh a seguir, determine sua equação lógica simplificada e
assinale a alternativa CORRETA.
(a)
(b)
(c)
(d)
5. Q886674 Engenharia EletrônicaEletrônica Digital ,Álgebra Booleana e Circuitos Lógicos
Ano: 2018 Banca: CESGRANRIO Órgão: Petrobras Prova: CESGRANRIO - 2018 - Petrobras - Engenheiro
de Equipamentos Júnior - Eletrônica
O mapa de Veith-Karnaugh, apresentado na figura a seguir, mostra o comportamento de um
circuito digital com entradas A, B, C, D e saída W.
A expressão booleana que está representada através do mapa de Veith-Karnaugh é
(a)
(b)
(c)
(d)
(e)

6. Q815849 Engenharia EletrônicaEletrônica Digital ,Álgebra Booleana e Circuitos Lógicos


Ano: 2017 Banca: FUNRIO Órgão: SESAU-RO Prova: FUNRIO - 2017 - SESAU-RO - Técnico em Aparelho e
Equipamentos Hospitalares
No projeto de circuitos lógicos combinacionais, o método gráfico utilizado para simplificar
uma expressão lógica, ou para converter uma tabela-verdade em um circuito lógico mais
simplificado, é denominado de:
(a) flip-Flop.
(b) curva de Morgan.
(c) triângulo de Pascal.
(d) mapa de Veith-Karnaugh
(e) álgebra booleana.

7. Q770441 Engenharia EletrônicaEletrônica Digital ,Álgebra Booleana e Circuitos Lógicos


Ano: 2017 Banca: IBFC Órgão: EBSERH Prova: IBFC - 2017 - EBSERH - Engenheiro Eletricista (HUGG-
UNIRIO)
O Mapa a seguir foi obtido com o auxílio de uma tabela verdade. Baseando-se nele escolha
a alternativa que represente uma função booleana equivalente.
(a) D.[(A.C’) + (A.B)]
(b) D.[(A’.C) + (A.B)]
(c) D.[(A.C) + (A’.B’)]
(d) D.[(A’.C’) + (A.B)]
(e) D.[(A’.C) + (A.B’)]

8. Q593056 Engenharia EletrônicaEletrônica Digital ,Álgebra Booleana e Circuitos Lógicos


Ano: 2015 Banca: FCC Órgão: DPE-RR Prova: FCC - 2015 - DPE-RR - Engenheiro Eletrônico ou Mecatrônico
O mapa de Veith/Karnaugh, que auxilia a simplificação da expressão Booleana:
é

(a) (b) (c) (d) (e)


9. Q569028 Engenharia EletrônicaEletrônica Digital ,Álgebra Booleana e Circuitos Lógicos
Ano: 2010 Banca: FGV Órgão: FIOCRUZ Prova: FGV - 2010 - FIOCRUZ - Tecnologista em Saúde - Engenharia Eletrônica
O mapa de Veith-Karnaugh mostrado na figura abaixo representa a seguinte função lógica:
(a) Y= + + ABC.
(b) Y= + .
(c) Y= + ABC.
(d) Y= + AB.
(e) Y= + AC.

10. Q467962 Engenharia EletrônicaEletrônica Digital ,Álgebra Booleana e Circuitos Lógicos


Ano: 2015 Banca: FGV Órgão: TJ-BA Prova: FGV - 2015 - TJ-BA - Analista Judiciário - Engenharia Elétrica
Observe o mapa de Veith-Karnaugh de um circuito digital.
A saída desse circuito é:
(a)
(b)
(c)
(d)
(e)

11. Q223501 Engenharia EletrônicaEletrônica Digital ,Álgebra Booleana e Circuitos Lógicos


Ano: 2012 Banca: CONSULPLAN Órgão: TSE Prova: CONSULPLAN - 2012 - TSE - Analista Judiciário - Engenharia Elétrica

A tabela representa um circuito digital. Observe.


Utilizando os conceitos sobre Mapa de Veith-Karnaugh, a
função OMEGA de saída será representada por
(a)
(b)
(c)
(d)

12. Q189674 Engenharia EletrônicaEletrônica Digital ,Álgebra Booleana e Circuitos Lógicos


Ano: 2010 Banca: CESGRANRIO Órgão: Petrobras Prova: CESGRANRIO - 2010 - Petrobras - Técnico de
Telecomunicações Júnior
Uma função booleana X=f (E,F,G,H) é representada pela sua configuração no mapa de Veith-
Karnaugh da figura abaixo. A expressão mais simples dessa função é
(a) FG + EF
(b) EF + FG
(c) EF + HG
(d) EF + HG
(e) EH + FG

13. Q593056 Engenharia Eletrônica, Eletrônica Digital ,Álgebra Booleana e Circuitos Lógicos
Ano: 2015 Banca: FCC Órgão: DPE-RR Prova: FCC - 2015 - DPE-RR - Engenheiro Eletrônico ou Mecatrônico
O mapa de Veith-Karnaugh, que auxilia a simplificação da expressão Booleana,
é:

(a) (b) (c) (d) (e)


14. Q431748 Engenharia Eletrônica Eletrônica Digital ,Álgebra Booleana e Circuitos Lógicos
Ano: 2012 Banca: CESGRANRIO Órgão: Petrobras Prova: CESGRANRIO - 2012 - Petrobras -
Técnico de Manutenção Júnior - Instrumentação-2012

A tabela-verdade correspondente ao mapa de Veith-Karnaugh apresentado abaixo é

(a) (b)

(c) (d) (e)

15. Q460526 EletrônicaEletrônica Digital ,Circuitos Lógicos e Álgebra Booleana em Eletrônica


Ano: 2014 Banca: CESGRANRIO Órgão: Petrobras Prova: CESGRANRIO - 2014 -
Petrobras - Técnico(a) de Projetos, Construção e Montagem Júnior - Eletrônica
O mapa de Veith-Karnaugh mostrado abaixo representa a função lógica
(a) A C +B D
(b) AC +AC
(c) B D +B D
(d) A⊕C
(e) B⊕D

16. Q806528 Engenharia Elétrica e Engenharia Eletrônica Eletrônica digital


Ano: 2015 Banca: Consultoria Público-Privada - Instituto CONSULPAM Prova: Instituto CONSULPAM -
Sercomtel - Engenheiro Eletrotécnico - 2015
Mapa de Veith-Karnaugh é um método de simplificação gráfico criado por Edward Veith
(1952) e aperfeiçoado pelo engenheiro de telecomunicações Maurice Karnaugh. Chamamos
esse diagrama de mapa, visto este ser um mapeamento biunívoco a partir de uma tabela
verdade da função que está a ser analisada. Sobre esse mapa, marque a opção CORRETA.
(a) Ele é utilizado para simplificar uma equação lógica ou para converter uma tabela
verdade no seu circuito lógico correspondente.
(b) O método de leitura por "mapa de Veith-Karnaugh" é considerado mais complicado que
a "álgebra booleana", pois torna mais complexo o problema de erro nas simplificações.
(c) Os mapas de Veith-Karnaugh podem apresentar até no máximo 3 variáveis.
(d) Quanto maior o número de entradas no mapa de Veith-Karnaugh, mais simples e torna
o método, já que fica mais fácil identificar as células adjacentes do mapa.
17. Q173570 EletricidadeEletrônica ,Eletrônica Digital em Eletricidade
Ano: 2011 Banca: CESGRANRIO Órgão: Petrobras Prova: CESGRANRIO - 2011 -
Petrobrás - Técnico de Manutenção Júnior - Elétrica
O mapa de Veith-Karnaugh apresentado acima corresponde à expressão booleana
(a)
(b)
(c)
(d)
(e)

18. Q740259 FGV - 2018 - AL-RO - Analista Legislativo - Engenharia Elétrica


Provas: FGV - 2018 - AL-RO - Analista Legislativo - Engenharia Elétrica Disciplina: Engenharia
Eletrônica - Assuntos: Eletrônica Digital Álgebra Booleana e Circuitos Lógicos
A expressão simplificada do mapa de Veith-Karnaugh, mostrado abaixo, é
(a) A’ + A’D + C
(b) A’C + A’BD + ABC’D’
(c) A’C + AB’D’ + ABC’D’
(d) AB’ + CD + ACB’
(e) A’C + A’BD + ABCD

19. Q484061 IF-RS - 2016 - IF-RS - Professor - Informática - Sistemas Digitais e Compiladores
Provas: IF-RS - 2016 - IF-RS - Professor - Informática - Sistemas Digitais e Compiladores Disciplina:
Engenharia Eletrônica - Assuntos: Eletrônica Digital
O mapa de Veith-Karnaugh é um método gráfico usado para simplificar uma equação
lógica ou para converter a tabela verdade em um circuito lógico. No mapa de três variáveis,
representado abaixo, qual a expressão simplificada resultante?
(a) S=C
(b) S=C̅
(c) S=A̅
(d) S =A
(e) S=B̅

20. Engenharia Elétrica e Engenharia Eletrônica Eletrônica digital


Tomando como base a tabela verdade abaixo, pelo método de Veith-Karnaugh podemos
obter a seguinte expressão simplificada:
(a) S = AB’ + C A
(b) S = A’.B + C B C 0 1
(c) S = A’.B’ + C 0 0 1 0
(d) S = A’.B’ + C’ 0 1 1 1
(e) S = A.B + C’ 1 1 1 1
1 0 0 0
ELETRÔNICA DIGITAL I
MAPAS DE VEITH-KARNAUGH

ATENÇÃO
Esta lista de exercícios deverá ser entregue no dia da P1 (Logo no início).
A entrega da lista é opcional e NÃO SERÁ ACEITA DEPOIS DA P1.
Cada questão vale 0,5 pontos.
Para entrega, IMPRIMA SOMENTE ESTA FOLHA de respostas
Identifique a folha com seu nome completo.
Faça um X na alternativa escolhida.
Bom trabalho !!!

Nome: _______________________________________________________________

01 02 03 04 05 06 07 08 09 10 11 12 13 14 15 16 17 18 19 20
a a a a a a a a a a a a a a a a a a a a
b b b b b b b b b b b b b b b b b b b b
c c c c c c c c c c c c c c c c c c c c
d d d d d d d d d d d d d d d d d d d d
e e e e e e e e e e e e e e e e e e e e

Você também pode gostar