Você está na página 1de 6

ELTA01 – Eletrônica Analogia I

Módulo 4 Exemplo: Amplificador EC

Usando o BJT BC548C projetar um estágio EC de forma a satisfazer os seguintes valores alvo: Z in(EC) > 1K, Zout < 10K,
|AV(OC)| > 100 e Compliance > 5VPP. A carga pode ser representada por um resistor equivalente de 10K. A
estabilidade do ponto Q é um fator importante neste projeto.

Para o BC548C:
hfe=600
6k<hie<15k
60S<hoe<110S
420<hFE<800

A opção do circuito de polarização será pelo circuito Universal com projeto firme. Como uma tentativa de posicionar
o ponto Q no centro da reta de carga AC, serão atribuídas as proporções de tensões ilustradas a seguir:

Os valores comerciais adotados(±5%) são: 750, 4K3, 39K e 220K. As


potências envolvidas não serão muito superiores a 30mW (2mA.15V),
portanto, resistores de 1/8W são suficientes.

Para confirmar a polarização foi executada uma simulação do circuito


resultando em: ICQ ≈ 1,95mA e VCEQ ≈ 5,16V

VCC
VCEQ  5V   VCC  15V
3
VE 1,5V
RE    750Ω  RC  5,7RE  4275 Ω
ICQ 2mA
VCC R2
VB  VTH  VE  0,7V 
R1  R2
15VR2 R2
 2,2V   0,1467
R1  R2 R1  R2
R1 R2
RTH   0,1RE hFE(MIN)  0,1.750.420  31500 Ω
R1  R2
0,1467R1  31500  R1  214724 Ω
R2  0,1467 31500  R2  31500  R2  R2  36916 Ω

Prof. Paulo César Crepaldi Grupo de Microeletrônica-UNIFEI 1


Para tornar o circuito um amplificador EC é necessário introduzir os capacitores e, para efeito de análise, a fonte de
sinal e a carga:
Os capacitores Ci e Co são para acoplar, respectivamente: O
sinal da fonte ao estágio EC e a saída do estágio EC à carga. Ce é
220K 4K3 necessário para produzir no Emissor um terra AC.
+
Ci + 15V
Rs
+ Co Com os dados do ponto Q, tem-se:
- 25mV 25mV
re    12,5Ω
vs
10K
ICQ 2mA
39K +
750 Ce 1
gm   0,08S
re

A análise AC do estágio requer o circuito equivalente AC (lembrando: para levantar este equivalente a fonte de
excitação DC deverá estar em repouso e os capacitores são chaves fechadas):

220K 4K3 RCeq


RS RBeq
BC548C
Rs Ci
Co 4K3 10K
vS 220K 39K
10K
vs
39K
750 Ce

RBeq  R1 //R 2  220K//39K  33K


Uma vez determinado o circuito equivalente AC, basta RCEq  RC  4K3 e RL  10K
comparar com o protótipo do estágio EC.
Z in(base)  βre  h fe re  600x12,5  7K5
ro //RCEq 2K9
AV(OC)     232 Z in ( EC )  RBEq // Z in(base)  33K // 7 K 5  6 K
re 12,5Ω
1 1
AV(OC)(dB)  20log  232  47dB Z out(coletor)  ro    9K1
hoe 110 S
AV(OC) RL  232.10k
AV    180 Z out(EC)  ro //RCEq  9K1//4K3  2K9
RL  Zout(EC) 10k  2k9
Zin(EC) 6k
AI   AV .   180 .  108 Os valores calculados estão muito próximos tanto pelo
RL 10k modelo T quanto pelos parâmetros h uma vez que o ponto de
por parametros h operação está confirmado em ≈2mA e ≈5V.
Também, os valores alvos foram confirmados. Caso não
Zin(base)  hie  8K7 fossem alcançados, seria necessário um processo de tentativa
Zin(EC)  R1 //R2 //hie  33K//8K7  6K9 e erro utilizando-se outros pontos de operação.
1
Zout(coletor)   9K1 OBS: Caso o projeto do circuito de polarização tivesse sido
hoe feito utilizando-se o critério rígido, os resistores R1 e R2 seriam
1 10 vezes menores. Ainda assim, a impedância de entrada do
Z out (EC)  RC //  4K3//9K1  2K9 estágio estaria acima de 1K (cairia para ≈ 2K3), porém com um
hoe
aumento na potência global dissipada (passaria de ≈ 30mW
h fe  1  600 para ≈ 40mW).
AV(OC)    RCEq //    2K9  200
hie  hoe  8K7 A seguir a avaliação das retas de carga

Prof. Paulo César Crepaldi Grupo de Microeletrônica-UNIFEI 2


Reta de carga DC IC [mA]
VCE VCC
IC    3,67
RC  RE RC  RE
VCE 15V 3
IC   
4K3  750 4K3  750
V
I C   CE  2,97mA 2
Q
5050Ω
I C(SAT)  2,97mA V 0V
CE

VCE(CORTE)  15V I C 0mA


1

Reta de carga AC VCE [V]


VCEQ
ic(SAT)   I CQ 5 10 11 15
(RCeq //R L )
5V 6V
5V
ic(SAT)   2mA
(4K3//10K)
ic(SAT)  1,67mA  2mA  3,67mA
vce(CORTE)  VCEQ  I CQ(RCeq //R L )
10VPP
vce(CORTE)  5V  2mA(4K3//1 0K)  11V

voutPP
S
Pode-se definir uma grandeza, dita Sensibilidade, que representa o maior valor de sinal AV (carga)
(pico a pico ou em valor RMS) de entrada que leva o estágio amplificador a sua 10Vpp
Compliance máxima. S  56mVpp
180

Para avaliar as tensões totais nos diversos pontos do estágio EC, considerar que a fonte de sinal tem uma impedância
interna de 50 (gerador de funções).
vS Zin(EC) 6K
50 iin iout vin  v(base)   vS  vS
Zin(EC)  RS 6K  50
+ +
+ 2k9 AV(OC) vin RL  232vin 10K
vout  v(coletor)    180vin
vS vin 6k vout Zout(EC)  RL 2K9  10K
_ -232vin 10k
_ _ v(emissor)  0
AV (carga)  180 ou AV (carga)(dB)  45dB

≈10mVPP
15VDC
1,8VPP
2,2VDC 6,5VDC Visualização das tensões
totais nos pontos do
amplificador. A título de
exemplo o gerador de
220K 4K3
sinais está configurado
para uma amplitude de
10mVPP 50 Ci Co + 15V
1,8VPP 10 [mVPP] (menor que a
- 0VDC sensibilidade). Todos os
10K sinais são tomados com
0VDC vs
39K referência ao terra.
750 Ce

1,5VDC

Prof. Paulo César Crepaldi Grupo de Microeletrônica-UNIFEI 3


12V
≈11V

10V

Na simulação ao lado, avaliação das distorções


8V
(por saturação e por corte) quando a tensão do
gerador de sinais é feita muito maior que a
6V sensibilidade do estágio EC. No caso, o gerador
está com 200 [mVPP]. A tensão ilustrada é vce.
4V

2V
≈70mV

0.5ms 1.5ms 2.5ms 3.5ms 4.5ms

Módulo 4 Exemplo: Amplificador EC Linearizado +15V

Avaliar o amplificador ao lado:


390
Características estáticas (DC) e dinâmicas (AC) para o BJT BC179B.

390 +
Ce

BC179B

Ci
vin 560K 68K vout
+ +

Co
+
Cb 10K
4K3

Observar que o valor de hFE(DC)=290 corresponde,


aproximadamente, à média geométrica dos limites da
dispersão (287,74). O valor de hfe(AC)=330 é, também,
próximo a este valor.
O ponto de operação é para IC=2mA e VCE=5V. Note
que estes valores podem aparecer com sinal menos
indicando um transistor PNP.
+15V
Análise DC – Circuito Eq. DC
780 IE
Na análise DC consideramos
todos os capacitores como VEB
+
sendo um circuito aberto. +
_
Portanto, o resistor de emissor VEC
será 390+390=780 [] e o _
resistor de realimentação do coletor será 560k+68k=628 [k].
628k IC

15V  780I E  VEB  628kI B4 k3I E mas I E    1I B  291I B


15V  226,98kI B  0,7  628kI B  1251,3kI B Ponto Q: IB
ICQ=1,97[mA] e IE
14,3V 4k3
IB   6,8 A  IC  290I B  1,97 A  I E VCEQ=5[V]
2106,28k
15V  780I E  VEC  4k3I E
3 3 Para estes cálculos usou-se o DC (290).
VEC  15V  780.1,97.1
  0  4k3.1,97.1
  0  5V
1,54V 8,47V

Prof. Paulo César Crepaldi Grupo de Microeletrônica-UNIFEI 4


Reta de Carga DC

Ponto de Corte ocorre quando IC é igual a zero e, neste caso, toda


tensão da fonte de alimentação (VCC) “aparece” sobre os terminais do
emissor e coletor (VEC). Então, VCE(CORTE) =15[V].

Ponto de Saturação ocorre quando VEC é igual a zero e, neste caso, a


corrente de coletor fica limitada pelas resistências presentes nos ramos
do emissor e coletor. Assim, IC(SAT) será 15V/(780+4k3) o que nos
fornece ≈ 2,95*mA+.

A simulação ao lado confirma o nosso ponto de operação calculado!

Análise AC – Circuito Eq. AC


Na análise AC consideramos os capacitores como sendo um curto
circuito e a fonte de alimentação DC (VCC) em repouso.

Podemos redesenhar o circuito considerando as associações dos


resistores presentes nos ramos da base e do emissor e enfatizando a
conexão emissor comum com linearização.

390 Divisão do resistor da Base


Para não comprometer o alto valor da impedância de entrada vista da
base, o resistor RB foi dividido de forma a apresentar a sua maior
390
contribuição justamente deste lado. A contribuição do lado da saída,
embora menor, também não compromete em muito o valor do resistor
equivalente no coletor (68K é, pelo menos, 10 vezes maior que 4K3).

BC179B iout

vin 560K 68K vout +


iin
+ 4k3 68k
560k
vout
10K vin 390
4K3
_ _

RBeq  560K ; RCEq  RC //68K  4K3//68K  4K ; REeq  390Ω Lembrando que o sinal de menos indica a
25mV 1 inversão de fase entre coletor e base. Para
re   12,5Ω  gm   0,08S estes cálculos usou-se o AC (330)
2mA re
 
Zin(base)  β re  REeq  33012,5  390   133K
Zin(ECLin)  RBEq //Zin(base)  560K//133K  107K Reta de Carga AC


Zout(coletor)  R  1  gm REeq ro  VCEQ
1 1 ic(SAT)   I CQ
R  REeq // r  390//4,13k  356Ω; ro    16,7K (RCeq //RL )  REeq
 h 60 S
oe
(  1) r  4,13k
e 5V
ic(SAT)   2mA
Zout(coletor)  356  1  0,08x390 16,67K  537K (4K//10K)  390
Zout(ECLin)  Zout(coletor)//RCEq  537K//4K  4K ic(SAT)  1,67mA  2mA  3,5mA
RCeq 4K vce(CORTE)  VCEQ  ICQ(RCeq //RL )
AVOC (ECLin)     9,93
re  REeq 12,5  390 vce(CORTE)  5V  2mA(4K//10K)  390 
AVOC (ECLin)(dB)  20log  9,93  20dB vce(CORTE)  11,5V

Prof. Paulo César Crepaldi Grupo de Microeletrônica-UNIFEI 5


IC [mA]
Circuito Equivalente do Amplificador
3,5 50 iin iout
3 +
4K
+
+
10
vS vin 107K vout
Q -9,93vin K
_
2 _ _

VCE [V] Para efeito de cálculo, o sinal da fonte AC é de 0,5[VPP]

5 10 11,5 15 vS Zin(ECLin)
6V vin  v(base) 
5V Zin(ECLin)  RS
107K
vin  vS  vS  0,5VPP
107K  50
AV(OC) vin RL
vout  v(coletor) 
10VPP Zout(ECLin)  RL
 9,93vin 10K
vout   7,1vin  3,55VPP
4K  10K
AV (carga)  7,1
A avaliação da tensão AC no emissor será deduzida para o próximo
estágio a ser estudado que é o seguidor de emissor. AV (carga)(dB)  17dB

11V
13.6V
Sinais totais: na base (≈0,5VPP com nível médio de 10V
≈12,8V) e coletor (≈3,5VPP com nível médio de 8,5V) 13.2V
Ganho com carga ≈ -7 (inversão de fase).
9V
12.8V
8V
12.4V
7V
12.0V
6V
0.5ms 1.5ms 2.5ms 3.5ms 4.5ms

Prof. Paulo César Crepaldi Grupo de Microeletrônica-UNIFEI 6

Você também pode gostar